JPH01201946A - 半導体装置 - Google Patents
半導体装置Info
- Publication number
- JPH01201946A JPH01201946A JP63026015A JP2601588A JPH01201946A JP H01201946 A JPH01201946 A JP H01201946A JP 63026015 A JP63026015 A JP 63026015A JP 2601588 A JP2601588 A JP 2601588A JP H01201946 A JPH01201946 A JP H01201946A
- Authority
- JP
- Japan
- Prior art keywords
- semiconductor device
- circuit board
- printed circuit
- leads
- lead
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/30—Assembling printed circuits with electric components, e.g. with resistors
- H05K3/32—Assembling printed circuits with electric components, e.g. with resistors electrically connecting electric components or wires to printed circuits
- H05K3/34—Assembling printed circuits with electric components, e.g. with resistors electrically connecting electric components or wires to printed circuits by soldering
- H05K3/341—Surface mounted components
- H05K3/3421—Leaded components
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W74/00—Encapsulations, e.g. protective coatings
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W90/00—Package configurations
- H10W90/701—Package configurations characterised by the relative positions of pads or connectors relative to package parts
- H10W90/751—Package configurations characterised by the relative positions of pads or connectors relative to package parts of bond wires
- H10W90/756—Package configurations characterised by the relative positions of pads or connectors relative to package parts of bond wires between a chip and a stacked lead frame, conducting package substrate or heat sink
Landscapes
- Structures For Mounting Electric Components On Printed Circuit Boards (AREA)
- Lead Frames For Integrated Circuits (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔産業上の利用分野〕
本発明は半導体装置に関し、特にリードの形状に関する
ものである。
ものである。
従来、リードがパッケージの底部に下方に向けられて複
数並設された半導体装置は、シングルラインパッケージ
型半導体装置と呼ばれ、基板のスルーホールにリードの
先端部が挿入され、基板に立てられた状態に実装されて
いる。これを図によって説明する。第5図は従来のこの
種ジグザグインラインパッケージ型半導体装置を一部を
破断して示す斜視図、第6図は側面図、第7図は基板に
実装された状態を一部を断面して示す側面図で、これら
の図において、1はジグザグインラインパッケージ型半
導体装置本体、2はICチップ、3はこのICチップ2
を支持するダイパッドで、とのダイパッド3上にICチ
ップ2がろう材4によって固着されている。5はリード
、6はこのリード5と前記ICチップ2の電極(図示せ
ず)とを接続するための金属細線で、リード5における
金属細線6と接合される部位には、接続が確実に行なわ
れるようにAgメツキ等のメツキ7が施されている。ま
た、前記リード5は後述するモールド樹脂によってパッ
ケージが形成されてからリードフレーム(図示せず)よ
シ分断され、パッケージよシ突出する先端部5aは互い
に隣り合うリード5どうしが離間するように形成されて
いる。すなわち、互いに隣り合う各リード5の先端部5
aは、リード5が並設される方向と直交する方向であつ
て、各リードの向きと直交する方向に一定間隔を保持す
るように折シ曲げられている。
数並設された半導体装置は、シングルラインパッケージ
型半導体装置と呼ばれ、基板のスルーホールにリードの
先端部が挿入され、基板に立てられた状態に実装されて
いる。これを図によって説明する。第5図は従来のこの
種ジグザグインラインパッケージ型半導体装置を一部を
破断して示す斜視図、第6図は側面図、第7図は基板に
実装された状態を一部を断面して示す側面図で、これら
の図において、1はジグザグインラインパッケージ型半
導体装置本体、2はICチップ、3はこのICチップ2
を支持するダイパッドで、とのダイパッド3上にICチ
ップ2がろう材4によって固着されている。5はリード
、6はこのリード5と前記ICチップ2の電極(図示せ
ず)とを接続するための金属細線で、リード5における
金属細線6と接合される部位には、接続が確実に行なわ
れるようにAgメツキ等のメツキ7が施されている。ま
た、前記リード5は後述するモールド樹脂によってパッ
ケージが形成されてからリードフレーム(図示せず)よ
シ分断され、パッケージよシ突出する先端部5aは互い
に隣り合うリード5どうしが離間するように形成されて
いる。すなわち、互いに隣り合う各リード5の先端部5
aは、リード5が並設される方向と直交する方向であつ
て、各リードの向きと直交する方向に一定間隔を保持す
るように折シ曲げられている。
8は前記ICチップ1および金属細線6等を封止し、か
つ外力よシ保護するパッケージを構成するモールド樹脂
である。
つ外力よシ保護するパッケージを構成するモールド樹脂
である。
このように構成された半導体装置は第7図に示すように
実装される。同図において9はプリント基板、10はス
ルーホールで、このスルーホール10はプリント基板9
の表面に形成された配線パターン(図示せず)によって
他の装置(図示せず)等に接続されている。なお、11
は半田、12はプリント基板9上に表面実装されたチッ
プ部品である。このプリント基板9に前記半導体装置を
実装するには、半導体装置のり一部5をプリント基板9
の上方からスルーホール10内に挿入させ、プリント基
板9の下方からスルーホール10内に半田を供給するこ
とによって行なわれ、半導体装置はプリント基板9に対
して立てられた状態に実装されることになる。
実装される。同図において9はプリント基板、10はス
ルーホールで、このスルーホール10はプリント基板9
の表面に形成された配線パターン(図示せず)によって
他の装置(図示せず)等に接続されている。なお、11
は半田、12はプリント基板9上に表面実装されたチッ
プ部品である。このプリント基板9に前記半導体装置を
実装するには、半導体装置のり一部5をプリント基板9
の上方からスルーホール10内に挿入させ、プリント基
板9の下方からスルーホール10内に半田を供給するこ
とによって行なわれ、半導体装置はプリント基板9に対
して立てられた状態に実装されることになる。
すなわち、従来のこの種ジグザグインラインパッケージ
型半導体装置は互いに隣り合うリード5が先端部では離
間されているから、スルーホール10どうしが干渉する
ことなくリード5の本数を増やすことができ、モールド
樹脂両端からリードが突出しているデュアルインライン
パッケージ型半導体装置に比べて実装面積を小さくでき
るという利点があった。
型半導体装置は互いに隣り合うリード5が先端部では離
間されているから、スルーホール10どうしが干渉する
ことなくリード5の本数を増やすことができ、モールド
樹脂両端からリードが突出しているデュアルインライン
パッケージ型半導体装置に比べて実装面積を小さくでき
るという利点があった。
しかるに、このように構成された半導体装置を実装する
プリント基板9においては、スルーホール10の占有面
積が大きいため、プリント基板9を小型化するために基
板9上に形成された配線パターンの配線密度を上げるに
は限度があった。
プリント基板9においては、スルーホール10の占有面
積が大きいため、プリント基板9を小型化するために基
板9上に形成された配線パターンの配線密度を上げるに
は限度があった。
また、半田11がプリント基板9の裏面から供給される
ため、プリント基板9上にチップ部品12等の他の表面
実装部品が混載される場合には、プリント基板9を裏返
して半田付けしなければならず、半田付は作業が煩雑に
なるという問題があった。
ため、プリント基板9上にチップ部品12等の他の表面
実装部品が混載される場合には、プリント基板9を裏返
して半田付けしなければならず、半田付は作業が煩雑に
なるという問題があった。
本発明に係る半導体装置は、リードの先端部をU字状に
折曲げ形成し、半田付は部を設けたものである。
折曲げ形成し、半田付は部を設けたものである。
リードが基板の配線パターン上に半田付けされ、半導体
装置は基板に表面実装される。
装置は基板に表面実装される。
以下、その構成等を図に示す実施例によシ詳細に説明す
る。
る。
第1図は本発明に係る半導体装置を示す斜視図、第2図
は側面図、第3図は基板に実装された状態を一部を断面
して示す側面図、第4図は他の実施例を示す側面図であ
る。これらの図において前記従来例で説明したものと同
一もしくは同等部材については同一符号を付し、ここに
おいて詳細な説明は省略する。これらの図において、2
1はリード5の先端部5aに設けられた半田付は部で、
この半田付は部21はリード5の先端が上方を指向する
よう先端部5aをU字状に折曲げることによって形成さ
れている。
は側面図、第3図は基板に実装された状態を一部を断面
して示す側面図、第4図は他の実施例を示す側面図であ
る。これらの図において前記従来例で説明したものと同
一もしくは同等部材については同一符号を付し、ここに
おいて詳細な説明は省略する。これらの図において、2
1はリード5の先端部5aに設けられた半田付は部で、
この半田付は部21はリード5の先端が上方を指向する
よう先端部5aをU字状に折曲げることによって形成さ
れている。
このように形成された半田付は部21を有する半導体装
置1をプリント基板9に実装させるには、予めプリント
基板9上にリード5と対応する配線パターン9aを形成
しておき、第3図に示すように、この配線パターン9a
上にリード5の半田付は部21を半田11によって固着
させればよい。
置1をプリント基板9に実装させるには、予めプリント
基板9上にリード5と対応する配線パターン9aを形成
しておき、第3図に示すように、この配線パターン9a
上にリード5の半田付は部21を半田11によって固着
させればよい。
したがって、本発明に係る半導体装置はプリント基板9
上にスルーホールを使用せずに表面実装されることにな
るから、プリント基板9上の配線パターン9aの配線密
度を上げることができ、また、プリント基板9の表面側
から半田付けされることになる。
上にスルーホールを使用せずに表面実装されることにな
るから、プリント基板9上の配線パターン9aの配線密
度を上げることができ、また、プリント基板9の表面側
から半田付けされることになる。
なお、上記実施例ではリード5の先端を先端部5aよシ
内側に向けて折曲げることによって半田付は部21を形
成した例を示したが、第4図に示すように形成すること
もできる。すなわち、第4図は他の実施例を示し、同図
において半田付は部21はリード5の先端を先端部5a
よシ外側に向けて形成されておシ、このように形成して
も同等の効果が得られる。
内側に向けて折曲げることによって半田付は部21を形
成した例を示したが、第4図に示すように形成すること
もできる。すなわち、第4図は他の実施例を示し、同図
において半田付は部21はリード5の先端を先端部5a
よシ外側に向けて形成されておシ、このように形成して
も同等の効果が得られる。
以上説明したように本発明によれば、リードの先端部を
U字状に折曲げ形成し、半田付は部を設けたため、リー
ドは基板の配線パターン上に半田付けされることになシ
、スルーホールが不要になるから、配線パターンの配線
密度を上げることができ基板の小型化が実現されると共
に、同種のQFP型半導体装置に比べ実装密度を向上さ
せることができる。
U字状に折曲げ形成し、半田付は部を設けたため、リー
ドは基板の配線パターン上に半田付けされることになシ
、スルーホールが不要になるから、配線パターンの配線
密度を上げることができ基板の小型化が実現されると共
に、同種のQFP型半導体装置に比べ実装密度を向上さ
せることができる。
また、半導体装置は基板に表面実装されることになシ、
基板の表面側から半田が供給され半田付けされることに
なるから、基板上に他の表面実装部品が混載される場合
でも基板を裏返して半田付けする必要がないので、半田
付はプロセスを簡略化することができるという効果もあ
る。
基板の表面側から半田が供給され半田付けされることに
なるから、基板上に他の表面実装部品が混載される場合
でも基板を裏返して半田付けする必要がないので、半田
付はプロセスを簡略化することができるという効果もあ
る。
第1図は本発明に係る半導体装置を示す斜視図、第2図
は側面図、第3図は基板に実装された状態を一部を断面
して示す側面図、第4図は他の実施例を示す側面図、第
5図は従来のジグザグインラインパッケージ型半導体装
置を一部を破断して示す斜視図、第6図は側面図、第7
図は基板に実装された状態を一部を断面して示す側面図
である。 1・・・・半導体装置、5・・・・リード、5a・・・
・先端部、8・・・・モールド樹脂、21・・・・半田
付は部。
は側面図、第3図は基板に実装された状態を一部を断面
して示す側面図、第4図は他の実施例を示す側面図、第
5図は従来のジグザグインラインパッケージ型半導体装
置を一部を破断して示す斜視図、第6図は側面図、第7
図は基板に実装された状態を一部を断面して示す側面図
である。 1・・・・半導体装置、5・・・・リード、5a・・・
・先端部、8・・・・モールド樹脂、21・・・・半田
付は部。
Claims (1)
- リードがパッケージの底部に下方に向けられて複数並
設され、互いに隣り合うリードのそれぞれの先端部がリ
ードの並設方向と直交する水平方向に離間された半導体
装置において、前記リードの先端部をU字状に折曲げ形
成し、半田付け部を設けたことを特徴とする半導体装置
。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP63026015A JPH01201946A (ja) | 1988-02-05 | 1988-02-05 | 半導体装置 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP63026015A JPH01201946A (ja) | 1988-02-05 | 1988-02-05 | 半導体装置 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| JPH01201946A true JPH01201946A (ja) | 1989-08-14 |
Family
ID=12181869
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP63026015A Pending JPH01201946A (ja) | 1988-02-05 | 1988-02-05 | 半導体装置 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JPH01201946A (ja) |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| KR100393926B1 (ko) * | 1997-06-30 | 2003-11-28 | 오끼 덴끼 고오교 가부시끼가이샤 | 전자부품용실장구조체 |
-
1988
- 1988-02-05 JP JP63026015A patent/JPH01201946A/ja active Pending
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| KR100393926B1 (ko) * | 1997-06-30 | 2003-11-28 | 오끼 덴끼 고오교 가부시끼가이샤 | 전자부품용실장구조체 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US5436500A (en) | Surface mount semiconductor package | |
| US5387814A (en) | Integrated circuit with supports for mounting an electrical component | |
| EP0587294B1 (en) | Semiconductor package | |
| JPH02239651A (ja) | 半導体装置およびその実装方法 | |
| US5105261A (en) | Semiconductor device package having particular lead structure for mounting multiple circuit boards | |
| JPH03145186A (ja) | 半導体モジュール | |
| JPS5972757A (ja) | 半導体装置 | |
| JP2544976B2 (ja) | 半導体集積回路モジュ―ル | |
| US6565008B2 (en) | Module card and a method for manufacturing the same | |
| JPH01201946A (ja) | 半導体装置 | |
| JP2655118B2 (ja) | 半導体装置 | |
| JPH01187960A (ja) | 半導体装置 | |
| JPH05144996A (ja) | 表面実装型半導体装置 | |
| JPH02138766A (ja) | 電子部品のパツケージ構造 | |
| JPH038366A (ja) | 半導体装置用パッケージ | |
| JPH03250657A (ja) | 表裏両面実装可能な樹脂封止型半導体装置 | |
| JPH01238152A (ja) | 半導体装置 | |
| JPH0645494A (ja) | 半導体集積回路用パッケージ | |
| JPH03205859A (ja) | 半導体装置 | |
| JPH04199564A (ja) | 電子部品のパッケージ構造 | |
| KR0123425B1 (ko) | 절단된 외부 리드를 갖는 반도체 패키지 및 그 실장방법 | |
| JPH04167551A (ja) | 表面実装型icパッケージ | |
| KR0161813B1 (ko) | 반도체 패키지 | |
| JPS63283052A (ja) | 集積回路用パツケ−ジ | |
| JPH04255261A (ja) | 電子部品搭載用基板におけるアウターリードの接続構造 |