JPH0136364Y2 - - Google Patents

Info

Publication number
JPH0136364Y2
JPH0136364Y2 JP1984106632U JP10663284U JPH0136364Y2 JP H0136364 Y2 JPH0136364 Y2 JP H0136364Y2 JP 1984106632 U JP1984106632 U JP 1984106632U JP 10663284 U JP10663284 U JP 10663284U JP H0136364 Y2 JPH0136364 Y2 JP H0136364Y2
Authority
JP
Japan
Prior art keywords
frequency
signal
clock signal
converter
input data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP1984106632U
Other languages
English (en)
Other versions
JPS6123739U (ja
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to JP10663284U priority Critical patent/JPS6123739U/ja
Publication of JPS6123739U publication Critical patent/JPS6123739U/ja
Application granted granted Critical
Publication of JPH0136364Y2 publication Critical patent/JPH0136364Y2/ja
Granted legal-status Critical Current

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Description

【考案の詳細な説明】 〈産業上の利用分野〉 本考案は積分型D/Aコンバータに関する。
〈従来の技術〉 最近、オーデイオ分野においても、オーデイオ
信号(アナログ信号)をパルス符号変調(PCM)
によつてデジタル信号に変換して記録再生するシ
ステムが開発されており、この記録再生システム
は第2図に示すような構成を有する。
アナログ信号Aはサンプリング回路1によつて
サンプリング周波数sでサンプリングされ、それ
ぞれのサンプル値はA/Dコンバータ2によつて
デジタル信号に変換された後、記録側信号処理回
路3を通して信号処理クロツク信号(信号処理ク
ロツク周波数c)に同期して信号処理され、記録
媒体4に記録される。
記録媒体4から再生された信号は再生側信号処
理回路5を通して信号処理クロツク信号(信号処
理クロツク周波数c)に同期して信号処理された
後、データ転送回路6を通して積分型D/Aコン
バータ7に転送される。この積分型D/Aコンバ
ータ7の出力信号はローパスフイルタ8によつて
元のアナログ信号Aに変換される。
積分型D/Aコンバータ7は、入力データで与
えられる数値に相当するだけクロツク信号をカウ
ントすることによつて、入力データに比例した時
間幅を得て、その期間一定電流を積分して、入力
データに対応したアナログ電圧値を得るようにし
たものである。この積分型D/Aコンバータ7
は、第1図に示すように、デジタルコンパレータ
8、カウンタ9、定電流源10、第1のスイツチ
11、積分コンデンサ13を具備する充放電回路
12、この積分コンデンサ13の充放電を制御す
る第2のスイツチ14、および制御回路15から
構成される。
制御回路15からのコントロール信号によつ
て、第2のスイツチ14がONして積分コンデン
サ13が放電され、次いで、この第2のスイツチ
14がOFFになると同時に、リセツトされたカ
ウンタ9が制御回路15からのクロツク信号(ク
ロツク周波数D)のカウントを開始し、一方、第
1のスイツチ11がONして定電流源10が動作
状態となり、積分コンデンサ13を充電し始め
る。カウンタ13のカウント数が入力データの数
値と一致すると、デジタルコンパレータ8から停
止信号が出力され、これによつて第1のスイツチ
11がOFFになり、積分コンデンサ13への充
電が停止する。次のコントロール信号によつて充
電が再生スタートするまで、積分コンデンサ13
の電荷は保持され、充放電回路12の出力には積
分コンデンサ13の電荷、すなわち入力データに
比例した電圧が出力される。
また、再生側信号処理回路5から積分型D/A
コンバータ7へのデータ転送はデータ転送クロツ
ク信号(データ転送クロツク周波数t)に同期し
て行なわれる。
具体的に、オーデイオ信号を取り扱う、いわゆ
るデジタル・オーデイオと称される記録再生シス
テムでは、次のように定められている。
サンプリング周波数s=44.1KHz 信号処理クロツク周波数c=8.6436MHz データ転送クロツク周波数t =1/4c=2.1609MHz クロツク周波数D=41.0MHz 〈考案が解決しようとする問題点〉 以上のような記録再生システムでは、積分型
D/Aコンバータ7部分において、データ転送ク
ロツク信号の高調波成分とクロツク信号との間に
干渉を起こして、両信号の周波数の差 p=|D−m・t| なる周波数の差成分を生じ、PCM特有のエイリ
アシング現象によつてオーデイオ信号帯域に不要
な信号成分を生じる。
エイリアシング現象とは、例えば第3図に示す
ように、p1なる差成分に対して、s/2を軸と
して、 ′p1s/2−(p1s/2)=sp1 なる写像が生じ、 また、p2なる差成分に対して、sを軸として、 ′p2s−(p2s) =2sp2 なる写像が生じる現象をいう。
第3図中、符号Bはオーデイオ信号帯域であ
る。
一般に、オーデイオ信号帯域外のノイズの周波
数をpとし、エイリアジング現象によつてオーデ
イオ帯域内に生じるノイズの写像の周波数を′p
とすると、 2n+1/2・sp<2n+3/2・s のとき、 ′p=|(n+1)sp| n=0,1,2,… となる。
例えば、n=0のとき s/2<p<3/2s,′p=|sp| となり、また、n=1のとき 3s/2<p<5/2s,′p =|2sp| となり、第3図のようになる。
具体的に、上記のデジタル・オーデイオ再生シ
ステムにおいて、D/Aコンバータのクロツク周
波数D(41.0MHz)とデータ転送クロツク周波数t
(2.1609MHz)との間の干渉として、 p=|41.0−19×2.1609|〔MHz〕 =57.1〔KHz〕 なる周波数の差成分を生じ、これがエイリアシン
グ現象によつて ′pps =57.1−44.1 =13〔KHz〕 なる妨害信号がオーデイオ信号帯域に生じる。
本考案はこのような従来欠点を解決することを
目的とするものである。
〈問題点を解決するための手段〉 本考案は、所定のデータ転送クロツク信号に同
期して入力データが供給され、当該入力データで
与えられる数値に相当するだけクロツク信号をカ
ウントすることによつて当該入力データに比例し
た時間幅を得て、その期間一定電流を積分して、
上記入力データに対応したアナログ電圧値を得る
ようにしたD/Aコンバータにおいて、上記クロ
ツク信号の周波数DD=m・t+2n+1/2・s (m=1,2,3,…… n=0,1,2,……) ただしt:データ転送クロツク信号の周波数 s:入力データに対応する元のアナログ信号の
サンプリング周波数 に設定した、ことを特徴とする構成である。
〈作用〉 その結果、D/Aコンバータのクロツク信号と
データ転送クロツク信号の高調波成分の差成分の
周波数がサンプリング周波数sの1/2の周波数の
奇数倍 2n+1/2・s(n=0,1,2,…) になる。そのため、上記差成分の写像がs/2を
軸として生じないので、オーデイオ信号帯域にエ
イリアシング現象による妨害信号が生じない。
〈実施例〉 第1図において説明する。
D/Aコンバータ7のカウンタ9に供給される
クロツク信号D(周波数D)とデータ転送回路6
のデータ転送クロツク信号t(周波数t)の高調
波成分m・tとの差成分は、 p=|D−m・t|(m=1,2,…) …(1) なる周波数を有する差成分となる。
ここで、エイリアシング現象を示す第3図から
明らかなように、上記差成分の周波数pp=2n+1/2s(n=0,1,2,…) …(2) ただし、s:入力データに対応する元のアナロ
グ信号のサンプリング周波数 となるように定めれば、s/2を軸とする写像が
なくなり、エイリアシング現象による妨害信号を
発生しないようにすることができる。
したがつて、(1),(2)式より、D/Aコンバータ
のクロツク信号のDの周波数Dは、 D=m・t+2n+1/2s …(3) となる。
すなわち、クロツク周波数DをD/Aコンバー
タの動作範囲内で、かつ、(3)式を満足するように
定める。
具体的に、データ転送クロツク周波数t、サン
プリング周波数st=2.1609MHz s=44.1KHz で与えられる場合、m=19、n=0として D=40.05315MHz となり、D/Aコンバータのクロツク周波数D
40.05315MHzに定めればよい。
〈考案の効果〉 以上の構成によれば、クロツク信号とデータ転
送クロツク信号の高調波成分との差成分の周波数
がサンプリング周波数の1/2の奇数倍となるので、
オーデイオ信号帯域にエイリアシング現象による
妨害信号が生じない。
【図面の簡単な説明】
第1図は本考案の積分型D/Aコンバータの構
成を示す図、第2図はPCM記録再生システムの
構成を示す図、第3図は同、エイリアシング現象
を示す図である。 6はデータ転送回路、7は積分型D/Aコンバ
ータである。

Claims (1)

  1. 【実用新案登録請求の範囲】 所定のデータ転送クロツク信号に同期して入力
    データが供給され、当該入力データで与えられる
    数値に相当するだけクロツク信号をカウントする
    ことによつて当該入力データに比例した時間幅を
    得て、その期間一定電流を積分して、上記入力デ
    ータに対応したアナログ電圧値を得るようにした
    D/Aコンバータにおいて、上記クロツク信号の
    周波数DD=m・t+2n+1/2・s (m=1,2,3,…… n=0,1,2,……) ただし、t:データ転送クロツク信号の周波数 s:入力データに対応する元のアナログ信号の
    サンプリング周波数 に設定したことを特徴とするD/Aコンバータ。
JP10663284U 1984-07-13 1984-07-13 D/aコンバ−タ Granted JPS6123739U (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP10663284U JPS6123739U (ja) 1984-07-13 1984-07-13 D/aコンバ−タ

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP10663284U JPS6123739U (ja) 1984-07-13 1984-07-13 D/aコンバ−タ

Publications (2)

Publication Number Publication Date
JPS6123739U JPS6123739U (ja) 1986-02-12
JPH0136364Y2 true JPH0136364Y2 (ja) 1989-11-06

Family

ID=30665912

Family Applications (1)

Application Number Title Priority Date Filing Date
JP10663284U Granted JPS6123739U (ja) 1984-07-13 1984-07-13 D/aコンバ−タ

Country Status (1)

Country Link
JP (1) JPS6123739U (ja)

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5687926A (en) * 1979-12-18 1981-07-17 Matsushita Electric Ind Co Ltd Digital signal processor

Also Published As

Publication number Publication date
JPS6123739U (ja) 1986-02-12

Similar Documents

Publication Publication Date Title
US4804894A (en) Motor rotation servo control apparatus
JPH0136364Y2 (ja)
JPS6218095B2 (ja)
EP0431537A2 (en) A digital information signal reproducing apparatus
JPH0314827Y2 (ja)
JP2638821B2 (ja) 積分型a−d及びd−a変換器
JPS62281521A (ja) D/a変換回路
JP3111481B2 (ja) デジタル/アナログ変換回路
SU1282196A1 (ru) Устройство дл записи и воспроизведени частотно-модулированных сигналов
JPH082852Y2 (ja) スイッチングノイズ低減回路
JPS5966224A (ja) 積分形a/d及びd/aコンバ−タ
CA2035241A1 (en) Recording mode discrimination circuit
JPH0529520Y2 (ja)
JPH0316141Y2 (ja)
JP3333861B2 (ja) デジタル/アナログ変換回路
JPS6011484B2 (ja) 信号変換装置
SU1094065A1 (ru) Устройство дл управлени скоростью магнитного носител
JPH0215160B2 (ja)
JPS6354827A (ja) 差分pcm信号形成回路
JPS6029048A (ja) D/a変換器
JPH0258427A (ja) A/d・d/a変換装置
JPS6155802B2 (ja)
JPS6379279A (ja) デイジタルオ−デイオ再生装置
JPS63127471A (ja) Pcm信号再生回路
JPS60205864A (ja) デイジタル記録信号再生装置