JPH0314321A - 変調信号再生回路 - Google Patents
変調信号再生回路Info
- Publication number
- JPH0314321A JPH0314321A JP1149789A JP14978989A JPH0314321A JP H0314321 A JPH0314321 A JP H0314321A JP 1149789 A JP1149789 A JP 1149789A JP 14978989 A JP14978989 A JP 14978989A JP H0314321 A JPH0314321 A JP H0314321A
- Authority
- JP
- Japan
- Prior art keywords
- pulse waveform
- sample value
- section
- correction
- signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B20/00—Signal processing not specific to the method of recording or reproducing; Circuits therefor
- G11B20/10—Digital recording or reproducing
- G11B20/10009—Improvement or modification of read or write signals
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B11/00—Recording on or reproducing from the same record carrier wherein for these two operations the methods are covered by different main groups of groups G11B3/00 - G11B7/00 or by different subgroups of group G11B9/00; Record carriers therefor
- G11B11/10—Recording on or reproducing from the same record carrier wherein for these two operations the methods are covered by different main groups of groups G11B3/00 - G11B7/00 or by different subgroups of group G11B9/00; Record carriers therefor using recording by magnetic means or other means for magnetisation or demagnetisation of a record carrier, e.g. light induced spin magnetisation; Demagnetisation by thermal or stress means in the presence or not of an orienting magnetic field
- G11B11/105—Recording on or reproducing from the same record carrier wherein for these two operations the methods are covered by different main groups of groups G11B3/00 - G11B7/00 or by different subgroups of group G11B9/00; Record carriers therefor using recording by magnetic means or other means for magnetisation or demagnetisation of a record carrier, e.g. light induced spin magnetisation; Demagnetisation by thermal or stress means in the presence or not of an orienting magnetic field using a beam of light or a magnetic field for recording by change of magnetisation and a beam of light for reproducing, i.e. magneto-optical, e.g. light-induced thermomagnetic recording, spin magnetisation recording, Kerr or Faraday effect reproducing
- G11B11/10502—Recording on or reproducing from the same record carrier wherein for these two operations the methods are covered by different main groups of groups G11B3/00 - G11B7/00 or by different subgroups of group G11B9/00; Record carriers therefor using recording by magnetic means or other means for magnetisation or demagnetisation of a record carrier, e.g. light induced spin magnetisation; Demagnetisation by thermal or stress means in the presence or not of an orienting magnetic field using a beam of light or a magnetic field for recording by change of magnetisation and a beam of light for reproducing, i.e. magneto-optical, e.g. light-induced thermomagnetic recording, spin magnetisation recording, Kerr or Faraday effect reproducing characterised by the transducing operation to be executed
- G11B11/10515—Reproducing
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B20/00—Signal processing not specific to the method of recording or reproducing; Circuits therefor
- G11B20/10—Digital recording or reproducing
- G11B20/14—Digital recording or reproducing using self-clocking codes
- G11B20/1403—Digital recording or reproducing using self-clocking codes characterised by the use of two levels
- G11B20/1423—Code representation depending on subsequent bits, e.g. delay modulation, double density code, Miller code
- G11B20/1426—Code representation depending on subsequent bits, e.g. delay modulation, double density code, Miller code conversion to or from block codes or representations thereof
Landscapes
- Engineering & Computer Science (AREA)
- Signal Processing (AREA)
- Signal Processing For Digital Recording And Reproducing (AREA)
- Error Detection And Correction (AREA)
- Dc Digital Transmission (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔産業上の利用分野〕
本発明は変調信号再生回路に関し、再生された変調信号
を整形して出力する変調信号再生回路に関する。
を整形して出力する変調信号再生回路に関する。
光磁気ディスク、光ディスク等に情報を記録するための
信号の変調方式として4−11変調又は4−15変調等
が用いられている。
信号の変調方式として4−11変調又は4−15変調等
が用いられている。
4−11変調は第3図(A)に示す如く1情報区間11
クロツタ周朗においていずれか4クロック周期を1−真
]として8ビットの情報を記録する方式であり、4−1
5変調はこれと同様に1情報区間15クロック周期にお
いていずれか4クロック周則を「真」として8ピットの
情報を記録する方式である。
クロツタ周朗においていずれか4クロック周期を1−真
]として8ビットの情報を記録する方式であり、4−1
5変調はこれと同様に1情報区間15クロック周期にお
いていずれか4クロック周則を「真」として8ピットの
情報を記録する方式である。
第4図、第5図夫々は従来の4−11変調信弓再生回路
の各例の回路構成図を示す。
の各例の回路構成図を示す。
第4図に示すコンパレータ再生法において、端子10に
はディスクより再生された第3図(B)の如き再生信号
が入来してコンパレータ11の非反転入力端子に供給さ
れ、ここで反転入力端子に供給される可変基準電圧と比
較されて第3図(A)の如ぎHレベルが電圧VでLレベ
ルがQvのパルス波形に整形され、再生変調信号として
端子12より出力される。これと共に再生変調信号は低
域フィルタ13で積分され、その平均電圧が差初増幅器
14に供給される。差動増幅器14は端子15から供給
される基準電圧V (=4・V/REF 11〉と上記平均電圧とを差Ill]増幅して可変基準
電圧を生成しコンバレータ11にフィードバックして再
生変調信号の平均値レベルを4・v/11に近付けてい
る。
はディスクより再生された第3図(B)の如き再生信号
が入来してコンパレータ11の非反転入力端子に供給さ
れ、ここで反転入力端子に供給される可変基準電圧と比
較されて第3図(A)の如ぎHレベルが電圧VでLレベ
ルがQvのパルス波形に整形され、再生変調信号として
端子12より出力される。これと共に再生変調信号は低
域フィルタ13で積分され、その平均電圧が差初増幅器
14に供給される。差動増幅器14は端子15から供給
される基準電圧V (=4・V/REF 11〉と上記平均電圧とを差Ill]増幅して可変基準
電圧を生成しコンバレータ11にフィードバックして再
生変調信号の平均値レベルを4・v/11に近付けてい
る。
第5図に示す最尤再生法において、端子20に入来する
第3図<8)の如き再生信号はΔ/Dコンバータ21で
クロック周期毎にサンプリングされ、1情報区間で得ら
れた11Wjのサンプル値が順次メモリ22を介してコ
ンパレータ23a〜23d夫々に供給され、1情報区間
毎にビ口リセットされているレジスタ24a〜24d夫
々の値と比較され、ロジック回路25にょり1情報区間
の11+jンブルのうち大なるものから順に4個のサン
プルがレジスタ24a〜24dに格納される。
第3図<8)の如き再生信号はΔ/Dコンバータ21で
クロック周期毎にサンプリングされ、1情報区間で得ら
れた11Wjのサンプル値が順次メモリ22を介してコ
ンパレータ23a〜23d夫々に供給され、1情報区間
毎にビ口リセットされているレジスタ24a〜24d夫
々の値と比較され、ロジック回路25にょり1情報区間
の11+jンブルのうち大なるものから順に4個のサン
プルがレジスタ24a〜24dに格納される。
またロジック回路25は各レジスタ24a〜24dの格
納サンプルが1情報区間の何番目のクOツクのサンプル
であるかを格納しており、これを再生変調信号として1
情報区間毎に端子26より出力する。
納サンプルが1情報区間の何番目のクOツクのサンプル
であるかを格納しており、これを再生変調信号として1
情報区間毎に端子26より出力する。
従来のコンパレータ再生法は回路構成が簡単であるが精
度が低く、ディスクの再生状態が悪化すると再生変調信
号に誤りを生じ、1情報区間で「真1となる明間が4ク
ロック周期未満又はこれを越えてしまうという問題があ
った。
度が低く、ディスクの再生状態が悪化すると再生変調信
号に誤りを生じ、1情報区間で「真1となる明間が4ク
ロック周期未満又はこれを越えてしまうという問題があ
った。
また、最尤再生法は高精度で再生誤りの心配はないが、
コンバレータ、レジスタ等の部品点敗が多くロジック回
路25のロジックも複雑になるという問題があった。
コンバレータ、レジスタ等の部品点敗が多くロジック回
路25のロジックも複雑になるという問題があった。
本発明は上記の点に鑑みなされたもので、回路構成が簡
単で、かつ精度が高い変調信号再生回路を提供すること
を目的とする。
単で、かつ精度が高い変調信号再生回路を提供すること
を目的とする。
CI題を解決するための手段〕
本発明の変調信号再生回路において、
コンバレータ再生部は、各情報区間内で真となるクロッ
ク周期が一定期間の変調方式の記録変調信号の再生信号
を供給され、再生信弓を基準電圧と比較してパルス波形
に整形する。
ク周期が一定期間の変調方式の記録変調信号の再生信号
を供給され、再生信弓を基準電圧と比較してパルス波形
に整形する。
比較部は、各情報区間の再生信号をクロック周期でサン
プリングしたサンプル値を比較してパルス波形のハイレ
ベル明間での最小サンプル値及びパルス波形の0−レベ
ル期間での最大サンプル値夫々を得る。
プリングしたサンプル値を比較してパルス波形のハイレ
ベル明間での最小サンプル値及びパルス波形の0−レベ
ル期間での最大サンプル値夫々を得る。
修正指示部は、最小サンプル値及び最大サンプル値夫々
が各情報区間の何番目のクロック周期であるかの位置を
修正位置の指示用に格納する。
が各情報区間の何番目のクロック周期であるかの位置を
修正位置の指示用に格納する。
検査部は、各情報区間のパルス波形の真となるクロック
周期を一定期間と比較して不一致のとき最大サンプル値
又は最小サンプル値の位置を選択指示する。
周期を一定期間と比較して不一致のとき最大サンプル値
又は最小サンプル値の位置を選択指示する。
修正部は、各情報区間のパルス波形を検査部の選択指示
により修正指示部が修正を指示する位置でのみ反転して
出力する。
により修正指示部が修正を指示する位置でのみ反転して
出力する。
本発明においては、パルス波形のハイレベル明間の最小
サンプル値をローレベルに反転する候補としてその位置
を修正指示部に格納し、同様に口−レベル期間の最大サ
ンプル値をハイレベルに反転する候補としてその位置を
格納しておき、パルス波形の真となるクロック周期が一
定期間と異なるとき、このクロック周明に応じて上記最
小サンプル値又は最大サンプル値の位置でパルス波形を
反転させて修正を行なう。
サンプル値をローレベルに反転する候補としてその位置
を修正指示部に格納し、同様に口−レベル期間の最大サ
ンプル値をハイレベルに反転する候補としてその位置を
格納しておき、パルス波形の真となるクロック周期が一
定期間と異なるとき、このクロック周明に応じて上記最
小サンプル値又は最大サンプル値の位置でパルス波形を
反転させて修正を行なう。
これによって再生変調信号に誤りがなく高精度となり、
また従来の最尤再生法に比して回路114成が簡単であ
る。
また従来の最尤再生法に比して回路114成が簡単であ
る。
第1図は本発明回路の一実施例の回路構或図を示す。同
図中、第4図と同一部分には同一符号を付し、その説明
を省略する。
図中、第4図と同一部分には同一符号を付し、その説明
を省略する。
第1図において、端子10に入来するディスクより再生
された4−11変調の再生信号はコンバレータ11,低
域フィルタ13,差動増幅器14よりなるコンバレータ
再生部16で第4図と同様に大まかな再生を行なわれ、
コンパレータ再生部16の出力するパルス波形の信号は
比較部20のスイッヂ21.22.検査部30のアンド
回路31.修正部40のシフトレジスタ41夫々に供給
される。
された4−11変調の再生信号はコンバレータ11,低
域フィルタ13,差動増幅器14よりなるコンバレータ
再生部16で第4図と同様に大まかな再生を行なわれ、
コンパレータ再生部16の出力するパルス波形の信号は
比較部20のスイッヂ21.22.検査部30のアンド
回路31.修正部40のシフトレジスタ41夫々に供給
される。
比較部20のA/Dコンパータ23には端子10よりの
再生信号が供給され、A/DIンバータ23はこの再生
信号を端子17よりのクロック入来時にサンプリングし
、得られた単一のサンプル値はメモリ24に格納される
。メモリ24に格納されたり″ンプル値はスイッチ21
及び比較器25夫々に供給される。
再生信号が供給され、A/DIンバータ23はこの再生
信号を端子17よりのクロック入来時にサンプリングし
、得られた単一のサンプル値はメモリ24に格納される
。メモリ24に格納されたり″ンプル値はスイッチ21
及び比較器25夫々に供給される。
スイッチ21.22夫々はコンパレータ再生部16の出
力パルスがHレベルのとき端子hを選択してメモリ26
を接続し、上記出力パルスがLレベルのとき端子史を選
択してメモリ27を接続し、スイッチ22は選択したメ
モリ26又は27の値を比較器25に供給する。メモリ
26.27は1情報区間毎にリセットされる。比較器2
5はメモリ24よりのサンプル値とスイッチ22よりの
サンプル幀とを比較し、メモリ24よりのサンプル値が
大なるとぎHレベルで小なるときLレベルの比較結果信
号を出力する。スイッチ21.22でメモリ26が選択
されているとぎ1レベルの比較結果信号が供給されると
メモリ26はメモリ24よりの単一のサンプル値を格納
する。また、スイッチ21.22でメモリ27が選択さ
れているとぎHレベルの比較結渠信号が供給ざれるとメ
モリ27はメモリ24よりの単一のサンプル値を格納す
る。
力パルスがHレベルのとき端子hを選択してメモリ26
を接続し、上記出力パルスがLレベルのとき端子史を選
択してメモリ27を接続し、スイッチ22は選択したメ
モリ26又は27の値を比較器25に供給する。メモリ
26.27は1情報区間毎にリセットされる。比較器2
5はメモリ24よりのサンプル値とスイッチ22よりの
サンプル幀とを比較し、メモリ24よりのサンプル値が
大なるとぎHレベルで小なるときLレベルの比較結果信
号を出力する。スイッチ21.22でメモリ26が選択
されているとぎ1レベルの比較結果信号が供給されると
メモリ26はメモリ24よりの単一のサンプル値を格納
する。また、スイッチ21.22でメモリ27が選択さ
れているとぎHレベルの比較結渠信号が供給ざれるとメ
モリ27はメモリ24よりの単一のサンプル値を格納す
る。
これによって1情報区間の再生により、メモリ26には
コンバレータ再生部16の出力パルス波形のHレベル明
間における最小サンプル値が格納され、メモリ27には
コンバレータ再生部16の出力パルス波形のLレベルw
1間における最大サンプル値が格納される。
コンバレータ再生部16の出力パルス波形のHレベル明
間における最小サンプル値が格納され、メモリ27には
コンバレータ再生部16の出力パルス波形のLレベルw
1間における最大サンプル値が格納される。
検査部30のアンド回路31はコンパレータ再生部16
の出力パルス波形がHレベルのとき端子17よりのクロ
ックを通過させてカウンタ32に供給する。カウンタ3
2は1情報区間毎にリセットされ、上記パルス波形がH
レベルとなる期間が1情報区間でクロックの何周期であ
るかをカウントし、そのカウント値は比較器33で予め
設定された値「4.1と比較され、その比較結果がff
11 all信号としてメモリ部50のスイッチ54に
供給される。
の出力パルス波形がHレベルのとき端子17よりのクロ
ックを通過させてカウンタ32に供給する。カウンタ3
2は1情報区間毎にリセットされ、上記パルス波形がH
レベルとなる期間が1情報区間でクロックの何周期であ
るかをカウントし、そのカウント値は比較器33で予め
設定された値「4.1と比較され、その比較結果がff
11 all信号としてメモリ部50のスイッチ54に
供給される。
修正部40のシフトレジスタ41は11ビット構成で、
端子17よりのクロックによってコンバレータ再生部1
6の出力パルスをシフトし、そのシフトアウト出力は反
転回路42に供給される。
端子17よりのクロックによってコンバレータ再生部1
6の出力パルスをシフトし、そのシフトアウト出力は反
転回路42に供給される。
修正指示部50のカウンタ51は1情報区間毎にリセッ
トされ端子17よりのクロックをカウントしてそのカウ
ント値をラッチ回路52.53夫々に供給する。ラッチ
回路52はコンバレータ再生部16の出力パルス波形が
日レベルでかつ比較器25の比較結果信号がLレベルの
ときカウンタ51のカウント値をラッチし、ラップ回路
53はコンバレータ再生部16の出力パルス波形がLレ
ベルでかつ比較結果信号がロレベルのときカウンタ51
のカウント値をラッチする。
トされ端子17よりのクロックをカウントしてそのカウ
ント値をラッチ回路52.53夫々に供給する。ラッチ
回路52はコンバレータ再生部16の出力パルス波形が
日レベルでかつ比較器25の比較結果信号がLレベルの
ときカウンタ51のカウント値をラッチし、ラップ回路
53はコンバレータ再生部16の出力パルス波形がLレ
ベルでかつ比較結果信号がロレベルのときカウンタ51
のカウント値をラッチする。
つまりラッヂ回路52はメモリ26に格納された最小サ
ンプル値が1情報区間の何番目のクロック周期のものか
を示すカウント値をラッチし、ラッチ回路53はメモリ
27に格納された最大サンプル値が1情報区間の何番目
のクロック周期のものか示すカウント値をラッチする。
ンプル値が1情報区間の何番目のクロック周期のものか
を示すカウント値をラッチし、ラッチ回路53はメモリ
27に格納された最大サンプル値が1情報区間の何番目
のクロック周期のものか示すカウント値をラッチする。
スイッチ54は端子h,L夫々にラッヂ回路52.53
夫々の出力鎖を供給ざれ、端子eqに常時値rOJを供
給されており、比較器33よりカウンタ32のカウント
値が「4」を越えた場合の制御信号が供給されるとスイ
ツヂ5 4 11端子hを選択し、カウンタ32のカウ
ント値が「4」未渦の場合のあリ御信号が供給されると
端子Lを選択し、カウンタ32のカウント{直が「4」
の場合のυ1仰信号が供給されると端子eqを選択し、
選択した値を反転回路42に供給する。
夫々の出力鎖を供給ざれ、端子eqに常時値rOJを供
給されており、比較器33よりカウンタ32のカウント
値が「4」を越えた場合の制御信号が供給されるとスイ
ツヂ5 4 11端子hを選択し、カウンタ32のカウ
ント値が「4」未渦の場合のあリ御信号が供給されると
端子Lを選択し、カウンタ32のカウント{直が「4」
の場合のυ1仰信号が供給されると端子eqを選択し、
選択した値を反転回路42に供給する。
反転回路42はシフトレジスタ41のシフトアウトする
1情報区間11クロック周期のうちスイッチ54から供
給される値で指示されるクロック周期のレベルを反転し
て端子60より出力する。
1情報区間11クロック周期のうちスイッチ54から供
給される値で指示されるクロック周期のレベルを反転し
て端子60より出力する。
このときスイッチ54から値「0」が供給されていれば
いずれのクOツク周期についても反転を行なわない。
いずれのクOツク周期についても反転を行なわない。
つまり、4−11変調信号では1情報区間内で11レベ
ルは4クロック周期であるが、コンパレータ再生部16
の出力パルス波形で口レベル(又はLレベル)期間が4
クロック周期を越えていれば残りのLレベル〈又はHレ
ベル〉明間で再生信目が最大レベル《又は最小レベル)
のクロック周期を強制的にHレベル(又はLレベル)と
している。
ルは4クロック周期であるが、コンパレータ再生部16
の出力パルス波形で口レベル(又はLレベル)期間が4
クロック周期を越えていれば残りのLレベル〈又はHレ
ベル〉明間で再生信目が最大レベル《又は最小レベル)
のクロック周期を強制的にHレベル(又はLレベル)と
している。
例えば第2図(A)に示す如き4−11変調信号を記録
したディスクより同図(B)の如き再生信号が得られた
場合、コンバレータ再生部16の出力パルス波形は同図
(C)の如くなる。この場合1情報区間の再生により、
メモリ26にはサンプル値S4が格納され、かつラッチ
回路52にはi14Jがラッチされ、カウンタ32のカ
ウント値がr3Jであるために、同図(C)のパルス波
形のうちで上記ラッチ回路52の出力で指示される第4
ク0ツク周期が反転され、同図(D)に示す如き波形の
信号が再生変調信弓として端子60より出力される。
したディスクより同図(B)の如き再生信号が得られた
場合、コンバレータ再生部16の出力パルス波形は同図
(C)の如くなる。この場合1情報区間の再生により、
メモリ26にはサンプル値S4が格納され、かつラッチ
回路52にはi14Jがラッチされ、カウンタ32のカ
ウント値がr3Jであるために、同図(C)のパルス波
形のうちで上記ラッチ回路52の出力で指示される第4
ク0ツク周期が反転され、同図(D)に示す如き波形の
信号が再生変調信弓として端子60より出力される。
このようにして再生変調信号を高精度に得ることができ
る。また、3サンプルを格納するメモリ24.26.2
7を持てば良くロジックも検査部30.11正部40.
li正指示部50の簡単な構成で済む。
る。また、3サンプルを格納するメモリ24.26.2
7を持てば良くロジックも検査部30.11正部40.
li正指示部50の簡単な構成で済む。
なお、上記実施例では4−11変調信号を例にとって説
明したが、これは4−15変調信号を再生する回路であ
っても同様であり、上記実施例に限定されない。
明したが、これは4−15変調信号を再生する回路であ
っても同様であり、上記実施例に限定されない。
上述の如く、本発明の変調信号再生回路によれば、変調
信号を高精度に再生でき、かつ従来の最尤再生法に比し
て部品点数が少なく回路構成が簡単となり、実用上きわ
めて有用である。
信号を高精度に再生でき、かつ従来の最尤再生法に比し
て部品点数が少なく回路構成が簡単となり、実用上きわ
めて有用である。
第1図は本発明回路の一実施例の回路構成図、第2図は
本発明を説明するための信号波形図、第3図は4−11
変調信号及びその再生信号の波形図、第4図.第5図夫
々は従来回路の各例の回路構成図である。 16・・・コンパレータ再生部、20・・・比較部、3
0・・・検査部、40・・・修正部、50・・・修正指
示部。 第2図 第3図
本発明を説明するための信号波形図、第3図は4−11
変調信号及びその再生信号の波形図、第4図.第5図夫
々は従来回路の各例の回路構成図である。 16・・・コンパレータ再生部、20・・・比較部、3
0・・・検査部、40・・・修正部、50・・・修正指
示部。 第2図 第3図
Claims (1)
- 【特許請求の範囲】 各情報区間内で真となるクロック周期が一定期間の変調
方式の記録変調信号の再生信号を供給され、該再生信号
を基準電圧と比較してパルス波形に整形するコンパレー
タ再生部と、 該各情報区間の再生信号をクロック周期でサンプリング
したサンプル値を比較して該パルス波形のハイレベル期
間での最小サンプル値及び該パルス波形のローレベル期
間での最大サンプル値夫々を得る比較部と、 該最小サンプル値及び最大サンプル値夫々が各情報区間
の何番目のクロック周期であるかの位置を修正位置の指
示用に格納する修正指示部と、該各情報区間のパルス波
形の真となるクロック周期を該一定期間と比較して不一
致のとき該最大サンプル値又は最小サンプル値の位置を
選択指示する検査部と、 該各情報区間のパルス波形を該検査部の選択指示により
該修正指示部が修正を指示する位置でのみ反転して出力
する修正部とを有することを特徴とする変調信号再生回
路。
Priority Applications (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP1149789A JPH088498B2 (ja) | 1989-06-13 | 1989-06-13 | 変調信号再生回路 |
| US07/535,896 US5260917A (en) | 1989-06-13 | 1990-06-11 | Signal reproduction apparatus |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP1149789A JPH088498B2 (ja) | 1989-06-13 | 1989-06-13 | 変調信号再生回路 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JPH0314321A true JPH0314321A (ja) | 1991-01-23 |
| JPH088498B2 JPH088498B2 (ja) | 1996-01-29 |
Family
ID=15482751
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP1149789A Expired - Lifetime JPH088498B2 (ja) | 1989-06-13 | 1989-06-13 | 変調信号再生回路 |
Country Status (2)
| Country | Link |
|---|---|
| US (1) | US5260917A (ja) |
| JP (1) | JPH088498B2 (ja) |
Families Citing this family (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH088498B2 (ja) | 1989-06-13 | 1996-01-29 | ティアツク株式会社 | 変調信号再生回路 |
| US5424881A (en) | 1993-02-01 | 1995-06-13 | Cirrus Logic, Inc. | Synchronous read channel |
| JP3224181B2 (ja) * | 1993-11-09 | 2001-10-29 | 富士通株式会社 | 光ディスクからのデータ再生システム |
| US5495466A (en) * | 1994-01-10 | 1996-02-27 | Eastman Kodak Company | Write verification in an optical recording system by sensing mark formation while writing |
Family Cites Families (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US4088876A (en) * | 1976-12-17 | 1978-05-09 | Burroughs Corporation | Error correcting circuits and methods for shift register type memories |
| US4498177A (en) * | 1982-08-30 | 1985-02-05 | Sperry Corporation | M Out of N code checker circuit |
| US4646281A (en) * | 1984-02-08 | 1987-02-24 | Laser Magnetic Storage International Company | Read channel for an optical recorder |
| US5016258A (en) * | 1988-06-10 | 1991-05-14 | Matsushita Electric Industrial Co., Ltd. | Digital modulator and demodulator |
| JPH0244583A (ja) * | 1988-08-05 | 1990-02-14 | Toshiba Corp | データ伝送装置 |
| JPH088498B2 (ja) | 1989-06-13 | 1996-01-29 | ティアツク株式会社 | 変調信号再生回路 |
-
1989
- 1989-06-13 JP JP1149789A patent/JPH088498B2/ja not_active Expired - Lifetime
-
1990
- 1990-06-11 US US07/535,896 patent/US5260917A/en not_active Expired - Fee Related
Also Published As
| Publication number | Publication date |
|---|---|
| JPH088498B2 (ja) | 1996-01-29 |
| US5260917A (en) | 1993-11-09 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| CA1282168C (en) | Apparatus for reproducing a pcm modulated signal, comprising a mutingcircuit | |
| US4568912A (en) | Method and system for translating digital signal sampled at variable frequency | |
| JPH04339365A (ja) | Dad装置のefm変調回路 | |
| JPH0314321A (ja) | 変調信号再生回路 | |
| KR0141126B1 (ko) | 디지탈 기록재생시스템에 있어서 코드변환제어장치 및 방법 | |
| USRE38719E1 (en) | Adjust bit determining circuit | |
| US4700241A (en) | Apparatus for recording and reproducing digital signals | |
| JPS62281521A (ja) | D/a変換回路 | |
| US20040183704A1 (en) | Data conversion apparatus and data conversion method | |
| KR840008871A (ko) | 오디오 정보 기억 재생방법 및 그 장치 | |
| KR850007174A (ko) | 디지탈 아날로그 콘버터 | |
| JPH08221910A (ja) | ディジタル信号再生装置 | |
| JP2666713B2 (ja) | 光ディスク装置 | |
| JP2716089B2 (ja) | サブコード同期信号生成回路 | |
| SU1352525A1 (ru) | Устройство воспроизведени цифровой информации | |
| JPH03178223A (ja) | デジタル/アナログ変換回路 | |
| JPS59888B2 (ja) | デ−タ符号器 | |
| JPH01194505A (ja) | 可変速簡易ディジタルフィルタ回路 | |
| SU834402A1 (ru) | Устройство дл измерени времени пускаМАгНиТНОгО НОСиТЕл | |
| JPH0258427A (ja) | A/d・d/a変換装置 | |
| JPH0468821A (ja) | 復号方法 | |
| JPS61182392A (ja) | 信号変換装置 | |
| JPH026147B2 (ja) | ||
| JPH01267466A (ja) | ディジタル再生信号のピークレベル検出装置 | |
| JPS6111988A (ja) | 固体化レコ−ダ装置 |