JPH03295247A - 半導体装置の製造方法 - Google Patents
半導体装置の製造方法Info
- Publication number
- JPH03295247A JPH03295247A JP2097383A JP9738390A JPH03295247A JP H03295247 A JPH03295247 A JP H03295247A JP 2097383 A JP2097383 A JP 2097383A JP 9738390 A JP9738390 A JP 9738390A JP H03295247 A JPH03295247 A JP H03295247A
- Authority
- JP
- Japan
- Prior art keywords
- pad portion
- semiconductor device
- wire
- pad
- aluminum
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W72/00—Interconnections or connectors in packages
- H10W72/90—Bond pads, in general
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W72/00—Interconnections or connectors in packages
- H10W72/01—Manufacture or treatment
- H10W72/015—Manufacture or treatment of bond wires
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W72/00—Interconnections or connectors in packages
- H10W72/071—Connecting or disconnecting
- H10W72/075—Connecting or disconnecting of bond wires
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W72/00—Interconnections or connectors in packages
- H10W72/071—Connecting or disconnecting
- H10W72/075—Connecting or disconnecting of bond wires
- H10W72/07541—Controlling the environment, e.g. atmosphere composition or temperature
- H10W72/07551—Controlling the environment, e.g. atmosphere composition or temperature characterised by changes in properties of the bond wires during the connecting
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W72/00—Interconnections or connectors in packages
- H10W72/50—Bond wires
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W72/00—Interconnections or connectors in packages
- H10W72/50—Bond wires
- H10W72/531—Shapes of wire connectors
- H10W72/536—Shapes of wire connectors the connected ends being ball-shaped
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W72/00—Interconnections or connectors in packages
- H10W72/50—Bond wires
- H10W72/551—Materials of bond wires
- H10W72/552—Materials of bond wires comprising metals or metalloids, e.g. silver
- H10W72/5522—Materials of bond wires comprising metals or metalloids, e.g. silver comprising gold [Au]
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W72/00—Interconnections or connectors in packages
- H10W72/50—Bond wires
- H10W72/59—Bond pads specially adapted therefor
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W72/00—Interconnections or connectors in packages
- H10W72/90—Bond pads, in general
- H10W72/951—Materials of bond pads
- H10W72/952—Materials of bond pads comprising metals or metalloids, e.g. PbSn, Ag or Cu
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W72/00—Interconnections or connectors in packages
- H10W72/90—Bond pads, in general
- H10W72/981—Auxiliary members, e.g. spacers
- H10W72/983—Reinforcing structures, e.g. collars
Landscapes
- Wire Bonding (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔概要]
半導体チップに設けられたアルミニウムパッド部にワイ
ヤをボンディングした構成の半導体811を製造する方
法に関し、 筒中な方法を用いてアルミニウムパッド部の腐食を防止
して高信頼性の半導体装置を製造することを目的とし、 パッド部にワイヤをボンディング後、過酸化水素に浸漬
してパッド部の表面に酸化膜を形成する工程を含む。
ヤをボンディングした構成の半導体811を製造する方
法に関し、 筒中な方法を用いてアルミニウムパッド部の腐食を防止
して高信頼性の半導体装置を製造することを目的とし、 パッド部にワイヤをボンディング後、過酸化水素に浸漬
してパッド部の表面に酸化膜を形成する工程を含む。
本発明は、半導体チップに設けられたアルミニウムパッ
ド部にワイヤをボンディングした構成の半導体装置を製
造する方法に関する。
ド部にワイヤをボンディングした構成の半導体装置を製
造する方法に関する。
近年、半導体装置は種々の分野で広く用いられており、
高信頼性が要求されている。この場合、半導体装置とし
ては例えば湿度の面において過酷な環境に置かれること
もあり、このような場合においても信頼性を維持する必
要がある。
高信頼性が要求されている。この場合、半導体装置とし
ては例えば湿度の面において過酷な環境に置かれること
もあり、このような場合においても信頼性を維持する必
要がある。
従来、上記のような半導体装置を製造するに際し、半導
体チップにアルミニウムパッド部を設け、チップ全面に
CVD法等で窒化シリコン膜を設けて耐湿性のためのカ
バー膜とし、しかる後、パッド部における窒化シリコン
躾を除去してパッド部を一部露出させ、この露出したパ
ッド部に金等のワイヤをボンディングしていた。この場
合、チップ全面に窒化シリコン膜を形成し、パッド部に
おける窒化シリコン膜を除去するまでの工程を前工程と
称し、しかる後、半導体チップをパッケージに′lAl
1シてパッド部にワイヤボンディングし、樹脂封入する
までの工程を後工程(アセンブリ工程)と称し、夫々別
工程とされている。
体チップにアルミニウムパッド部を設け、チップ全面に
CVD法等で窒化シリコン膜を設けて耐湿性のためのカ
バー膜とし、しかる後、パッド部における窒化シリコン
躾を除去してパッド部を一部露出させ、この露出したパ
ッド部に金等のワイヤをボンディングしていた。この場
合、チップ全面に窒化シリコン膜を形成し、パッド部に
おける窒化シリコン膜を除去するまでの工程を前工程と
称し、しかる後、半導体チップをパッケージに′lAl
1シてパッド部にワイヤボンディングし、樹脂封入する
までの工程を後工程(アセンブリ工程)と称し、夫々別
工程とされている。
前記従来の方法は、パッド部の一部を露出させた部分に
ワイヤボンディングするだけであるので、パッド部が露
出している部分において耐湿性が悪く、パッド部が腐食
し易く、導通不良を起す等、信頼性が低い問題点があっ
た。
ワイヤボンディングするだけであるので、パッド部が露
出している部分において耐湿性が悪く、パッド部が腐食
し易く、導通不良を起す等、信頼性が低い問題点があっ
た。
そこで、このような問題点を解決するべく、従来、パッ
ド部にワイヤボンディングした後、露出しているパッド
部に再びCVD法にて窒化シリコン躾を形成する方法が
開発されている。然るに、この方法は、後工程(アセン
ブリ工程)の中に、前工程でしか行なわないCVD法の
工程を入れなければならず、従って、能率が悪く、作業
時間を多く必要とし、コスト高になる問題点があった。
ド部にワイヤボンディングした後、露出しているパッド
部に再びCVD法にて窒化シリコン躾を形成する方法が
開発されている。然るに、この方法は、後工程(アセン
ブリ工程)の中に、前工程でしか行なわないCVD法の
工程を入れなければならず、従って、能率が悪く、作業
時間を多く必要とし、コスト高になる問題点があった。
特に、前工程を終了した段階で製品を輸出し、後工程の
設備しかない外国の工場でアセンブリを行なうようなシ
ステムをとった場合、外国の工場にもCVD法の装置を
設置しなければならず、コスト高となり、不都合である
。
設備しかない外国の工場でアセンブリを行なうようなシ
ステムをとった場合、外国の工場にもCVD法の装置を
設置しなければならず、コスト高となり、不都合である
。
本発明は、簡単な方法を用いてアルミニウムパッド部の
腐食を防止して高信頼性の半導体装置を製造する方法を
提供することを目的とする。
腐食を防止して高信頼性の半導体装置を製造する方法を
提供することを目的とする。
上記問題点は、パッド部にワイヤをボンディング後、過
酸化水素に浸漬してパッド部の表面に酸化膜を形成する
工程を含むことを特徴とする半導体装置の製造方法によ
って解決される。
酸化水素に浸漬してパッド部の表面に酸化膜を形成する
工程を含むことを特徴とする半導体装置の製造方法によ
って解決される。
本発明では、ワイヤボンディング終了後に過酸化水素に
浸漬して表面に酸化膜を形成しているので、処理が簡単
であり、このようなパッド部の腐食防止処理を後工程(
アセンブリ工程)の中に簡単に組入れることができ、能
率的であり、作業時間も少なくて済む。
浸漬して表面に酸化膜を形成しているので、処理が簡単
であり、このようなパッド部の腐食防止処理を後工程(
アセンブリ工程)の中に簡単に組入れることができ、能
率的であり、作業時間も少なくて済む。
第1図は本発明の一実施例の製造工程図を示す。
同図(A)において、半導体チップ1の表面全面にプラ
ズマCVD法にて窒化シリコン膜2を形成し、次に同図
(B)に示す如く、半導体チップ1の表面に設けられて
いる厚さ1μm1−辺 100μmの大きさのアルミニ
ウムパッド部3上に形成された窒化シリコン膜2にパッ
ド部3よりも小さい面積の孔2aを形成してパッド部3
の表面の一部を露出させる。ここまでをいわゆる前工程
と称する工程で製造する。
ズマCVD法にて窒化シリコン膜2を形成し、次に同図
(B)に示す如く、半導体チップ1の表面に設けられて
いる厚さ1μm1−辺 100μmの大きさのアルミニ
ウムパッド部3上に形成された窒化シリコン膜2にパッ
ド部3よりも小さい面積の孔2aを形成してパッド部3
の表面の一部を露出させる。ここまでをいわゆる前工程
と称する工程で製造する。
続いて後工程と称する工程に移し、同図(C)に示ス如
く、孔2aによって露出したパッド部3に直径50μm
〜80μmの金のワイヤ4をボンディングする。次にこ
のようにして作成されたチップ本体全体を、濃度数10
%で常温の過酸化水素(H2O2)に数分間浸iする。
く、孔2aによって露出したパッド部3に直径50μm
〜80μmの金のワイヤ4をボンディングする。次にこ
のようにして作成されたチップ本体全体を、濃度数10
%で常温の過酸化水素(H2O2)に数分間浸iする。
これにより、同図(D>及び第2図の平面図に示す如く
、孔2aによって露出したパッド部3の表面には鹸化ア
ルミニウムM5が形成される。このとき、金は一般に過
酸化水素程度の弱い酸には酸化されることはなく、又、
窒化シリコン膜2も酸化されることはないので、特に問
題はない。
、孔2aによって露出したパッド部3の表面には鹸化ア
ルミニウムM5が形成される。このとき、金は一般に過
酸化水素程度の弱い酸には酸化されることはなく、又、
窒化シリコン膜2も酸化されることはないので、特に問
題はない。
このように、孔2aによって露出したアルミニウムパッ
ド部3の表面は酸化アルミニウム膜5によって保護され
、簡単な方法によって耐湿性を保持でき、腐食を防止で
きる。この場合、単に過酸化水素に浸漬するだけの極め
て簡単な方法であるので、後工程の中に簡単に組入れる
ことができ、後工程の中にプラズマCVD法の工程を入
れなければならない従来例に比して能率的であり、作業
時間が少なくて済み、しかも−度に大量のチップ本体を
処理できる。
ド部3の表面は酸化アルミニウム膜5によって保護され
、簡単な方法によって耐湿性を保持でき、腐食を防止で
きる。この場合、単に過酸化水素に浸漬するだけの極め
て簡単な方法であるので、後工程の中に簡単に組入れる
ことができ、後工程の中にプラズマCVD法の工程を入
れなければならない従来例に比して能率的であり、作業
時間が少なくて済み、しかも−度に大量のチップ本体を
処理できる。
なお、この後でチップ本体に設けられたワイヤをFe−
Ni合金系あるいはCu系のリードフレームに接続する
。このように、チップ本体を過酸化水素に浸漬した後で
リードフレームを接続するようにすれば、リードフレー
ムの表面に酸化アルミニウム膜が形成されることはなく
、特に問題ない。
Ni合金系あるいはCu系のリードフレームに接続する
。このように、チップ本体を過酸化水素に浸漬した後で
リードフレームを接続するようにすれば、リードフレー
ムの表面に酸化アルミニウム膜が形成されることはなく
、特に問題ない。
以上説明した如く、本発明によれば、ワイヤボンディン
グ終了後に過酸化水素に浸漬するようにしているので、
極めて簡単な方法でパッド部に保護膜を形成でき、従っ
て、後工程(アセンブリ工程)の中に簡単に組入れるこ
とができ、後工程の中にプラズマCVD法による工程を
入れなければならない従来例に比して能率的であり、作
業時間も少なくて済み、又、−度に天吊のチップ本体を
処理でき、低コストである。
グ終了後に過酸化水素に浸漬するようにしているので、
極めて簡単な方法でパッド部に保護膜を形成でき、従っ
て、後工程(アセンブリ工程)の中に簡単に組入れるこ
とができ、後工程の中にプラズマCVD法による工程を
入れなければならない従来例に比して能率的であり、作
業時間も少なくて済み、又、−度に天吊のチップ本体を
処理でき、低コストである。
第2図は本発明によって製造される半導体装置の要部の
平面図である。
平面図である。
図において、
1は半導体チップ、
2は窒化シリコン膜、
2aは孔、
3はアルミニウムパッド部、
4はワイヤ、
5は酸化アルミニウム膜
を示す。
Claims (1)
- パッド部(3)にワイヤ(4)をボンディング後、過
酸化水素に浸漬して該パッド部(3)の表面に酸化膜を
形成する工程を含むことを特徴とする半導体装置の製造
方法。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2097383A JPH03295247A (ja) | 1990-04-12 | 1990-04-12 | 半導体装置の製造方法 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2097383A JPH03295247A (ja) | 1990-04-12 | 1990-04-12 | 半導体装置の製造方法 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| JPH03295247A true JPH03295247A (ja) | 1991-12-26 |
Family
ID=14190989
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2097383A Pending JPH03295247A (ja) | 1990-04-12 | 1990-04-12 | 半導体装置の製造方法 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JPH03295247A (ja) |
Cited By (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US5565378A (en) * | 1992-02-17 | 1996-10-15 | Mitsubishi Denki Kabushiki Kaisha | Process of passivating a semiconductor device bonding pad by immersion in O2 or O3 solution |
| EP0753890A3 (en) * | 1995-07-14 | 1997-03-05 | Matsushita Electric Industrial Co Ltd | Electrode structure for semiconductor device, method for its production and body mounted with semiconductor device |
| JP2010114880A (ja) * | 2008-11-04 | 2010-05-20 | Samsung Electronics Co Ltd | 表面弾性波素子、表面弾性波装置、及びこれらの製造方法 |
-
1990
- 1990-04-12 JP JP2097383A patent/JPH03295247A/ja active Pending
Cited By (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US5565378A (en) * | 1992-02-17 | 1996-10-15 | Mitsubishi Denki Kabushiki Kaisha | Process of passivating a semiconductor device bonding pad by immersion in O2 or O3 solution |
| EP0753890A3 (en) * | 1995-07-14 | 1997-03-05 | Matsushita Electric Industrial Co Ltd | Electrode structure for semiconductor device, method for its production and body mounted with semiconductor device |
| US6387794B2 (en) | 1995-07-14 | 2002-05-14 | Matsushita Electric Industrial Co., Ltd. | Electrode structure for semiconductor device, method for forming the same, mounted body including semiconductor device and semiconductor device |
| US6603207B2 (en) | 1995-07-14 | 2003-08-05 | Matsushita Electric Industrial Co., Ltd. | Electrode structure for semiconductor device, method for forming the same, mounted body including semiconductor device and semiconductor device |
| JP2010114880A (ja) * | 2008-11-04 | 2010-05-20 | Samsung Electronics Co Ltd | 表面弾性波素子、表面弾性波装置、及びこれらの製造方法 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP2781018B2 (ja) | 半導体装置およびその製造方法 | |
| US5349233A (en) | Lead frame and semiconductor module using the same having first and second islands and three distinct pluralities of leads and semiconductor module using the lead frame | |
| JPH03295247A (ja) | 半導体装置の製造方法 | |
| US6541856B2 (en) | Thermally enhanced high density semiconductor package | |
| JPH06302744A (ja) | 成形パッケージ装置用リードフレーム加工方法 | |
| JP2813588B2 (ja) | 半導体装置およびその製造方法 | |
| JP2933554B2 (ja) | 半導体装置およびその製造方法 | |
| US20020106903A1 (en) | Manufacturing method of semiconductor device | |
| JP2954066B2 (ja) | 樹脂封止型半導体装置 | |
| JPH08288447A (ja) | リードフレーム | |
| JP2786047B2 (ja) | 樹脂封止型半導体装置 | |
| JP2000124396A (ja) | 半導体装置 | |
| JP3013611B2 (ja) | 半導体装置の製造方法 | |
| JP2004221258A (ja) | 半導体装置及びその製造方法 | |
| US9123699B1 (en) | Formation of package pins in semiconductor packaging | |
| JPH04196573A (ja) | 樹脂封止型半導体装置 | |
| JPH03154344A (ja) | 樹脂封止型半導体素子 | |
| JP2845002B2 (ja) | 半導体装置用複合リードフレーム | |
| JPH04164345A (ja) | 樹脂封止半導体装置およびその製造方法 | |
| JPS62145754A (ja) | 半導体装置 | |
| JPS62242871A (ja) | 半導体装置の評価方法 | |
| JPS5833848A (ja) | 半導体装置 | |
| JPS63131559A (ja) | 半導体装置 | |
| JPH0360035A (ja) | 半導体装置 | |
| JPH02146740A (ja) | 半導体装置 |