JPH0436368B2 - - Google Patents
Info
- Publication number
- JPH0436368B2 JPH0436368B2 JP57022744A JP2274482A JPH0436368B2 JP H0436368 B2 JPH0436368 B2 JP H0436368B2 JP 57022744 A JP57022744 A JP 57022744A JP 2274482 A JP2274482 A JP 2274482A JP H0436368 B2 JPH0436368 B2 JP H0436368B2
- Authority
- JP
- Japan
- Prior art keywords
- display device
- electrode
- thin film
- image display
- semiconductor layer
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
Classifications
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/1368—Active matrix addressed cells in which the switching element is a three-electrode device
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W72/00—Interconnections or connectors in packages
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/1333—Constructional arrangements; Manufacturing methods
- G02F1/1335—Structural association of cells with optical devices, e.g. polarisers or reflectors
- G02F1/133509—Filters, e.g. light shielding masks
- G02F1/133512—Light shielding layers, e.g. black matrix
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F2202/00—Materials and properties
- G02F2202/10—Materials and properties semiconductor
- G02F2202/104—Materials and properties semiconductor poly-Si
Landscapes
- Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Mathematical Physics (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- General Physics & Mathematics (AREA)
- Optics & Photonics (AREA)
- Liquid Crystal (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
- Electroluminescent Light Sources (AREA)
Description
【発明の詳細な説明】
本発明は、薄膜トランジスタ駆動の画像表示装
置に関するものである。例えば、アクテイブ・マ
トリツクス駆動方式の液晶表示装置やエレクトロ
ルミネツセンス表示装置等に応用できる。
置に関するものである。例えば、アクテイブ・マ
トリツクス駆動方式の液晶表示装置やエレクトロ
ルミネツセンス表示装置等に応用できる。
近年、画像表示装置の薄型化、軽量化を目的と
して、薄膜トランジスタのスイツチ・マトリツク
スによつて走査する方式の液晶もしくはレレクト
ロルミネツセンス等の画像表示装置の開発が進め
られている。
して、薄膜トランジスタのスイツチ・マトリツク
スによつて走査する方式の液晶もしくはレレクト
ロルミネツセンス等の画像表示装置の開発が進め
られている。
画像表示装置としては、画素部分の基板が透光
性であることが望ましい。その理由は、光を入れ
たり、出したりする方向を任意に選べるので表示
方式選択の幅が広がり、その結果、例えば、ツイ
ステツドネマチツク液晶に二枚の偏光板を用いた
高コントラストの液晶表示素子を背面から照明す
ることにより、明るく表示品質の良い画像を得る
ことが可能となり、あるいは、また、三色のフイ
ルタを透過する光によつて容易にカラー化が行な
える等の利点があるためである。薄膜トランジス
タのスイツチ・マトリツクスを画像表示装置に応
用する場合には、従つて、画素部分を透光性にす
るために、ガラスや石英等の透光性基板を用いる
とともに、薄膜トランジスタを構成する半導体薄
膜は画素以外の部分に選択的に形成されているこ
とが望ましい。
性であることが望ましい。その理由は、光を入れ
たり、出したりする方向を任意に選べるので表示
方式選択の幅が広がり、その結果、例えば、ツイ
ステツドネマチツク液晶に二枚の偏光板を用いた
高コントラストの液晶表示素子を背面から照明す
ることにより、明るく表示品質の良い画像を得る
ことが可能となり、あるいは、また、三色のフイ
ルタを透過する光によつて容易にカラー化が行な
える等の利点があるためである。薄膜トランジス
タのスイツチ・マトリツクスを画像表示装置に応
用する場合には、従つて、画素部分を透光性にす
るために、ガラスや石英等の透光性基板を用いる
とともに、薄膜トランジスタを構成する半導体薄
膜は画素以外の部分に選択的に形成されているこ
とが望ましい。
従来は、薄膜トランジスタのスイツチ・マトリ
ツクスを形成する一方法として、真空状態にした
真空容器内で、金属マスクを取り換えながら、順
次、半導体薄膜、絶縁体薄膜、金属薄膜を連続し
てマスク蒸着する方法(いわゆるone pump−
down方式)が、主として採用されていた。この
場合、スイツチ・マトリツクスのエレメントであ
る各薄膜トランジスタを構成する半導体薄膜は、
例えば、第1図に示すように、島状に形成されて
いた。第1図は一画素部分を示す平面図である。
第1図のAA′断面図を第2図に示す。透光性絶縁
基板1上に半導体薄膜2が島状に形成されてい
る。ソース電極3は、表示素子(例えば液晶素
子)の片側の透明電極7と電気的に接続してい
る。ドレイン電極4は、信号電極を兼ねている。
ゲート絶縁膜5の上に形成されたゲート電極6
は、走査電極を兼ねている。8は電極も、半導体
材料もない部分を示している。
ツクスを形成する一方法として、真空状態にした
真空容器内で、金属マスクを取り換えながら、順
次、半導体薄膜、絶縁体薄膜、金属薄膜を連続し
てマスク蒸着する方法(いわゆるone pump−
down方式)が、主として採用されていた。この
場合、スイツチ・マトリツクスのエレメントであ
る各薄膜トランジスタを構成する半導体薄膜は、
例えば、第1図に示すように、島状に形成されて
いた。第1図は一画素部分を示す平面図である。
第1図のAA′断面図を第2図に示す。透光性絶縁
基板1上に半導体薄膜2が島状に形成されてい
る。ソース電極3は、表示素子(例えば液晶素
子)の片側の透明電極7と電気的に接続してい
る。ドレイン電極4は、信号電極を兼ねている。
ゲート絶縁膜5の上に形成されたゲート電極6
は、走査電極を兼ねている。8は電極も、半導体
材料もない部分を示している。
ところで、最近では、例えば、多結晶シリコン
膜等を用いて、単結晶シリコン・デバイスと同様
な製作工程により、薄膜トランジスタを形成する
ことが試みられている。この場合には、写真食刻
法を用いてパターン形成を行なうが、このこと
は、薄膜トランジスタの特性向上や配線パターン
の高精度化の見地からは望ましいことである。ま
た、画像表示装置としては、画素部分の基板が透
光性であることが望ましいことは既に述べたとお
りである。従つて、薄膜トランジスタを構成する
半導体薄膜を写真食刻法により選択的にエツチン
グして、画素部分の半導体薄膜を除去することが
望ましい。この場合、島状に半導体薄膜を残すと
以下のような問題が生ずる。すなわち、写真食刻
法によつて形成したパターンの断面は、例えば、
第3図に示すように、急激に膜厚dから膜厚oへ
と変化する。したがつて、第4図に示すように、
このような段差を有する膜11の上に電極配線1
2を行なうと、電極配線に13のような断線が生
じやすいという欠点があつた。従つて、写真食刻
法によつて島状に選択エツチした半導体薄膜上に
形成した薄膜トランジスタのスイツチ・マトリツ
クスは、配線の断線による欠陥が生じやすいとい
う欠点を有していた。
膜等を用いて、単結晶シリコン・デバイスと同様
な製作工程により、薄膜トランジスタを形成する
ことが試みられている。この場合には、写真食刻
法を用いてパターン形成を行なうが、このこと
は、薄膜トランジスタの特性向上や配線パターン
の高精度化の見地からは望ましいことである。ま
た、画像表示装置としては、画素部分の基板が透
光性であることが望ましいことは既に述べたとお
りである。従つて、薄膜トランジスタを構成する
半導体薄膜を写真食刻法により選択的にエツチン
グして、画素部分の半導体薄膜を除去することが
望ましい。この場合、島状に半導体薄膜を残すと
以下のような問題が生ずる。すなわち、写真食刻
法によつて形成したパターンの断面は、例えば、
第3図に示すように、急激に膜厚dから膜厚oへ
と変化する。したがつて、第4図に示すように、
このような段差を有する膜11の上に電極配線1
2を行なうと、電極配線に13のような断線が生
じやすいという欠点があつた。従つて、写真食刻
法によつて島状に選択エツチした半導体薄膜上に
形成した薄膜トランジスタのスイツチ・マトリツ
クスは、配線の断線による欠陥が生じやすいとい
う欠点を有していた。
第1図に示したような構造を有する、従来の薄
膜トランジスタのスイツチ・マトリツクスのもう
ひとつの欠点は、画像装置に応用した場合に、全
体として見た時の表示のコントラストが悪いこと
である。即ち、第1図に示したような構造では、
8で示したような、電極部分でもなく、また、半
導体薄膜に覆われてもいないような部分が存在す
る。従つて、例えば、液晶表示装置の場合、この
部分8上の液晶には電圧は印加されることはな
く、また光を遮蔽する物質も存在しないので、使
用する液晶モードによつては常に光の透過率は大
きい。即ち、第1図のような構造の従来のスイツ
チ・マトリツクスを用いた画像装置は、表示方式
によつては、全体として見た時の表示のコントラ
ストが悪いという欠点があつた。勿論、この欠点
は、表示に関係のない部分の透過光を遮蔽するよ
うなマスクを外部に設けることによつて除去でき
るが、この場合、マスクを設けることによる工程
の増加および生産コストの増大という欠点が生ず
る。
膜トランジスタのスイツチ・マトリツクスのもう
ひとつの欠点は、画像装置に応用した場合に、全
体として見た時の表示のコントラストが悪いこと
である。即ち、第1図に示したような構造では、
8で示したような、電極部分でもなく、また、半
導体薄膜に覆われてもいないような部分が存在す
る。従つて、例えば、液晶表示装置の場合、この
部分8上の液晶には電圧は印加されることはな
く、また光を遮蔽する物質も存在しないので、使
用する液晶モードによつては常に光の透過率は大
きい。即ち、第1図のような構造の従来のスイツ
チ・マトリツクスを用いた画像装置は、表示方式
によつては、全体として見た時の表示のコントラ
ストが悪いという欠点があつた。勿論、この欠点
は、表示に関係のない部分の透過光を遮蔽するよ
うなマスクを外部に設けることによつて除去でき
るが、この場合、マスクを設けることによる工程
の増加および生産コストの増大という欠点が生ず
る。
本発明の第1目的は、写真食刻法を用いて薄膜
トランジスタのアクテイブ・マトリツクスを形成
する場合においても、電極配線に断線の生じにく
い構造のアクテイブ・マトリツクスを提供しよう
とするものであり、欠陥の少ない良好な画像を表
示する画像表示装置を提供しようとするものであ
る。
トランジスタのアクテイブ・マトリツクスを形成
する場合においても、電極配線に断線の生じにく
い構造のアクテイブ・マトリツクスを提供しよう
とするものであり、欠陥の少ない良好な画像を表
示する画像表示装置を提供しようとするものであ
る。
本発明の第2の目的は、簡便に作成可能であつ
てかつ表示のコントラスト比が良好な、画像表示
装置用薄膜トランジスタ・マトリツクスの構造を
提供しようとするものである。
てかつ表示のコントラスト比が良好な、画像表示
装置用薄膜トランジスタ・マトリツクスの構造を
提供しようとするものである。
上記第1の目的を達成するために、本発明にお
いてはたとえば篩状もしくは目あき状に半導体薄
膜を選択エツチし、半導体薄膜の存在する部分の
上に透明電極以外の電極を配線する構造を採る。
その結果、透明電極以外の配線が、半導体薄膜に
よる段差部分を横切ることがなくなり、従つて、
段差部分において、断線の生じる恐れがなくな
る。上記第2の目的を達成するために、第6図に
示すように篩状に形成した半導体薄膜21の存し
ない部分22を覆うように透明電極27が設けら
れた構造を採る。
いてはたとえば篩状もしくは目あき状に半導体薄
膜を選択エツチし、半導体薄膜の存在する部分の
上に透明電極以外の電極を配線する構造を採る。
その結果、透明電極以外の配線が、半導体薄膜に
よる段差部分を横切ることがなくなり、従つて、
段差部分において、断線の生じる恐れがなくな
る。上記第2の目的を達成するために、第6図に
示すように篩状に形成した半導体薄膜21の存し
ない部分22を覆うように透明電極27が設けら
れた構造を採る。
以下、本発明を実施例を参照して詳細に説明す
る。
る。
実施例 1
石英基板上に形成した多結晶シリコン膜を用い
て、5素子×5素子の多結晶シリコン薄膜トラン
ジスタのスイツチ・マトリツクスを形成し、この
スイツチ・マトリツクスと液晶表示素子とを組み
合わせて形成した、5画素×5画素の画像表示装
置についての実施例を説明する。
て、5素子×5素子の多結晶シリコン薄膜トラン
ジスタのスイツチ・マトリツクスを形成し、この
スイツチ・マトリツクスと液晶表示素子とを組み
合わせて形成した、5画素×5画素の画像表示装
置についての実施例を説明する。
石英基板上に多結晶シリコン膜を1μmの厚さに
形成し、第5図に示すように多結晶シリコン膜を
篩状に選択的にエツチングする。膜は例えば10-8
Torr未満の超高真空中で蒸着した。第5図は画
像表示装置全体の平面図であつて、斜線部21の
多結晶シリコン膜を残すように選択的にエツチン
グする。多結晶シリコン膜を除去した部分22が
画素部分となる。そして、この部分は透光性絶縁
基板が露出している。第6図は一画素分を拡大し
たスイツチ・マトリツクスの平面図であり、第7
図は、第6図BB′の断面図である。両図面で同一
番号は同一部位を示している。選択エツチによつ
て残された多結晶シリコン膜21のうちの23の
部分に、MOS型電界効果トランジスタを形成し、
ソース電極24、ドレイン電極兼信号電極25、
ゲート電極兼走査電極26を設ける。信号電極2
5と走査電極26との交点は、絶縁体で絶縁され
た二層配線となつている。その後、酸化インジウ
ム錫等の透明画素電極27を形成するが、この透
明画素電極は、ソース電極24と電気的に接続し
得るよう、かつ、多結晶Si膜を除去した画素部分
22を覆うような構造とする。以上のようにして
形成した薄膜トランジスタのスイツチ・マトリツ
クス31に対向して、第8図のように、酸化イン
ジウム錫等の共通透明電極32を設け、両者の間
に例えば、PCH系液晶、ビフエニール系液晶等
の液晶33を封入することによつて、5画素×5
画素の透過型の液晶表示装置を形成した。透明画
素電極27と共通透明電極32との間隔、すなわ
ち液晶の厚さは10μmである。液晶表示装置その
ものの構成のやり方は従来のものと同様である。
一方の面板上の構成が異なるだけである。共通透
明電極32はガラス基板34によつて支持されて
いる。なお、20はスイツチ・マトリツクスを形
成した石英基板である。
形成し、第5図に示すように多結晶シリコン膜を
篩状に選択的にエツチングする。膜は例えば10-8
Torr未満の超高真空中で蒸着した。第5図は画
像表示装置全体の平面図であつて、斜線部21の
多結晶シリコン膜を残すように選択的にエツチン
グする。多結晶シリコン膜を除去した部分22が
画素部分となる。そして、この部分は透光性絶縁
基板が露出している。第6図は一画素分を拡大し
たスイツチ・マトリツクスの平面図であり、第7
図は、第6図BB′の断面図である。両図面で同一
番号は同一部位を示している。選択エツチによつ
て残された多結晶シリコン膜21のうちの23の
部分に、MOS型電界効果トランジスタを形成し、
ソース電極24、ドレイン電極兼信号電極25、
ゲート電極兼走査電極26を設ける。信号電極2
5と走査電極26との交点は、絶縁体で絶縁され
た二層配線となつている。その後、酸化インジウ
ム錫等の透明画素電極27を形成するが、この透
明画素電極は、ソース電極24と電気的に接続し
得るよう、かつ、多結晶Si膜を除去した画素部分
22を覆うような構造とする。以上のようにして
形成した薄膜トランジスタのスイツチ・マトリツ
クス31に対向して、第8図のように、酸化イン
ジウム錫等の共通透明電極32を設け、両者の間
に例えば、PCH系液晶、ビフエニール系液晶等
の液晶33を封入することによつて、5画素×5
画素の透過型の液晶表示装置を形成した。透明画
素電極27と共通透明電極32との間隔、すなわ
ち液晶の厚さは10μmである。液晶表示装置その
ものの構成のやり方は従来のものと同様である。
一方の面板上の構成が異なるだけである。共通透
明電極32はガラス基板34によつて支持されて
いる。なお、20はスイツチ・マトリツクスを形
成した石英基板である。
第6図、第7図より明らかなように、本発明に
よれば、ソース電極24、ドレイン電極兼信号電
極25、ゲート電極兼走査電極26は、いずれ
も、多結晶シリコン膜の段差を横切ることはな
い。従つて、多結晶シリコン膜の段差による前記
三電極の断線の可能性はなくなり、本実施例によ
れば、欠陥の少ない良好な画像を表示することが
できた。
よれば、ソース電極24、ドレイン電極兼信号電
極25、ゲート電極兼走査電極26は、いずれ
も、多結晶シリコン膜の段差を横切ることはな
い。従つて、多結晶シリコン膜の段差による前記
三電極の断線の可能性はなくなり、本実施例によ
れば、欠陥の少ない良好な画像を表示することが
できた。
なお、透明画素電極27は、第6図、第7図か
ら明らかなように、必然的に多結晶シリコン膜の
段差部分をまたぐ構造となる。しかし、透明画素
電極27は、長い段差部分の一部分でもつながつ
ていればよいことから、この段差が原因で透明画
素電極に段差が生じることはなかつた。
ら明らかなように、必然的に多結晶シリコン膜の
段差部分をまたぐ構造となる。しかし、透明画素
電極27は、長い段差部分の一部分でもつながつ
ていればよいことから、この段差が原因で透明画
素電極に段差が生じることはなかつた。
篩状に形成した多結晶Si膜は、各画素に印加さ
れる電圧に依らず光の透過率が小さいので、表示
に関係のない部分の透過光を遮蔽する。したがつ
て、本実施例によれば、全体として見た時の表示
のコントラスト比が向上した。
れる電圧に依らず光の透過率が小さいので、表示
に関係のない部分の透過光を遮蔽する。したがつ
て、本実施例によれば、全体として見た時の表示
のコントラスト比が向上した。
本実施例においては、全体として見た時の表示
のコントラスト比を向上させるために、表示に関
係のない部分の透過光を遮蔽するようなマスクを
特別に設けることはせず、薄膜トランジスタの素
材である半導体薄膜の形状を工夫することによつ
て、この半導体薄膜に上述のマスクの機能を持た
せている。従つて、余分のマスクを設置する必要
がないので、生産工程が簡単になり、生産原価を
低減することができるので、本発明は工業的価値
が高い。
のコントラスト比を向上させるために、表示に関
係のない部分の透過光を遮蔽するようなマスクを
特別に設けることはせず、薄膜トランジスタの素
材である半導体薄膜の形状を工夫することによつ
て、この半導体薄膜に上述のマスクの機能を持た
せている。従つて、余分のマスクを設置する必要
がないので、生産工程が簡単になり、生産原価を
低減することができるので、本発明は工業的価値
が高い。
実施例 2
エレクトロ・ルミネツセンス(EL)表示装置
に本発明を用いた場合の実施例を以下に説明す
る。第9図は、EL表示装置用の薄膜トランジス
タ・スイツチ・マトリツクスの実施例の一画素分
を示す平面図である。篩状に形成した半導体薄膜
41上に2個の薄膜トランジスタ42,43、並
びに電源電極44、走査電極45、信号電極4
6、の3つの電極配線を形成し、EL素子の画素
電極47および容量48と結合している。斜線を
施した領域以外に半導体薄膜が設けられている。
この等価回路は第10図に示した通りであり、こ
の回路はEL素子の駆動用トランジスタ・マトリ
ツクスとしては、一般的である。この薄膜トラン
ジスタ・マトリツクス上にEL素子48を形成し、
更にその上に共通対向電極49を形成した。EL
素子は、例えば、膜厚5000ÅのZnS:Mnの活性
層の両側を膜厚2000Åの絶縁層、例えばSm2O3
膜ではさんだものである。画素電極47もしく
は、共通対向電極48のうちいずれかは透明電極
で形成し、ここから発光した光を取り出す。この
場合、発光素子なので、表示に関係のない部分
が、表示のコントラストを低下させるということ
はないので、本実施例においては本発明の第2の
効果、すなわち表示品質を高めるという効果はな
い。しかし、本実施例においては、本発明によつ
て電極配線に断線が起こりにくくなり、したがつ
て欠陥の少ない良好な画像を表示するEL表示装
置が得られた。
に本発明を用いた場合の実施例を以下に説明す
る。第9図は、EL表示装置用の薄膜トランジス
タ・スイツチ・マトリツクスの実施例の一画素分
を示す平面図である。篩状に形成した半導体薄膜
41上に2個の薄膜トランジスタ42,43、並
びに電源電極44、走査電極45、信号電極4
6、の3つの電極配線を形成し、EL素子の画素
電極47および容量48と結合している。斜線を
施した領域以外に半導体薄膜が設けられている。
この等価回路は第10図に示した通りであり、こ
の回路はEL素子の駆動用トランジスタ・マトリ
ツクスとしては、一般的である。この薄膜トラン
ジスタ・マトリツクス上にEL素子48を形成し、
更にその上に共通対向電極49を形成した。EL
素子は、例えば、膜厚5000ÅのZnS:Mnの活性
層の両側を膜厚2000Åの絶縁層、例えばSm2O3
膜ではさんだものである。画素電極47もしく
は、共通対向電極48のうちいずれかは透明電極
で形成し、ここから発光した光を取り出す。この
場合、発光素子なので、表示に関係のない部分
が、表示のコントラストを低下させるということ
はないので、本実施例においては本発明の第2の
効果、すなわち表示品質を高めるという効果はな
い。しかし、本実施例においては、本発明によつ
て電極配線に断線が起こりにくくなり、したがつ
て欠陥の少ない良好な画像を表示するEL表示装
置が得られた。
この様に本発明は種々の表示装置に適用するこ
とができる。
とができる。
以上詳述したごとく、本発明によれば、電極配
線の断線を低減することができ、また、特別のマ
スクを用いることなく、表示に関係のない部分の
透過光を遮蔽することができる。従つて、本発明
によれば、欠陥が少なくて、コントラスト比の良
好な、良質の画像の表示装置を、簡便に、低原価
で作製することができ、工業的効果大なるものが
ある。
線の断線を低減することができ、また、特別のマ
スクを用いることなく、表示に関係のない部分の
透過光を遮蔽することができる。従つて、本発明
によれば、欠陥が少なくて、コントラスト比の良
好な、良質の画像の表示装置を、簡便に、低原価
で作製することができ、工業的効果大なるものが
ある。
第1図および第2図は従来の薄膜トランジス
タ・スイツチ・マトリツクスの一画素分を示す平
面図および断面図、第3図は写真食刻法により選
択的に形成した薄膜パターンの断面の形状を示す
図、第4図は段差による断線の断面を示す図、第
5図は本発明の実施例の篩状に形成した半導体薄
膜の形状を示す平面図、第6図および第7図は本
発明の実施例の薄膜トランジスタ・スイツチ・マ
トリツクスの一画素分を示す平面図および断面
図、第8図は本発明の実施例の液晶表示素子の断
面図である。第9図はEL表示装置の部分平面図、
第10図はEL表示装置の等価回路図である。 1……透光性絶縁基板、2……半導体薄膜、3
……ソース電極、4……ドレイン電極、5……ゲ
ート絶縁膜、6……ゲート電極、7……透明電
極、8……電極でもなく半導体薄膜でもない部
分、11……段差、12……電極配線、13……
断線、20……石英基板、21……篩状に選択的
に形成された多結晶シリコン膜、22……多結晶
シリコン膜を除去した部分、23……MOSFET
を形成した部分、24……ソース電極、25……
ドレイン電極兼信号電極、26……ゲート電極兼
走査電極、27……透明画素電極、31……薄膜
トランジスタ・スイツチ・マトリツクス、32…
…共通透明電極、33……液晶、34……ガラス
基板。
タ・スイツチ・マトリツクスの一画素分を示す平
面図および断面図、第3図は写真食刻法により選
択的に形成した薄膜パターンの断面の形状を示す
図、第4図は段差による断線の断面を示す図、第
5図は本発明の実施例の篩状に形成した半導体薄
膜の形状を示す平面図、第6図および第7図は本
発明の実施例の薄膜トランジスタ・スイツチ・マ
トリツクスの一画素分を示す平面図および断面
図、第8図は本発明の実施例の液晶表示素子の断
面図である。第9図はEL表示装置の部分平面図、
第10図はEL表示装置の等価回路図である。 1……透光性絶縁基板、2……半導体薄膜、3
……ソース電極、4……ドレイン電極、5……ゲ
ート絶縁膜、6……ゲート電極、7……透明電
極、8……電極でもなく半導体薄膜でもない部
分、11……段差、12……電極配線、13……
断線、20……石英基板、21……篩状に選択的
に形成された多結晶シリコン膜、22……多結晶
シリコン膜を除去した部分、23……MOSFET
を形成した部分、24……ソース電極、25……
ドレイン電極兼信号電極、26……ゲート電極兼
走査電極、27……透明画素電極、31……薄膜
トランジスタ・スイツチ・マトリツクス、32…
…共通透明電極、33……液晶、34……ガラス
基板。
Claims (1)
- 【特許請求の範囲】 1 透光性基板上に配列された画像表示部と、上
記透光性基板上に形成された半導体層と、上記半
導体層に形成されたトランジスタ部とを有する画
像表示装置において、 上記半導体層が複数個の開口部を有し、上記開
口部が画像表示部を構成してなり、 上記トランジスタ部の配線部は上記半導体層の
存在する領域の内部に延在してなり、かつ、 上記配線部は上記開口部には延在しないことを
特徴とする画像表示装置。 2 上記半導体層がふるい状に形成されてなるこ
とを特徴とする特許請求の範囲第1項記載の画像
表示装置。 3 上記トランジスタ部はマトリツクス状に形成
されたスイツチ・マトリツクスを形成することを
特徴とする特許請求の範囲第2項記載の画像表示
装置。 4 上記画像表示装置は液晶を用いた表示装置で
あることを特徴とする特許請求の範囲第3項記載
の画像表示装置。 5 上記画像表示装置はエレクトロルミネツセン
スを用いた表示装置であることを特徴とする特許
請求の範囲第3項記載の画像表示装置。
Priority Applications (6)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP57022744A JPS58140781A (ja) | 1982-02-17 | 1982-02-17 | 画像表示装置 |
| DE8383100476T DE3363314D1 (en) | 1982-02-17 | 1983-01-20 | Display device |
| EP83100476A EP0086349B1 (en) | 1982-02-17 | 1983-01-20 | Display device |
| CA000420258A CA1207420A (en) | 1982-02-17 | 1983-01-26 | Display device |
| KR1019830000620A KR860000229B1 (ko) | 1982-02-17 | 1983-02-16 | 화상 표시장치 |
| US07/115,616 US4904989A (en) | 1982-02-17 | 1987-10-30 | Display device |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP57022744A JPS58140781A (ja) | 1982-02-17 | 1982-02-17 | 画像表示装置 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JPS58140781A JPS58140781A (ja) | 1983-08-20 |
| JPH0436368B2 true JPH0436368B2 (ja) | 1992-06-16 |
Family
ID=12091206
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP57022744A Granted JPS58140781A (ja) | 1982-02-17 | 1982-02-17 | 画像表示装置 |
Country Status (6)
| Country | Link |
|---|---|
| US (1) | US4904989A (ja) |
| EP (1) | EP0086349B1 (ja) |
| JP (1) | JPS58140781A (ja) |
| KR (1) | KR860000229B1 (ja) |
| CA (1) | CA1207420A (ja) |
| DE (1) | DE3363314D1 (ja) |
Families Citing this family (27)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS60227235A (ja) * | 1984-04-26 | 1985-11-12 | Canon Inc | 画像形成装置 |
| FR2571913B1 (fr) * | 1984-10-17 | 1986-12-26 | Richard Joseph | Ecran d'affichage a matrice active a double transistor d'adressage |
| US4689116A (en) * | 1984-10-17 | 1987-08-25 | L'etat Francais Represented By The Minister Of Ptt (Centre National D'etudes Des Telecommunications) | Process for fabricating electronic circuits based on thin-film transistors and capacitors |
| US4688896A (en) * | 1985-03-04 | 1987-08-25 | General Electric Company | Information conversion device with auxiliary address lines for enhancing manufacturing yield |
| FR2585167B1 (fr) * | 1985-07-19 | 1993-05-07 | Gen Electric | Structures conductrices redondantes pour affichages a cristaux liquides commandes par des transistors a effet de champ en couche mince |
| US4819038A (en) * | 1986-12-22 | 1989-04-04 | Ibm Corporation | TFT array for liquid crystal displays allowing in-process testing |
| JP2769830B2 (ja) * | 1989-01-23 | 1998-06-25 | 藤森工業株式会社 | 液晶セルの製造法 |
| US5194974A (en) * | 1989-08-21 | 1993-03-16 | Sharp Kabushiki Kaisha | Non-flicker liquid crystal display with capacitive charge storage |
| KR940000592B1 (ko) * | 1989-08-21 | 1994-01-26 | 샤프 가부시끼가이샤 | 액정표시장치 |
| US5075595A (en) * | 1991-01-24 | 1991-12-24 | Motorola, Inc. | Field emission device with vertically integrated active control |
| US5212426A (en) * | 1991-01-24 | 1993-05-18 | Motorola, Inc. | Integrally controlled field emission flat display device |
| US5471225A (en) * | 1993-04-28 | 1995-11-28 | Dell Usa, L.P. | Liquid crystal display with integrated frame buffer |
| JPH0887034A (ja) * | 1994-09-16 | 1996-04-02 | Toshiba Corp | 液晶表示装置およびその製造方法 |
| KR100205259B1 (ko) * | 1996-03-04 | 1999-07-01 | 구자홍 | 액티브매트릭스 액정디스플레이의 구동회로 |
| US6462722B1 (en) | 1997-02-17 | 2002-10-08 | Seiko Epson Corporation | Current-driven light-emitting display apparatus and method of producing the same |
| CN100341042C (zh) * | 1997-02-17 | 2007-10-03 | 精工爱普生株式会社 | 显示装置 |
| US6175345B1 (en) * | 1997-06-02 | 2001-01-16 | Canon Kabushiki Kaisha | Electroluminescence device, electroluminescence apparatus, and production methods thereof |
| JP3042493B2 (ja) | 1998-05-13 | 2000-05-15 | 日本電気株式会社 | 液晶表示装置およびその駆動方法 |
| JP2005166687A (ja) * | 1998-12-01 | 2005-06-23 | Sanyo Electric Co Ltd | カラーel表示装置 |
| JP2000227771A (ja) | 1998-12-01 | 2000-08-15 | Sanyo Electric Co Ltd | カラーel表示装置 |
| JP2000227770A (ja) | 1998-12-01 | 2000-08-15 | Sanyo Electric Co Ltd | カラーel表示装置 |
| JP2005209656A (ja) * | 1998-12-01 | 2005-08-04 | Sanyo Electric Co Ltd | カラーel表示装置 |
| TW468269B (en) * | 1999-01-28 | 2001-12-11 | Semiconductor Energy Lab | Serial-to-parallel conversion circuit, and semiconductor display device employing the same |
| JP4637315B2 (ja) * | 1999-02-24 | 2011-02-23 | 株式会社半導体エネルギー研究所 | 表示装置 |
| JP5210473B2 (ja) * | 1999-06-21 | 2013-06-12 | 株式会社半導体エネルギー研究所 | 表示装置 |
| US6750835B2 (en) * | 1999-12-27 | 2004-06-15 | Semiconductor Energy Laboratory Co., Ltd. | Image display device and driving method thereof |
| KR100592273B1 (ko) * | 2004-05-20 | 2006-06-22 | 삼성에스디아이 주식회사 | 평판 디스플레이 장치 |
Family Cites Families (19)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US3512041A (en) * | 1966-09-26 | 1970-05-12 | Olivetti & Co Spa | Display device comprising a matrix of selection electrodes,field effect transistors and luminescent elements |
| US4008484A (en) * | 1968-04-04 | 1977-02-15 | Fujitsu Ltd. | Semiconductor device having multilayered electrode structure |
| US3862360A (en) * | 1973-04-18 | 1975-01-21 | Hughes Aircraft Co | Liquid crystal display system with integrated signal storage circuitry |
| US3824003A (en) * | 1973-05-07 | 1974-07-16 | Hughes Aircraft Co | Liquid crystal display panel |
| JPS556233B2 (ja) * | 1974-08-07 | 1980-02-14 | ||
| US4062626A (en) * | 1974-09-20 | 1977-12-13 | Hitachi, Ltd. | Liquid crystal display device |
| JPS5351985A (en) * | 1976-10-22 | 1978-05-11 | Hitachi Ltd | Semiconductor wiring constitution |
| US4103297A (en) * | 1976-12-20 | 1978-07-25 | Hughes Aircraft Company | Light-insensitive matrix addressed liquid crystal display system |
| JPS6030956B2 (ja) * | 1977-01-10 | 1985-07-19 | 松下電器産業株式会社 | カラ−画像表示装置の製造方法 |
| US4115799A (en) * | 1977-01-26 | 1978-09-19 | Westinghouse Electric Corp. | Thin film copper transition between aluminum and indium copper films |
| US4348804A (en) * | 1978-07-12 | 1982-09-14 | Vlsi Technology Research Association | Method of fabricating an integrated circuit device utilizing electron beam irradiation and selective oxidation |
| JPS55159493A (en) * | 1979-05-30 | 1980-12-11 | Suwa Seikosha Kk | Liquid crystal face iimage display unit |
| DE2926874A1 (de) * | 1979-07-03 | 1981-01-22 | Siemens Ag | Verfahren zum herstellen von niederohmigen, diffundierten bereichen bei der silizium-gate-technologie |
| GB2056739B (en) * | 1979-07-30 | 1984-03-21 | Sharp Kk | Segmented type liquid crystal display and driving method thereof |
| US4431271A (en) * | 1979-09-06 | 1984-02-14 | Canon Kabushiki Kaisha | Display device with a thin film transistor and storage condenser |
| JPS5739422A (en) * | 1980-08-15 | 1982-03-04 | Hitachi Ltd | V-i converter |
| JPS57112027A (en) * | 1980-12-29 | 1982-07-12 | Fujitsu Ltd | Manufacture of semiconductor device |
| JPS5910988A (ja) * | 1982-07-12 | 1984-01-20 | ホシデン株式会社 | カラ−液晶表示器 |
| US4642620A (en) * | 1982-09-27 | 1987-02-10 | Citizen Watch Company Limited | Matrix display device |
-
1982
- 1982-02-17 JP JP57022744A patent/JPS58140781A/ja active Granted
-
1983
- 1983-01-20 EP EP83100476A patent/EP0086349B1/en not_active Expired
- 1983-01-20 DE DE8383100476T patent/DE3363314D1/de not_active Expired
- 1983-01-26 CA CA000420258A patent/CA1207420A/en not_active Expired
- 1983-02-16 KR KR1019830000620A patent/KR860000229B1/ko not_active Expired
-
1987
- 1987-10-30 US US07/115,616 patent/US4904989A/en not_active Expired - Fee Related
Also Published As
| Publication number | Publication date |
|---|---|
| EP0086349A1 (en) | 1983-08-24 |
| JPS58140781A (ja) | 1983-08-20 |
| EP0086349B1 (en) | 1986-05-07 |
| CA1207420A (en) | 1986-07-08 |
| US4904989A (en) | 1990-02-27 |
| KR840003869A (ko) | 1984-10-04 |
| DE3363314D1 (en) | 1986-06-12 |
| KR860000229B1 (ko) | 1986-03-15 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JPH0436368B2 (ja) | ||
| KR100255592B1 (ko) | 액정 표시 장치 구조 및 그 제조 방법 | |
| US6614500B2 (en) | Liquid crystal display having a dummy source pad and method for manufacturing the same | |
| US6184948B1 (en) | Liquid crystal display device having a plurality of error detecting shorting bars and a method of manufacturing the same | |
| WO1985004732A1 (fr) | Element d'affichage a cristal liquide et son procede de production | |
| WO1985004962A1 (fr) | Element d'affichage a cristaux liquides en couleurs | |
| KR19980072407A (ko) | 액정 표시 장치의 구조 및 그 제조 방법 | |
| US7602452B2 (en) | Liquid crystal display device and method for manufacturing the same | |
| JPH061314B2 (ja) | 薄膜トランジスタアレイ | |
| JPH0426084B2 (ja) | ||
| JP4473235B2 (ja) | 漏洩電流を減少させる液晶表示素子及びその製造方法 | |
| JPH11119254A (ja) | 反射型液晶表示装置 | |
| JPH0567210B2 (ja) | ||
| JP2006510941A (ja) | 液晶表示装置 | |
| KR100631308B1 (ko) | 반사형 액정표시장치 및 그의 제조방법 | |
| JPH0614259B2 (ja) | 表示装置 | |
| JPH09101541A (ja) | 表示装置用アレイ基板及びその製造方法 | |
| KR20020050021A (ko) | 액정 표시 장치용 어레이 기판 및 그의 제조 방법 | |
| KR100186557B1 (ko) | 티에프티-엘씨디 제조방법 | |
| JPH0483231A (ja) | 半導体装置 | |
| JPH02157827A (ja) | 薄膜トランジスタアレイ装置 | |
| JPH09101542A (ja) | 表示装置用アレイ基板及びその製造方法 | |
| KR101028996B1 (ko) | 분할구동 액정표시장치용 어레이 기판 및 그 제조 방법 | |
| JP2000122092A (ja) | トランジスタアレイ基板及び液晶表示装置 | |
| KR20040059687A (ko) | 액정표시장치 및 그 제조 방법 |