JPH0458670B2 - - Google Patents
Info
- Publication number
- JPH0458670B2 JPH0458670B2 JP58215800A JP21580083A JPH0458670B2 JP H0458670 B2 JPH0458670 B2 JP H0458670B2 JP 58215800 A JP58215800 A JP 58215800A JP 21580083 A JP21580083 A JP 21580083A JP H0458670 B2 JPH0458670 B2 JP H0458670B2
- Authority
- JP
- Japan
- Prior art keywords
- data
- memory
- address
- signal
- recording
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B20/00—Signal processing not specific to the method of recording or reproducing; Circuits therefor
- G11B20/10—Digital recording or reproducing
- G11B20/10527—Audio or video recording; Data buffering arrangements
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B20/00—Signal processing not specific to the method of recording or reproducing; Circuits therefor
- G11B20/10—Digital recording or reproducing
- G11B20/12—Formatting, e.g. arrangement of data block or words on the record carriers
- G11B20/1201—Formatting, e.g. arrangement of data block or words on the record carriers on tapes
- G11B20/1207—Formatting, e.g. arrangement of data block or words on the record carriers on tapes with transverse tracks only
- G11B20/1209—Formatting, e.g. arrangement of data block or words on the record carriers on tapes with transverse tracks only for discontinuous data, e.g. digital information signals or computer program data
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B20/00—Signal processing not specific to the method of recording or reproducing; Circuits therefor
- G11B20/10—Digital recording or reproducing
- G11B20/18—Error detection or correction; Testing, e.g. of drop-outs
- G11B20/1806—Pulse code modulation systems for audio signals
- G11B20/1809—Pulse code modulation systems for audio signals by interleaving
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B27/00—Editing; Indexing; Addressing; Timing or synchronising; Monitoring; Measuring tape travel
- G11B27/005—Reproducing at a different information rate from the information rate of recording
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B27/00—Editing; Indexing; Addressing; Timing or synchronising; Monitoring; Measuring tape travel
- G11B27/10—Indexing; Addressing; Timing or synchronising; Measuring tape travel
- G11B27/19—Indexing; Addressing; Timing or synchronising; Measuring tape travel by using information detectable on the record carrier
- G11B27/28—Indexing; Addressing; Timing or synchronising; Measuring tape travel by using information detectable on the record carrier by using information signals recorded by the same method as the main recording
- G11B27/30—Indexing; Addressing; Timing or synchronising; Measuring tape travel by using information detectable on the record carrier by using information signals recorded by the same method as the main recording on the same track as the main recording
- G11B27/3027—Indexing; Addressing; Timing or synchronising; Measuring tape travel by using information detectable on the record carrier by using information signals recorded by the same method as the main recording on the same track as the main recording used signal is digitally coded
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B27/00—Editing; Indexing; Addressing; Timing or synchronising; Monitoring; Measuring tape travel
- G11B27/10—Indexing; Addressing; Timing or synchronising; Measuring tape travel
- G11B27/19—Indexing; Addressing; Timing or synchronising; Measuring tape travel by using information detectable on the record carrier
- G11B27/28—Indexing; Addressing; Timing or synchronising; Measuring tape travel by using information detectable on the record carrier by using information signals recorded by the same method as the main recording
- G11B27/32—Indexing; Addressing; Timing or synchronising; Measuring tape travel by using information detectable on the record carrier by using information signals recorded by the same method as the main recording on separate auxiliary tracks of the same or an auxiliary record carrier
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B27/00—Editing; Indexing; Addressing; Timing or synchronising; Monitoring; Measuring tape travel
- G11B27/10—Indexing; Addressing; Timing or synchronising; Measuring tape travel
- G11B27/19—Indexing; Addressing; Timing or synchronising; Measuring tape travel by using information detectable on the record carrier
- G11B27/28—Indexing; Addressing; Timing or synchronising; Measuring tape travel by using information detectable on the record carrier by using information signals recorded by the same method as the main recording
- G11B27/32—Indexing; Addressing; Timing or synchronising; Measuring tape travel by using information detectable on the record carrier by using information signals recorded by the same method as the main recording on separate auxiliary tracks of the same or an auxiliary record carrier
- G11B27/322—Indexing; Addressing; Timing or synchronising; Measuring tape travel by using information detectable on the record carrier by using information signals recorded by the same method as the main recording on separate auxiliary tracks of the same or an auxiliary record carrier used signal is digitally coded
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B5/00—Recording by magnetisation or demagnetisation of a record carrier; Reproducing by magnetic means; Record carriers therefor
- G11B5/008—Recording on, or reproducing or erasing from, magnetic tapes, sheets, e.g. cards, or wires
- G11B5/00813—Recording on, or reproducing or erasing from, magnetic tapes, sheets, e.g. cards, or wires magnetic tapes
- G11B5/00847—Recording on, or reproducing or erasing from, magnetic tapes, sheets, e.g. cards, or wires magnetic tapes on transverse tracks
- G11B5/0086—Recording on, or reproducing or erasing from, magnetic tapes, sheets, e.g. cards, or wires magnetic tapes on transverse tracks using cyclically driven heads providing segmented tracks
- G11B5/00865—Recording on, or reproducing or erasing from, magnetic tapes, sheets, e.g. cards, or wires magnetic tapes on transverse tracks using cyclically driven heads providing segmented tracks for transducing on more than one segment simultaneously
- G11B5/00873—Recording on, or reproducing or erasing from, magnetic tapes, sheets, e.g. cards, or wires magnetic tapes on transverse tracks using cyclically driven heads providing segmented tracks for transducing on more than one segment simultaneously the segments being disposed in different longitudinal zones of the tape
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B5/00—Recording by magnetisation or demagnetisation of a record carrier; Reproducing by magnetic means; Record carriers therefor
- G11B5/008—Recording on, or reproducing or erasing from, magnetic tapes, sheets, e.g. cards, or wires
- G11B5/00813—Recording on, or reproducing or erasing from, magnetic tapes, sheets, e.g. cards, or wires magnetic tapes
- G11B5/00878—Recording on, or reproducing or erasing from, magnetic tapes, sheets, e.g. cards, or wires magnetic tapes transducing different track configurations or formats on the same tape
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B20/00—Signal processing not specific to the method of recording or reproducing; Circuits therefor
- G11B20/10—Digital recording or reproducing
- G11B20/12—Formatting, e.g. arrangement of data block or words on the record carriers
- G11B20/1201—Formatting, e.g. arrangement of data block or words on the record carriers on tapes
- G11B20/1211—Formatting, e.g. arrangement of data block or words on the record carriers on tapes with different data track configurations
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B20/00—Signal processing not specific to the method of recording or reproducing; Circuits therefor
- G11B20/10—Digital recording or reproducing
- G11B20/10527—Audio or video recording; Data buffering arrangements
- G11B2020/10537—Audio or video recording
- G11B2020/10546—Audio or video recording specifically adapted for audio data
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B2220/00—Record carriers by type
- G11B2220/90—Tape-like record carriers
Landscapes
- Engineering & Computer Science (AREA)
- Signal Processing (AREA)
- Multimedia (AREA)
- General Engineering & Computer Science (AREA)
- Signal Processing For Digital Recording And Reproducing (AREA)
Description
【発明の詳細な説明】
「産業上の利用分野」
この発明は、回転ヘツドによりデイジタルデー
タを磁気テープに記録するデイジタルデータレコ
ーダに適用されるデイジタル信号記録装置に関す
る。
タを磁気テープに記録するデイジタルデータレコ
ーダに適用されるデイジタル信号記録装置に関す
る。
「背景技術とその問題点」
計測データを記録するために用いられるデータ
レコーダとして、従来では、磁気テープの長手方
向に沿つて記録を行なうものが知られている。こ
の長手方向に記録を行なう場合、高速で高密度の
記録を達成するためには、テープ速度を相当高く
上げる必要があり、したがつて長時間記録はでき
ず、テープリールも大きくなる問題が生じる。回
転ヘツドを用いた記録装置は、この問題を生じな
い。しかし、磁気テープの案内ドラムへの巻付角
が(180°〜270°)の場合では、ヘツド切換え点で
不連続点が生じ、巻付角が(270°〜360°)の場合
では、回転ヘツドが磁気テープから離れ、再度、
磁気テープにランデイングする間に不連続点が生
じる。
レコーダとして、従来では、磁気テープの長手方
向に沿つて記録を行なうものが知られている。こ
の長手方向に記録を行なう場合、高速で高密度の
記録を達成するためには、テープ速度を相当高く
上げる必要があり、したがつて長時間記録はでき
ず、テープリールも大きくなる問題が生じる。回
転ヘツドを用いた記録装置は、この問題を生じな
い。しかし、磁気テープの案内ドラムへの巻付角
が(180°〜270°)の場合では、ヘツド切換え点で
不連続点が生じ、巻付角が(270°〜360°)の場合
では、回転ヘツドが磁気テープから離れ、再度、
磁気テープにランデイングする間に不連続点が生
じる。
したがつて、連続データを記録するには、この
不連続点に対する処理を行なう必要がある。オー
デイオPCM信号のように、サンプリング周波数
が明確に定められている場合には、定められた比
による時間軸圧縮を行なえば良い。しかし、デー
タレコーダのように、入力デイジタル信号のサン
プリング周波数が不明な場合には、所定の比によ
る時間軸圧縮を行なうことができない。
不連続点に対する処理を行なう必要がある。オー
デイオPCM信号のように、サンプリング周波数
が明確に定められている場合には、定められた比
による時間軸圧縮を行なえば良い。しかし、デー
タレコーダのように、入力デイジタル信号のサン
プリング周波数が不明な場合には、所定の比によ
る時間軸圧縮を行なうことができない。
「発明の目的」
したがつて、この発明は、サンプリング周波数
が明確でない連続の入力デイジタル信号を支障な
く記録することができる回転ヘツド形のデイジタ
ル信号記録装置の提供を目的とするものである。
が明確でない連続の入力デイジタル信号を支障な
く記録することができる回転ヘツド形のデイジタ
ル信号記録装置の提供を目的とするものである。
「発明の概要」
この発明は、デイジタル信号を記録媒体に記録
する回転ヘツドと、回転ヘツドの1スキヤンの期
間に入力される入力デイジタル信号のデータ量を
計測する計数回路とを備え、計数回路の計数値を
入力デイジタル信号と共に記録媒体に記録するよ
うにしたものである。
する回転ヘツドと、回転ヘツドの1スキヤンの期
間に入力される入力デイジタル信号のデータ量を
計測する計数回路とを備え、計数回路の計数値を
入力デイジタル信号と共に記録媒体に記録するよ
うにしたものである。
「実施例」
以下、この発明をデイジタルデータレコーダに
適用した一実施例について説明する。この一実施
例の全体の構成を示す第1図において、1がアナ
ログデータが供給されるA/Dコンバータを示
す。A/Dコンバータ1には、外部クロツク
CKWが供給され、1サンプルが例えば8ビツト
のデイジタルデータがA/Dコンバータ1からバ
ツフアメモリ2に入力される。A/Dコンバータ
1の出力データは、外部クロツクCKWによつて
バツフアメモリ2に書込まれると共に、データレ
コーダの内部のクロツク発生回路3からのシステ
ムクロツクCKSによつて、バツフアメモリ2か
ら読出される。外部のクロツクCKWは、温度に
よるドリフトが生じないように、良く管理された
高精度のものである。バツフアメモリ2から読出
されたデイジタルデータが冗長コード発生回路4
に供給される。
適用した一実施例について説明する。この一実施
例の全体の構成を示す第1図において、1がアナ
ログデータが供給されるA/Dコンバータを示
す。A/Dコンバータ1には、外部クロツク
CKWが供給され、1サンプルが例えば8ビツト
のデイジタルデータがA/Dコンバータ1からバ
ツフアメモリ2に入力される。A/Dコンバータ
1の出力データは、外部クロツクCKWによつて
バツフアメモリ2に書込まれると共に、データレ
コーダの内部のクロツク発生回路3からのシステ
ムクロツクCKSによつて、バツフアメモリ2か
ら読出される。外部のクロツクCKWは、温度に
よるドリフトが生じないように、良く管理された
高精度のものである。バツフアメモリ2から読出
されたデイジタルデータが冗長コード発生回路4
に供給される。
5は、インターフエースを示す。インターフエ
ース5は、コントロールワードを記録時に発生
し、このコントロールワードが冗長コード発生回
路4に供給される。インターフエース5内には、
バツフアメモリ2のアドレスを制御するアドレス
コントローラが設けられている。インターフエー
ス5は、記録動作と無関係に外部のホストコンピ
ユータからのデータ例えばグラフイツクスデータ
をバツフアメモリ2に貯えたり、入力デイジタル
データをバツフアメモリ2からホストコンピユー
タに引上げる際の仲介役としても働く。
ース5は、コントロールワードを記録時に発生
し、このコントロールワードが冗長コード発生回
路4に供給される。インターフエース5内には、
バツフアメモリ2のアドレスを制御するアドレス
コントローラが設けられている。インターフエー
ス5は、記録動作と無関係に外部のホストコンピ
ユータからのデータ例えばグラフイツクスデータ
をバツフアメモリ2に貯えたり、入力デイジタル
データをバツフアメモリ2からホストコンピユー
タに引上げる際の仲介役としても働く。
冗長コード発生回路4は、回転ヘツドの1回の
走査で記録される1スキヤンの長さを単位とし
て、データの順序を元のものと異なるものに変換
するシヤフリングを行なうと共に、このシヤフリ
ングされた1スキヤンのデータに対しエラー訂正
符号の符号化を行なうものである。エラー訂正符
号としては、例えば積符号で、その縦方向及び横
方向の各エラー訂正符号としてリードソロモン符
号を用いたものを適用することができる。記録デ
ータのブロツクアドレス及び識別データも、冗長
コード発生回路4で形成され、記録データの1ブ
ロツク毎に挿入される。
走査で記録される1スキヤンの長さを単位とし
て、データの順序を元のものと異なるものに変換
するシヤフリングを行なうと共に、このシヤフリ
ングされた1スキヤンのデータに対しエラー訂正
符号の符号化を行なうものである。エラー訂正符
号としては、例えば積符号で、その縦方向及び横
方向の各エラー訂正符号としてリードソロモン符
号を用いたものを適用することができる。記録デ
ータのブロツクアドレス及び識別データも、冗長
コード発生回路4で形成され、記録データの1ブ
ロツク毎に挿入される。
冗長コード発生回路4の出力データがエンコー
ダ6に供給される。エンコーダ6は、記録データ
のチヤンネルエンコーデイング及びブロツク同期
信号の挿入を行ない、エンコーダ6の出力には、
4チヤンネルに分けられた記録データが取り出さ
れる。チヤンネルエンコーデイングとしては、例
えば1サンプル8ビツトを1サンプル9ビツトに
変換する(8−9)変換を用いることができる。
エンコーダ6の各チヤンネルの出力が記録アンプ
7A,7B,7C,7D及び回転トランス(図示
せず)を介して回転ヘツド8A,8B,8C,8
Dに供給され、磁気テープ9に記録される。上述
のバツフアメモリ2又はインターフエース5のメ
モリから読出されたデイジタルデータの処理は、
システムクロツクCKSによつてなされる。
ダ6に供給される。エンコーダ6は、記録データ
のチヤンネルエンコーデイング及びブロツク同期
信号の挿入を行ない、エンコーダ6の出力には、
4チヤンネルに分けられた記録データが取り出さ
れる。チヤンネルエンコーデイングとしては、例
えば1サンプル8ビツトを1サンプル9ビツトに
変換する(8−9)変換を用いることができる。
エンコーダ6の各チヤンネルの出力が記録アンプ
7A,7B,7C,7D及び回転トランス(図示
せず)を介して回転ヘツド8A,8B,8C,8
Dに供給され、磁気テープ9に記録される。上述
のバツフアメモリ2又はインターフエース5のメ
モリから読出されたデイジタルデータの処理は、
システムクロツクCKSによつてなされる。
第2図は、この一実施例における磁気テープ9
の記録パターンを示す。回転ヘツド8A,8B,
8C,8Dは、テープ案内ドラムに巻付けられた
磁気テープ9を下側から上側に向かつて斜めに走
査し、1回のスキヤンで並行する4本のトラツク
10A,10B,10C,10Dが形成される。
磁気テープ9の長手方向に沿つてオーデイオトラ
ツク11A,11B,11Cとコントロールトラ
ツク11Dとが設けられている。オーデイオトラ
ツク11Cには、トラツクアドレスとしてのシー
ケンス番号が記録され、コントロールトラツク1
1Dには、サーボ用の信号が記録される。
の記録パターンを示す。回転ヘツド8A,8B,
8C,8Dは、テープ案内ドラムに巻付けられた
磁気テープ9を下側から上側に向かつて斜めに走
査し、1回のスキヤンで並行する4本のトラツク
10A,10B,10C,10Dが形成される。
磁気テープ9の長手方向に沿つてオーデイオトラ
ツク11A,11B,11Cとコントロールトラ
ツク11Dとが設けられている。オーデイオトラ
ツク11Cには、トラツクアドレスとしてのシー
ケンス番号が記録され、コントロールトラツク1
1Dには、サーボ用の信号が記録される。
データの処理は、1スキヤンのデータを単位と
してなされる。第3図Aは、冗長コード発生回路
4から出力される1スキヤンの記録データを示
す。1スキヤンには、0番目から511番目までの
512ブロツクが含まれている。512ブロツクのうち
で、32ブロツクが冗長コードであり、2ブロツク
がコントロールワードであり、478ブロツクがデ
イジタルデータである。コントロールワードは、
シーケンス番号、1スキヤンの期間の入力データ
数を示すデータサイズ信号、ユーザーズコードか
らなる1ブロツクのもので、同一のものが2ブロ
ツクとして2重記録されている。この512ブロツ
クの記録データが4本のトラツクにデータレート
を1/4におとされて記録される。第3図Bに示す
ように、1ブロツクは、4バイトのCRCコード
(巡回コードの一種でエラー検出用の冗長コード)
を含む128バイトのものである。各ブロツクの先
頭には、エンコーダ6において、第3図Cに示す
ような2バイトのブロツク同期信号SYNC及び2
バイトのブロツクアドレスAD及び識別信号IDが
付加される。
してなされる。第3図Aは、冗長コード発生回路
4から出力される1スキヤンの記録データを示
す。1スキヤンには、0番目から511番目までの
512ブロツクが含まれている。512ブロツクのうち
で、32ブロツクが冗長コードであり、2ブロツク
がコントロールワードであり、478ブロツクがデ
イジタルデータである。コントロールワードは、
シーケンス番号、1スキヤンの期間の入力データ
数を示すデータサイズ信号、ユーザーズコードか
らなる1ブロツクのもので、同一のものが2ブロ
ツクとして2重記録されている。この512ブロツ
クの記録データが4本のトラツクにデータレート
を1/4におとされて記録される。第3図Bに示す
ように、1ブロツクは、4バイトのCRCコード
(巡回コードの一種でエラー検出用の冗長コード)
を含む128バイトのものである。各ブロツクの先
頭には、エンコーダ6において、第3図Cに示す
ような2バイトのブロツク同期信号SYNC及び2
バイトのブロツクアドレスAD及び識別信号IDが
付加される。
磁気テープ9から回転ヘツド8A,8B,8
C,8Dにより再生された信号が回転トランス
(図示せず)及び再生アンプ12A,12B,1
2C,12Dを夫々介してPLL回路13に供給
され、PLL回路13により、各トラツクの再生
データからクロツクが抽出される。PLL回路1
3の出力がデコーダ14に供給される。デコーダ
14は、ブロツク同期信号を抽出する回路、時間
軸変動を除去するTBC、チヤンネルデコーダな
どを有し、デコーダ14の出力には、1チヤンネ
ルに戻された再生データが得られる。この再生デ
ータがエラー訂正回路15に供給される。
C,8Dにより再生された信号が回転トランス
(図示せず)及び再生アンプ12A,12B,1
2C,12Dを夫々介してPLL回路13に供給
され、PLL回路13により、各トラツクの再生
データからクロツクが抽出される。PLL回路1
3の出力がデコーダ14に供給される。デコーダ
14は、ブロツク同期信号を抽出する回路、時間
軸変動を除去するTBC、チヤンネルデコーダな
どを有し、デコーダ14の出力には、1チヤンネ
ルに戻された再生データが得られる。この再生デ
ータがエラー訂正回路15に供給される。
エラー訂正回路15は、データの配列を元の順
序に戻すデイシヤフリング回路と縦方向及び横方
向のエラー訂正を2回ずつ行なう訂正回路とから
なる。このエラー訂正回路15の出力には、各サ
ンプルごとに1ビツトのエラーフラツグが付加さ
れた再生デイジタルデータが取り出され、バツフ
アメモリ16及びインターフエース17に供給さ
れる。エラーフラツグは、エラーが検出されない
又はエラーが訂正されたサンプルデータの場合に
低レベルとなり、これと逆のサンプルデータ即ち
エラーを含むサンプルデータの場合に高レベルと
なるものである。再生データのうちで、エラーフ
ラツグが低レベル即ち有効なサンプルデータがバ
ツフアメモリ16及びインターフエース17のメ
モリに書込まれる。バツフアメモリ16には、デ
イジタルデータが書込まれ、インターフエース1
7のメモリには、コントロールワードが書込まれ
る。
序に戻すデイシヤフリング回路と縦方向及び横方
向のエラー訂正を2回ずつ行なう訂正回路とから
なる。このエラー訂正回路15の出力には、各サ
ンプルごとに1ビツトのエラーフラツグが付加さ
れた再生デイジタルデータが取り出され、バツフ
アメモリ16及びインターフエース17に供給さ
れる。エラーフラツグは、エラーが検出されない
又はエラーが訂正されたサンプルデータの場合に
低レベルとなり、これと逆のサンプルデータ即ち
エラーを含むサンプルデータの場合に高レベルと
なるものである。再生データのうちで、エラーフ
ラツグが低レベル即ち有効なサンプルデータがバ
ツフアメモリ16及びインターフエース17のメ
モリに書込まれる。バツフアメモリ16には、デ
イジタルデータが書込まれ、インターフエース1
7のメモリには、コントロールワードが書込まれ
る。
この書込みは、クロツク発生回路3からのシス
テムクロツクCKSによつてなされる。一方、バ
ツフアメモリ16及びインターフエース17のメ
モリの読出しは、外部クロツクCKRによつて行
なわれる。インターフエース17には、バツフア
メモリ16のアドレスをコントロールするアドレ
スコントローラが設けられている。バツフアメモ
リ16から読出された再生デイジタルデータが
D/Aコンバータ18に供給され、外部クロツク
CKRによつてアナログデータに変換されて出力
される。この外部クロツクCKRは、記録時に用
いられた外部クロツクCKWと同一のものであつ
て、良く管理されたきわめて安定なクロツク信号
である。また、外部クロツクCKR,CKWは、1
スキヤンのデータを処理する時に、バツフアメモ
リ2及びバツフアメモリ16において、オーバー
フローが生じないように、通常は、システムクロ
ツクCKSより低い周波数のものである。
テムクロツクCKSによつてなされる。一方、バ
ツフアメモリ16及びインターフエース17のメ
モリの読出しは、外部クロツクCKRによつて行
なわれる。インターフエース17には、バツフア
メモリ16のアドレスをコントロールするアドレ
スコントローラが設けられている。バツフアメモ
リ16から読出された再生デイジタルデータが
D/Aコンバータ18に供給され、外部クロツク
CKRによつてアナログデータに変換されて出力
される。この外部クロツクCKRは、記録時に用
いられた外部クロツクCKWと同一のものであつ
て、良く管理されたきわめて安定なクロツク信号
である。また、外部クロツクCKR,CKWは、1
スキヤンのデータを処理する時に、バツフアメモ
リ2及びバツフアメモリ16において、オーバー
フローが生じないように、通常は、システムクロ
ツクCKSより低い周波数のものである。
インターフエース17は、再生時にコントロー
ルデータを取り込むと共に、ユーザーが指定した
シーケンス番号と一致するシーケンス番号の再生
データをホストコンピユータに引上げる際の仲介
役として働く。19は、記録側及び再生側のデー
タの処理を行なう上述せるプロセツサ内に設けら
れたマイクロプロセツサを示し、このマイクロプ
ロセツサ19とインターフエース5及び17の間
にデータ及びアドレスバス20が設けられてい
る。
ルデータを取り込むと共に、ユーザーが指定した
シーケンス番号と一致するシーケンス番号の再生
データをホストコンピユータに引上げる際の仲介
役として働く。19は、記録側及び再生側のデー
タの処理を行なう上述せるプロセツサ内に設けら
れたマイクロプロセツサを示し、このマイクロプ
ロセツサ19とインターフエース5及び17の間
にデータ及びアドレスバス20が設けられてい
る。
21は、この一実施例のシステムコントローラ
を示し、システムコントローラ21とマイクロプ
ロセツサ19との間にデータ及びアドレスバス2
2が設けられ、更に、システムコントローラ21
は、ホストコンピユータ(図示せず)と接続され
ている。システムコントローラ21には、マイク
ロプロセツサが内蔵され、システムコントローラ
21と関連して、キーボード23、データフアイ
ル用のメモリ24、CRTデイスプレイ25、プ
リンタ26が設けられている。システムコントロ
ーラ21は、回転ヘツド8A〜8D、磁気テープ
9などを含む回転ヘツド型レコーダのリモートコ
ントロールを行ない、これによつて、データレコ
ーダの種々の動作を制御する。更に、キーボード
23をユーザーが操作することによつて、年月
日、時間、データの種類などを表わすユーザーズ
コードが生成される。
を示し、システムコントローラ21とマイクロプ
ロセツサ19との間にデータ及びアドレスバス2
2が設けられ、更に、システムコントローラ21
は、ホストコンピユータ(図示せず)と接続され
ている。システムコントローラ21には、マイク
ロプロセツサが内蔵され、システムコントローラ
21と関連して、キーボード23、データフアイ
ル用のメモリ24、CRTデイスプレイ25、プ
リンタ26が設けられている。システムコントロ
ーラ21は、回転ヘツド8A〜8D、磁気テープ
9などを含む回転ヘツド型レコーダのリモートコ
ントロールを行ない、これによつて、データレコ
ーダの種々の動作を制御する。更に、キーボード
23をユーザーが操作することによつて、年月
日、時間、データの種類などを表わすユーザーズ
コードが生成される。
第4図は、記録側に設けられたバツフアメモリ
2及びインターフエース5の構成を示す。バツフ
アメモリ2は、2個のメモリバンク32及び33
を有するメモリ31と、その入力側及び出力側に
夫々設けられた直列並列変換器34及び並列直列
変換器35と、外部クロツクCKW及びシステム
クロツクCKSが供給されるバツフアコントロー
ラ36とから構成されている。インターフエース
5は、小容量例えば1ブロツクのデータを記憶で
きるメモリ41と、メモリコントローラ42と、
データサイズ検出回路43と、バツフアアドレス
コントローラ44とから構成されている。20D
及び20Aは、マイクロプロセツサ19のデータ
バス及びアドレスバスである。アドレスバス20
Aを介されてマイクロプロセツサ19から供給さ
れるアドレスがメモリコントローラ42に供給さ
れる。
2及びインターフエース5の構成を示す。バツフ
アメモリ2は、2個のメモリバンク32及び33
を有するメモリ31と、その入力側及び出力側に
夫々設けられた直列並列変換器34及び並列直列
変換器35と、外部クロツクCKW及びシステム
クロツクCKSが供給されるバツフアコントロー
ラ36とから構成されている。インターフエース
5は、小容量例えば1ブロツクのデータを記憶で
きるメモリ41と、メモリコントローラ42と、
データサイズ検出回路43と、バツフアアドレス
コントローラ44とから構成されている。20D
及び20Aは、マイクロプロセツサ19のデータ
バス及びアドレスバスである。アドレスバス20
Aを介されてマイクロプロセツサ19から供給さ
れるアドレスがメモリコントローラ42に供給さ
れる。
データバス20Dと記録デイジタル信号の入力
端子45と記録デイジタル信号の出力端子46と
の夫々と関連してトライステート回路G1,G2,
G3,G4,G5,G6,G7が設けられている。これら
のトライステート回路G1〜G7は、システムコン
トローラ21からの指令をマイクロプロセツサ1
9が受け取り、マイクロプロセツサ19からのコ
ントロール信号によつて制御される。記録時に
は、メモリ31のメモリバンク32及び33の一
方が書込み状態とされると共に、その他方が読出
し状態とされ、1スキヤンごとに、メモリバンク
32及び33の書込み状態と読出し状態が切り替
えられる。書込み状態にある一方のメモリバンク
例えばメモリバンク32に、入力端子45からト
ライステート回路G3及び直列並列変換回路34
を介して供給される入力デイジタル信号が外部ク
ロツクCKWによつて書込まれる。この1スキヤ
ンの期間では、メモリバンク33から既に書込ま
れていたデイジタル信号がシステムクロツク
CKSによつて読出される。メモリ31への書込
み及びメモリ31からの読出しは、例えば8バイ
トパラレルで行なわれる。
端子45と記録デイジタル信号の出力端子46と
の夫々と関連してトライステート回路G1,G2,
G3,G4,G5,G6,G7が設けられている。これら
のトライステート回路G1〜G7は、システムコン
トローラ21からの指令をマイクロプロセツサ1
9が受け取り、マイクロプロセツサ19からのコ
ントロール信号によつて制御される。記録時に
は、メモリ31のメモリバンク32及び33の一
方が書込み状態とされると共に、その他方が読出
し状態とされ、1スキヤンごとに、メモリバンク
32及び33の書込み状態と読出し状態が切り替
えられる。書込み状態にある一方のメモリバンク
例えばメモリバンク32に、入力端子45からト
ライステート回路G3及び直列並列変換回路34
を介して供給される入力デイジタル信号が外部ク
ロツクCKWによつて書込まれる。この1スキヤ
ンの期間では、メモリバンク33から既に書込ま
れていたデイジタル信号がシステムクロツク
CKSによつて読出される。メモリ31への書込
み及びメモリ31からの読出しは、例えば8バイ
トパラレルで行なわれる。
メモリバンク32及び33の夫々は、1スキヤ
ンの期間で記録可能なデイジタル信号(前述のよ
うに、478ブロツク×124バイト)を記憶できる容
量のものである。外部クロツクCKWとシステム
クロツクCKSの周波数が共に等しい時では、1
スキヤンの期間でメモリバンク32に空きを生じ
ないようにフルにデイジタル信号が書込まれ、他
方のメモリバンク33からデイジタル信号が1回
読出される。外部クロツクCKWの周波数がシス
テムクロツクCKSの周波数より低いと、1スキ
ヤンの期間で書込まれるデイジタル信号が少なく
なり、メモリバンク32には、デイジタル信号が
書込まれてない空きが生じる。
ンの期間で記録可能なデイジタル信号(前述のよ
うに、478ブロツク×124バイト)を記憶できる容
量のものである。外部クロツクCKWとシステム
クロツクCKSの周波数が共に等しい時では、1
スキヤンの期間でメモリバンク32に空きを生じ
ないようにフルにデイジタル信号が書込まれ、他
方のメモリバンク33からデイジタル信号が1回
読出される。外部クロツクCKWの周波数がシス
テムクロツクCKSの周波数より低いと、1スキ
ヤンの期間で書込まれるデイジタル信号が少なく
なり、メモリバンク32には、デイジタル信号が
書込まれてない空きが生じる。
データサイズ検出回路43は、1スキヤンの期
間でメモリバンク32(又は33)のどのアドレ
スまでデイジタル信号が書込まれたかを検出する
ものである。この検出されたエンドアドレス即ち
データサイズ信号がデータバス20Dを介してマ
イクロプロセツサ19に供給される。このデータ
サイズ信号は、マイクロプロセツサ19からバツ
フアアドレスコントローラ44に供給され、デイ
ジタル信号を読出す時の制御に用いられるメモリ
バンク32(又は33)からのデイジタル信号の
読出し時に、読出しアドレスは、スタートアドレ
スからエンドアドレスまで変化し、次に、再びス
タートアドレスに戻つて、エンドアドレスまで変
化する。この読出し動作は、1スキヤンの期間に
わたつて行なわれる。したがつて、1スキヤンの
期間内に、メモリバンク32(又は33)に空き
が生じている時には、少なくとも一部のデイジタ
ル信号が2度にわたつて読出され、磁気テープ9
に2回記録される。
間でメモリバンク32(又は33)のどのアドレ
スまでデイジタル信号が書込まれたかを検出する
ものである。この検出されたエンドアドレス即ち
データサイズ信号がデータバス20Dを介してマ
イクロプロセツサ19に供給される。このデータ
サイズ信号は、マイクロプロセツサ19からバツ
フアアドレスコントローラ44に供給され、デイ
ジタル信号を読出す時の制御に用いられるメモリ
バンク32(又は33)からのデイジタル信号の
読出し時に、読出しアドレスは、スタートアドレ
スからエンドアドレスまで変化し、次に、再びス
タートアドレスに戻つて、エンドアドレスまで変
化する。この読出し動作は、1スキヤンの期間に
わたつて行なわれる。したがつて、1スキヤンの
期間内に、メモリバンク32(又は33)に空き
が生じている時には、少なくとも一部のデイジタ
ル信号が2度にわたつて読出され、磁気テープ9
に2回記録される。
メモリ31の一方のメモリバンクから読出され
たデイジタル信号が並列直列変換回路35により
バイトシリアルのデータに戻され、トライステー
ト回路G6を介して出力端子46に取り出される。
また、メモリ41には、マイクロプロセツサ19
からの前述のデータサイズ信号、シリアル番号、
システムコントローラ21で形成されたユーザー
ズコードなどのコントロールワードがデータバス
20D及びトライステート回路G1を介して供給
され、書込みアドレスがアドレスバス20Aを介
してメモリコントローラ42に供給され、システ
ムクロツクCKSによつてメモリ41にコントロ
ールワードが書込まれる。そして、1スキヤンの
期間の第1番目及び第2番目のブロツクの期間
で、メモリ41の内容が2度にわたつて読出さ
れ、トライステート回路G2を介して出力端子4
6に取り出される。第5図に示すように、1スキ
ヤンの期間の先頭の2ブロツクの期間でトライス
テート回路G2に関する制御信号が低レベルとさ
れると共に、トライステート回路G6に関する制
御信号が高レベルとされ、トライステート回路
G2がアクテイブ状態とされる。1スキヤンの期
間の残りの期間では、制御信号が逆転し、トライ
ステート回路G6がアクテイブ状態とされ、出力
端子46には、コントロールワードの2ブロツク
とデイジタル信号の478ブロツクとが連続したデ
イジタル信号が得られる。
たデイジタル信号が並列直列変換回路35により
バイトシリアルのデータに戻され、トライステー
ト回路G6を介して出力端子46に取り出される。
また、メモリ41には、マイクロプロセツサ19
からの前述のデータサイズ信号、シリアル番号、
システムコントローラ21で形成されたユーザー
ズコードなどのコントロールワードがデータバス
20D及びトライステート回路G1を介して供給
され、書込みアドレスがアドレスバス20Aを介
してメモリコントローラ42に供給され、システ
ムクロツクCKSによつてメモリ41にコントロ
ールワードが書込まれる。そして、1スキヤンの
期間の第1番目及び第2番目のブロツクの期間
で、メモリ41の内容が2度にわたつて読出さ
れ、トライステート回路G2を介して出力端子4
6に取り出される。第5図に示すように、1スキ
ヤンの期間の先頭の2ブロツクの期間でトライス
テート回路G2に関する制御信号が低レベルとさ
れると共に、トライステート回路G6に関する制
御信号が高レベルとされ、トライステート回路
G2がアクテイブ状態とされる。1スキヤンの期
間の残りの期間では、制御信号が逆転し、トライ
ステート回路G6がアクテイブ状態とされ、出力
端子46には、コントロールワードの2ブロツク
とデイジタル信号の478ブロツクとが連続したデ
イジタル信号が得られる。
上述の記録動作とは無関係に、外部のホストコ
ンピユータからシステムコントローラ21のマイ
クロプロセツサ及びマイクロプロセツサ19を経
てバツフアメモリ2のメモリ31にデイジタル信
号を書込み、磁気テープ9に記録することができ
る。
ンピユータからシステムコントローラ21のマイ
クロプロセツサ及びマイクロプロセツサ19を経
てバツフアメモリ2のメモリ31にデイジタル信
号を書込み、磁気テープ9に記録することができ
る。
この時は、ホストコンピユータからシステムコ
ントローラ21のマイクロプロセツサにデータが
転送され、次にマイクロプロセツサ19にデータ
及びアドレスバス22を用いてデータが転送さ
れ、マイクロプロセツサ19からメモリ41にデ
ータバス20D及びトライステート回路G1とア
ドレスバス20Aを用いてデータが転送される。
メモリ41からメモリ31へのデータの転送は、
トライステート回路G4のみをアクテイブ状態と
して、システムクロツクCKSをベースとしてな
される。メモリ41からのデータが書込まれるメ
モリバンク及びアドレスは、マイクロプロセツサ
19からバツフアアドレスコントローラ44に対
して指示される。
ントローラ21のマイクロプロセツサにデータが
転送され、次にマイクロプロセツサ19にデータ
及びアドレスバス22を用いてデータが転送さ
れ、マイクロプロセツサ19からメモリ41にデ
ータバス20D及びトライステート回路G1とア
ドレスバス20Aを用いてデータが転送される。
メモリ41からメモリ31へのデータの転送は、
トライステート回路G4のみをアクテイブ状態と
して、システムクロツクCKSをベースとしてな
される。メモリ41からのデータが書込まれるメ
モリバンク及びアドレスは、マイクロプロセツサ
19からバツフアアドレスコントローラ44に対
して指示される。
バツフアメモリ2のメモリ31のデータを外部
のホストコンピユータに引上げることもできる。
この場合には、バツフアアドレスコントローラ4
4に対して引上げるべきデイジタル信号のブロツ
クと対応するアドレスがマイクロプロセツサ19
からデータバス20Dを介して供給される。そし
て、トライステート回路G7のみがアクテイブ状
態とされ、指定された1ブロツク分のデイジタル
信号がメモリ41に転送される。次に、メモリ4
1から読出されたデイジタル信号がアクテイブ状
態にあるトライステート回路G5を介してデータ
バス20Dにのせられ、マイクロプロセツサ19
に供給される。マイクロプロセツサ19からシス
テムコントローラ21のマイクロプロセツサを経
てホストコンピユータにデイジタル信号が転送さ
れる。
のホストコンピユータに引上げることもできる。
この場合には、バツフアアドレスコントローラ4
4に対して引上げるべきデイジタル信号のブロツ
クと対応するアドレスがマイクロプロセツサ19
からデータバス20Dを介して供給される。そし
て、トライステート回路G7のみがアクテイブ状
態とされ、指定された1ブロツク分のデイジタル
信号がメモリ41に転送される。次に、メモリ4
1から読出されたデイジタル信号がアクテイブ状
態にあるトライステート回路G5を介してデータ
バス20Dにのせられ、マイクロプロセツサ19
に供給される。マイクロプロセツサ19からシス
テムコントローラ21のマイクロプロセツサを経
てホストコンピユータにデイジタル信号が転送さ
れる。
第6図は、再生側に設けられたバツフアメモリ
16及びインターフエース17の構成を示す。バ
ツフアメモリ16は、2個のメモリバンク52及
び53を有するメモリ51と、その入力側及び出
力側に夫々設けられた直列並列変換器54及び並
列直列変換器55と、バツフアコントローラ56
とから構成されている。インターフエース17
は、1ブロツクのデータを記憶できる容量のメモ
リ61と、メモリコントローラ62と、バツフア
アドレスコントローラ64とから構成されてい
る。データバス20Dと、再生デイジタル信号の
入力端子65と再生デイジタル信号の出力端子6
6との夫々と関連してトライステート回路G11,
G12,G13,G14,G15,G16,G17が設けられてい
る。再生デイジタル信号は、1ビツトのエラーフ
ラツグが1バイトのデータに付加された9ビツト
を単位とするものである。
16及びインターフエース17の構成を示す。バ
ツフアメモリ16は、2個のメモリバンク52及
び53を有するメモリ51と、その入力側及び出
力側に夫々設けられた直列並列変換器54及び並
列直列変換器55と、バツフアコントローラ56
とから構成されている。インターフエース17
は、1ブロツクのデータを記憶できる容量のメモ
リ61と、メモリコントローラ62と、バツフア
アドレスコントローラ64とから構成されてい
る。データバス20Dと、再生デイジタル信号の
入力端子65と再生デイジタル信号の出力端子6
6との夫々と関連してトライステート回路G11,
G12,G13,G14,G15,G16,G17が設けられてい
る。再生デイジタル信号は、1ビツトのエラーフ
ラツグが1バイトのデータに付加された9ビツト
を単位とするものである。
再生動作時には、トライステート回路G11及び
G16がアクテイブ状態とされると共に、コントロ
ールワードのブロツクの期間では、トライステー
ト回路G12がアクテイブ状態とされる。コントロ
ールワード及び再生デイジタル信号のうちで、エ
ラーフラツグが低レベル即ちエラーがないと判定
された有効なデータのみがメモリ51及び61に
書込まれる。コントロールワードは、同一のもの
が少なくとも2ブロツクにわたつて記録され、デ
イジタル信号も、外部クロツクCKWの周波数が
システムクロツクCKSの周波数より低い時に、
2重に記録されているので、エラー訂正符号によ
るエラー訂正と併せて有効なデータを殆ど再生す
ることができる。
G16がアクテイブ状態とされると共に、コントロ
ールワードのブロツクの期間では、トライステー
ト回路G12がアクテイブ状態とされる。コントロ
ールワード及び再生デイジタル信号のうちで、エ
ラーフラツグが低レベル即ちエラーがないと判定
された有効なデータのみがメモリ51及び61に
書込まれる。コントロールワードは、同一のもの
が少なくとも2ブロツクにわたつて記録され、デ
イジタル信号も、外部クロツクCKWの周波数が
システムクロツクCKSの周波数より低い時に、
2重に記録されているので、エラー訂正符号によ
るエラー訂正と併せて有効なデータを殆ど再生す
ることができる。
メモリ51のメモリバンク52及び53は、1
スキヤンの期間ごとに書込み状態と読出し状態と
が切り替えられるものである。再生デイジタル信
号が供給されると、最初の2ブロツクのコトンロ
ールワードのうちで有効なデータがメモリ61に
書込まれ、次のブロツク以下に含まれる再生デイ
ジタル信号のうちで有効なデータがメモリ51の
一方のメモリバンクに書込まれる。メモリ61に
取り込まれたコントロールワードがトライステー
ト回路G14及びデータバス20Dを介してマイク
ロプロセツサ19に供給され、コントロールワー
ド中のデータサイズ信号によつて定められる1ス
キヤン中のエンドアドレスがマイクロプロセツサ
19からバツフアアドレスコントローラ64に供
給される。これによつて、1スキヤン中に存在す
る再生デイジタル信号がメモリ51の一方のメモ
リバンクに正しく書込まれ、次の1スキヤンの期
間に外部クロツクCKRにより読出され、トライ
ステート回路G16を介して出力端子66に取り出
される。外部クロツクCKRは、CKWと同一の周
波数のクロツクであつて、出力端子66からは、
連続のデイジタル信号を取り出すことができる。
スキヤンの期間ごとに書込み状態と読出し状態と
が切り替えられるものである。再生デイジタル信
号が供給されると、最初の2ブロツクのコトンロ
ールワードのうちで有効なデータがメモリ61に
書込まれ、次のブロツク以下に含まれる再生デイ
ジタル信号のうちで有効なデータがメモリ51の
一方のメモリバンクに書込まれる。メモリ61に
取り込まれたコントロールワードがトライステー
ト回路G14及びデータバス20Dを介してマイク
ロプロセツサ19に供給され、コントロールワー
ド中のデータサイズ信号によつて定められる1ス
キヤン中のエンドアドレスがマイクロプロセツサ
19からバツフアアドレスコントローラ64に供
給される。これによつて、1スキヤン中に存在す
る再生デイジタル信号がメモリ51の一方のメモ
リバンクに正しく書込まれ、次の1スキヤンの期
間に外部クロツクCKRにより読出され、トライ
ステート回路G16を介して出力端子66に取り出
される。外部クロツクCKRは、CKWと同一の周
波数のクロツクであつて、出力端子66からは、
連続のデイジタル信号を取り出すことができる。
ユーザーは、キーボード23におけるキー操作
により指定したシリアル番号のデイジタル信号を
外部のホストコンピユータに引上げることができ
る。再生されたコントロールワード中のシリアル
番号と指定したシリアル番号とが一致すると、マ
イクロプロセツサ19からの指令により、メモリ
51の書込み動作が禁止され、一方のメモリバン
クの内容が繰り返して読出される。この読出され
たデイジタル信号がトライステート回路G17を介
してメモリ61に1ブロツクずつ転送される。こ
のメモリ61に貯えられたデータは、マイクロプ
ロセツサ19のデータバス20D及びアドレスバ
ス20Aを用いてマイクロプロセツサ19にトラ
イステート回路G14を介して引き上げられる。マ
イクロプロセツサ19は、この引き上げられたデ
ータをシステムコントローラ21のマイクロプロ
セツサに向けて転送し、更に、システムコントロ
ーラ21のマイクロプロセツサは、ホストコンピ
ユータに向けてその要求に従つてデータを転送す
る。
により指定したシリアル番号のデイジタル信号を
外部のホストコンピユータに引上げることができ
る。再生されたコントロールワード中のシリアル
番号と指定したシリアル番号とが一致すると、マ
イクロプロセツサ19からの指令により、メモリ
51の書込み動作が禁止され、一方のメモリバン
クの内容が繰り返して読出される。この読出され
たデイジタル信号がトライステート回路G17を介
してメモリ61に1ブロツクずつ転送される。こ
のメモリ61に貯えられたデータは、マイクロプ
ロセツサ19のデータバス20D及びアドレスバ
ス20Aを用いてマイクロプロセツサ19にトラ
イステート回路G14を介して引き上げられる。マ
イクロプロセツサ19は、この引き上げられたデ
ータをシステムコントローラ21のマイクロプロ
セツサに向けて転送し、更に、システムコントロ
ーラ21のマイクロプロセツサは、ホストコンピ
ユータに向けてその要求に従つてデータを転送す
る。
ホストコンピユータからのデータをバツフアメ
モリ51に書込むこともできる。この時は、トラ
イステート回路G15がアクテイブ状態とされ、マ
イクロプロセツサ19のデータバス20D及びア
ドレスバス20Aを用いて、1ブロツクのデータ
がメモリ61に転送されると共に、書込むアドレ
スがバツフアアドレスコントローラ64に供給さ
れる。次に、トライステート回路G13がアクテイ
ブ状態とされ、メモリ61の内容がメモリ51に
転送される。
モリ51に書込むこともできる。この時は、トラ
イステート回路G15がアクテイブ状態とされ、マ
イクロプロセツサ19のデータバス20D及びア
ドレスバス20Aを用いて、1ブロツクのデータ
がメモリ61に転送されると共に、書込むアドレ
スがバツフアアドレスコントローラ64に供給さ
れる。次に、トライステート回路G13がアクテイ
ブ状態とされ、メモリ61の内容がメモリ51に
転送される。
前述の記録側のインターフエース5に設けられ
たデータサイズ検出回路43について第7図を参
照して説明する。このデータサイズ検出回路43
は、1スキヤンの期間を計測するタイマー71
と、データサイズカウンタ72と、このデータサ
イズカウンタ72に対するクロツク入力CKWN
を発生する1/8の分周回路73と、データサイズ
カウンタ72に対するイネーブル信号CENを発
生するANDゲート74と、データサイズカウン
タ72に対するクリアパルスCLを発生するフリ
ツプフロツプ75,76及びANDゲート77と
から構成されている。
たデータサイズ検出回路43について第7図を参
照して説明する。このデータサイズ検出回路43
は、1スキヤンの期間を計測するタイマー71
と、データサイズカウンタ72と、このデータサ
イズカウンタ72に対するクロツク入力CKWN
を発生する1/8の分周回路73と、データサイズ
カウンタ72に対するイネーブル信号CENを発
生するANDゲート74と、データサイズカウン
タ72に対するクリアパルスCLを発生するフリ
ツプフロツプ75,76及びANDゲート77と
から構成されている。
この一実施例では、システムクロツクCKSが
回転ヘツド8A〜8Dの回転周波数の整数倍の周
波数とされている。タイマー71には、計測開始
指令信号STとシステムクロツクCKSが供給さ
れ、第8図Aに示すように、回転ヘツド8A〜8
Dが磁気テープ9を1回走査する1スキヤンの期
間を規定するタイミング信号RSTがタイマー7
1から発生する。
回転ヘツド8A〜8Dの回転周波数の整数倍の周
波数とされている。タイマー71には、計測開始
指令信号STとシステムクロツクCKSが供給さ
れ、第8図Aに示すように、回転ヘツド8A〜8
Dが磁気テープ9を1回走査する1スキヤンの期
間を規定するタイミング信号RSTがタイマー7
1から発生する。
この一実施例では、バツフアメモリ2のメモリ
31の2つのメモリバンク32及び33を1個の
RAMの2つのメモリ領域の構成とし、この
RAMに対して8サンプルを並列化して、RAM
の各メモリ領域に対する書込み及び読出しを8サ
ンプルの期間内に行なうようにしている。したが
つて、1スキヤンの期間の入力デイジタル信号の
検出は、8サンプル単位で行なつており、外部ク
ロツクCKWを1/8に分周した第8図Bに示す分周
クロツクCKWNをデータサイズカウンタ72に
よりカウントする構成とされている。外部からの
リクエスト信号REQ及びイネーブル信号ENが
ANDゲート74に供給され、ANDゲート74の
出力に得られるイネーブル信号CENが高レベル
の期間内に分周クロツクCKWNをデータサイズ
カウンタ72がカウントする。
31の2つのメモリバンク32及び33を1個の
RAMの2つのメモリ領域の構成とし、この
RAMに対して8サンプルを並列化して、RAM
の各メモリ領域に対する書込み及び読出しを8サ
ンプルの期間内に行なうようにしている。したが
つて、1スキヤンの期間の入力デイジタル信号の
検出は、8サンプル単位で行なつており、外部ク
ロツクCKWを1/8に分周した第8図Bに示す分周
クロツクCKWNをデータサイズカウンタ72に
よりカウントする構成とされている。外部からの
リクエスト信号REQ及びイネーブル信号ENが
ANDゲート74に供給され、ANDゲート74の
出力に得られるイネーブル信号CENが高レベル
の期間内に分周クロツクCKWNをデータサイズ
カウンタ72がカウントする。
1スキヤンの期間を規定するタイミング信号
RSTと分周クロツクCKWNとの位相が合わない
ために、フリツプフロツプ75及び76によつて
クリアパルスCLが形成される。フリツプフロツ
プ75のセツト入力にタイミング信号RSTが供
給され、このフリツプフロツプ75から第8図C
に示すように、タイミング信号RSTの立下りで
高レベルとなる出力信号RXが発生し、この出力
信号RXがANDゲート77の一方の入力とされ
る。ANDゲート77の他方の入力には、フリツ
プフロツプの否定出力が供給され、ANDゲート
77の出力がフリツプフロツプ76のデータ入力
とされる。フリツプフロツプ76のクロツク入力
として分周クロツクCKWNが供給され、フリツ
プフロツプ76の肯定出力がクリアパルスCLと
される。更に、フリツプフロツプ76の否定出力
が低レベルとなると、フリツプフロツプ75がリ
セツトされる。
RSTと分周クロツクCKWNとの位相が合わない
ために、フリツプフロツプ75及び76によつて
クリアパルスCLが形成される。フリツプフロツ
プ75のセツト入力にタイミング信号RSTが供
給され、このフリツプフロツプ75から第8図C
に示すように、タイミング信号RSTの立下りで
高レベルとなる出力信号RXが発生し、この出力
信号RXがANDゲート77の一方の入力とされ
る。ANDゲート77の他方の入力には、フリツ
プフロツプの否定出力が供給され、ANDゲート
77の出力がフリツプフロツプ76のデータ入力
とされる。フリツプフロツプ76のクロツク入力
として分周クロツクCKWNが供給され、フリツ
プフロツプ76の肯定出力がクリアパルスCLと
される。更に、フリツプフロツプ76の否定出力
が低レベルとなると、フリツプフロツプ75がリ
セツトされる。
フリツプフロツプ75の肯定出力RXが高レベ
ルとなると、次の分周クロツクCKWNのタイミ
ングで、フリツプフロツプ76の肯定出力即ちク
リアパルスCLが第8図Dに示すように高レベル
となる。このクリアパルスCLが高レベルとなつ
てから、次の分周クロツクCKWNのタイミング
でデータサイズカウンタ72がクリアされる。こ
れと共に、クリアパルスCLが高レベルになると、
フリツプフロツプ75がリセツトされ、その出力
RXが低レベルとなる。したがつて、次の分周ク
ロツクCKWNのタイミングでクリアパルスCLが
低レベルとなり、データサイズカウンタ72のク
リアが解除される。したがつて、データサイズカ
ウンタ72は、クリアパルスCLの立下りから次
の立下りの期間までの間、分周クロツクCKWN
を計数する。第8図Eは、データサイズカウンタ
72の出力DSを示す。このタイムチヤートでは、
1スキヤンの期間に、M個のデータが検出されて
いる。この出力DSが前述のように、マイクロプ
ロセツサ19に供給され、マイクロプロセツサ1
9の制御によつて、メモリ41に書込まれる。
ルとなると、次の分周クロツクCKWNのタイミ
ングで、フリツプフロツプ76の肯定出力即ちク
リアパルスCLが第8図Dに示すように高レベル
となる。このクリアパルスCLが高レベルとなつ
てから、次の分周クロツクCKWNのタイミング
でデータサイズカウンタ72がクリアされる。こ
れと共に、クリアパルスCLが高レベルになると、
フリツプフロツプ75がリセツトされ、その出力
RXが低レベルとなる。したがつて、次の分周ク
ロツクCKWNのタイミングでクリアパルスCLが
低レベルとなり、データサイズカウンタ72のク
リアが解除される。したがつて、データサイズカ
ウンタ72は、クリアパルスCLの立下りから次
の立下りの期間までの間、分周クロツクCKWN
を計数する。第8図Eは、データサイズカウンタ
72の出力DSを示す。このタイムチヤートでは、
1スキヤンの期間に、M個のデータが検出されて
いる。この出力DSが前述のように、マイクロプ
ロセツサ19に供給され、マイクロプロセツサ1
9の制御によつて、メモリ41に書込まれる。
データサイズの検出は、外部クロツクCKWを
計数することで行なうようにしても良く、その場
合では、タイミング信号RSTをデータサイズカ
ウンタ72のクリアパルスとして用いれば良い。
計数することで行なうようにしても良く、その場
合では、タイミング信号RSTをデータサイズカ
ウンタ72のクリアパルスとして用いれば良い。
上述のように、1スキヤンの期間でデータサイ
ズの検出を行つた後の次の1スキヤンの期間で
は、この検出されたデータサイズを用いてシステ
ムクロツクCKSによるデータの読出しがなされ
る。この読出し動作時では、マイクロプロセツサ
19によつて、バツフアアドレスコントローラ4
4内のレジスタにデータサイズの計測値Mが貯え
られている。
ズの検出を行つた後の次の1スキヤンの期間で
は、この検出されたデータサイズを用いてシステ
ムクロツクCKSによるデータの読出しがなされ
る。この読出し動作時では、マイクロプロセツサ
19によつて、バツフアアドレスコントローラ4
4内のレジスタにデータサイズの計測値Mが貯え
られている。
バツフアアドレスコントローラ44には、ライ
トアドレスカウンタ及びリードアドレスカウンタ
と共に、レジスタに貯えられているデータサイズ
の計測値Mとリードアドレスカウンタの出力を比
較する比較器が設けられている。1スクヤンの期
間で記録可能なデイジタル信号をメモリ31から
読出す時間、高レベルとなる第9図Aに示すタイ
ミング信号DSTがバツフアアドレスコントロー
ラ44内で形成される。このタイミング信号
DSTが高レベルの期間で、第9図Bに示す分周
されたシステムクロツクCKSNによつて、リード
アドレスカウンタの出力が0,1,2,……Mと
変化する。リードアドレスカウンタの出力がMと
なると、計測値Mと一致するため、コンパレータ
の出力CMPが第9図Cに示すように高レベルと
なる。
トアドレスカウンタ及びリードアドレスカウンタ
と共に、レジスタに貯えられているデータサイズ
の計測値Mとリードアドレスカウンタの出力を比
較する比較器が設けられている。1スクヤンの期
間で記録可能なデイジタル信号をメモリ31から
読出す時間、高レベルとなる第9図Aに示すタイ
ミング信号DSTがバツフアアドレスコントロー
ラ44内で形成される。このタイミング信号
DSTが高レベルの期間で、第9図Bに示す分周
されたシステムクロツクCKSNによつて、リード
アドレスカウンタの出力が0,1,2,……Mと
変化する。リードアドレスカウンタの出力がMと
なると、計測値Mと一致するため、コンパレータ
の出力CMPが第9図Cに示すように高レベルと
なる。
このコンパレータの出力CMPとタイミング信
号DSTとに基づいて、第9図Dに示すようなリ
ードアドレスカウンタのロード信号が形
成される。このロード信号が低レベルと
なることによつて、リードアドレスカウンタの出
力が0に戻される。この動作は、タイミング信号
DSTが高レベルの期間、繰り返して行なわれる。
したがつて、入力デイジタル信号のデータレート
が低く、メモリバンク32又は33の容量の例え
ば、1/2のデータしか書込まれていない時では、
リードアドレスカウンタの出力が(0〜M)まで
の変化を2回繰り返す。つまり、同一の入力デイ
ジタル信号が1回のスキヤンの間に2回読出さ
れ、磁気テープ9に記録される。入力デイジタル
信号のデータレートによつて、2回に限らず、1
部のデータのみが2回記録されたり、3回以上、
同一のデータが記録されることが生じる。
号DSTとに基づいて、第9図Dに示すようなリ
ードアドレスカウンタのロード信号が形
成される。このロード信号が低レベルと
なることによつて、リードアドレスカウンタの出
力が0に戻される。この動作は、タイミング信号
DSTが高レベルの期間、繰り返して行なわれる。
したがつて、入力デイジタル信号のデータレート
が低く、メモリバンク32又は33の容量の例え
ば、1/2のデータしか書込まれていない時では、
リードアドレスカウンタの出力が(0〜M)まで
の変化を2回繰り返す。つまり、同一の入力デイ
ジタル信号が1回のスキヤンの間に2回読出さ
れ、磁気テープ9に記録される。入力デイジタル
信号のデータレートによつて、2回に限らず、1
部のデータのみが2回記録されたり、3回以上、
同一のデータが記録されることが生じる。
更に、もし、入力デイジタル信号のデータレー
トが高く、1スキヤンの期間に到来するデータ量
が1スキヤンの期間に記録できる量を越えること
は、データサイズ信号(データサイズの計測値)
から容易に検出でき、ユーザーに対してアラーム
を発生することができる。
トが高く、1スキヤンの期間に到来するデータ量
が1スキヤンの期間に記録できる量を越えること
は、データサイズ信号(データサイズの計測値)
から容易に検出でき、ユーザーに対してアラーム
を発生することができる。
再生側のバツフアメモリ16の書込み動作の制
御は、上述の記録側のバツフアメモリ2の読出し
制御と同様になされる。つまり、再生信号から分
離されたコントロールワード中のデータサイズ信
号によつて、バツフアメモリ2のライトアドレス
カウンタを制御すれば良い。
御は、上述の記録側のバツフアメモリ2の読出し
制御と同様になされる。つまり、再生信号から分
離されたコントロールワード中のデータサイズ信
号によつて、バツフアメモリ2のライトアドレス
カウンタを制御すれば良い。
「応用例」
再生側に異なるスキヤンの再生データを連続又
はとびとびに貯えることができるバツフアメモリ
を複数個用意し、このバツフアメモリを選択的に
用いるようにしても良い。
はとびとびに貯えることができるバツフアメモリ
を複数個用意し、このバツフアメモリを選択的に
用いるようにしても良い。
「発明の効果」
この発明に依れば、連続の入力デイジタル信号
を回転ヘツドにより支障なく記録することができ
る。また、この発明では、入力デイジタル信号の
データレートが不明でも、バツフアメモリがオー
バーフローしない範囲のデータレートであれば、
連続的に記録でき、再生側では、データサイズ信
号を用いることによつて、1スキヤン分のデータ
ごとにメモリに貯え、メモリから連続的にデータ
を読出すことができる。したがつて、この発明
は、回転ヘツド形のデイジタルデコーダに適用し
て効果的なものである。
を回転ヘツドにより支障なく記録することができ
る。また、この発明では、入力デイジタル信号の
データレートが不明でも、バツフアメモリがオー
バーフローしない範囲のデータレートであれば、
連続的に記録でき、再生側では、データサイズ信
号を用いることによつて、1スキヤン分のデータ
ごとにメモリに貯え、メモリから連続的にデータ
を読出すことができる。したがつて、この発明
は、回転ヘツド形のデイジタルデコーダに適用し
て効果的なものである。
第1図はこの発明の一実施例の全体の構成を示
すブロツク図、第2図はこの一実施例の記録パタ
ーンを示す略線図、第3図はこの一実施例の記録
信号の説明に用いる略線図、第4図及び第5図は
この一実施例の記録側の一部の構成のより詳細な
ブロツク図及びその説明に用いるタイムチヤー
ト、第6図はこの一実施例の再生側の一部の構成
のより詳細なブロツク図、第7図は記録側に設け
られたデータサイズ検出回路の一例の構成を示す
ブロツク図、第8図はデータサイズ検出回路の説
明に用いるタイムチヤート、第9図は記録側のバ
ツフアメモリのアドレス制御の説明に用いるタイ
ムチヤートである。 2,16……バツフアメモリ、5,17……イ
ンターフエース、6……エンコーダ、8A〜8D
……回転ヘツド、9……磁気テープ、14……デ
コーダ、31,51……メモリ、43……データ
サイズ検出回路、44,64……バツフアアドレ
スコントローラ。
すブロツク図、第2図はこの一実施例の記録パタ
ーンを示す略線図、第3図はこの一実施例の記録
信号の説明に用いる略線図、第4図及び第5図は
この一実施例の記録側の一部の構成のより詳細な
ブロツク図及びその説明に用いるタイムチヤー
ト、第6図はこの一実施例の再生側の一部の構成
のより詳細なブロツク図、第7図は記録側に設け
られたデータサイズ検出回路の一例の構成を示す
ブロツク図、第8図はデータサイズ検出回路の説
明に用いるタイムチヤート、第9図は記録側のバ
ツフアメモリのアドレス制御の説明に用いるタイ
ムチヤートである。 2,16……バツフアメモリ、5,17……イ
ンターフエース、6……エンコーダ、8A〜8D
……回転ヘツド、9……磁気テープ、14……デ
コーダ、31,51……メモリ、43……データ
サイズ検出回路、44,64……バツフアアドレ
スコントローラ。
Claims (1)
- 1 デイジタル信号を記録媒体に記録する回転ヘ
ツドと、上記回転ヘツドの1回の走査期間に入力
される入力デイジタル信号のデータ量を計測する
計数回路とを備え、上記計数回路の計数値を上記
入力デイジタル信号と共に上記記録媒体に記録す
るようにしたことを特徴とするデイジタル信号記
録装置。
Priority Applications (6)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP58215800A JPS60107768A (ja) | 1983-11-16 | 1983-11-16 | デイジタル信号記録装置 |
| CA000467420A CA1275498C (en) | 1983-11-16 | 1984-11-09 | Apparatus for recording a digital data |
| US06/669,857 US4672480A (en) | 1983-11-16 | 1984-11-09 | Apparatus for recording digital data of various kinds on a slant track of a recording tape |
| DE8484113915T DE3476598D1 (en) | 1983-11-16 | 1984-11-16 | Apparatus for recording a digital data |
| AT84113915T ATE40610T1 (de) | 1983-11-16 | 1984-11-16 | Geraet zur aufnahme von digitalen daten. |
| EP84113915A EP0146773B1 (en) | 1983-11-16 | 1984-11-16 | Apparatus for recording a digital data |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP58215800A JPS60107768A (ja) | 1983-11-16 | 1983-11-16 | デイジタル信号記録装置 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JPS60107768A JPS60107768A (ja) | 1985-06-13 |
| JPH0458670B2 true JPH0458670B2 (ja) | 1992-09-18 |
Family
ID=16678453
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP58215800A Granted JPS60107768A (ja) | 1983-11-16 | 1983-11-16 | デイジタル信号記録装置 |
Country Status (6)
| Country | Link |
|---|---|
| US (1) | US4672480A (ja) |
| EP (1) | EP0146773B1 (ja) |
| JP (1) | JPS60107768A (ja) |
| AT (1) | ATE40610T1 (ja) |
| CA (1) | CA1275498C (ja) |
| DE (1) | DE3476598D1 (ja) |
Families Citing this family (16)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US4935824A (en) * | 1985-07-19 | 1990-06-19 | Sony Corporation | Information recording apparatus |
| US4807055A (en) * | 1985-09-11 | 1989-02-21 | Pioneer Electronic Corporation | Multi-speed magnetic recording playback |
| KR900008446B1 (ko) * | 1985-11-13 | 1990-11-22 | 가부시끼가이샤 히다찌세이사꾸쇼 | 음성신호를위한표본화주파수와회전헤드스캔너의회전주파수사이에서비동기관계를갖는음성신호의pcm기록재생장치 |
| GB8621248D0 (en) * | 1986-09-03 | 1986-10-08 | Grazebrook R F N | Telephone recording device |
| DE3789543T2 (de) * | 1987-01-27 | 1994-11-10 | Hitachi Ltd | Verfahren und Gerät zur PCM-Aufzeichnung und -Wiedergabe eines Audiosignals. |
| US4835628A (en) * | 1987-05-11 | 1989-05-30 | Exabyte Corporation | Apparatus and method for formatting and recording digital data on magnetic tape |
| US4937807A (en) * | 1987-10-15 | 1990-06-26 | Personics Corporation | System for encoding sound recordings for high-density storage and high-speed transfers |
| GB2221811B (en) * | 1988-06-28 | 1993-04-28 | Canon Kk | Multichannel digital-signal reproducing apparatus |
| JP2916162B2 (ja) * | 1989-03-31 | 1999-07-05 | 株式会社東芝 | 記録再生装置 |
| US5194996A (en) * | 1990-04-16 | 1993-03-16 | Optical Radiation Corporation | Digital audio recording format for motion picture film |
| EP0628208B1 (en) * | 1992-02-28 | 1997-07-09 | Ampex Systems Corporation | Data tape recording system having longitudinal address and servo tracks |
| US5384668A (en) * | 1992-02-28 | 1995-01-24 | Ampex Corporation | Data recording system having unique end-of-recording and start-of-recording format indicators |
| JP2948016B2 (ja) * | 1992-03-19 | 1999-09-13 | 株式会社日立製作所 | 情報記録再生方法 |
| JPH06259711A (ja) * | 1993-03-08 | 1994-09-16 | Teac Corp | ディジタル磁気記録再生装置 |
| US6324592B1 (en) | 1997-02-25 | 2001-11-27 | Keystone Aerospace | Apparatus and method for a mobile computer architecture and input/output management system |
| US9030921B2 (en) * | 2011-06-06 | 2015-05-12 | General Electric Company | Increased spectral efficiency and reduced synchronization delay with bundled transmissions |
Family Cites Families (11)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| IT1043981B (it) * | 1975-06-05 | 1980-02-29 | Sits Soc It Telecom Siemens | Memoria elastica per sistemi di trasmissione a codice d impulsi |
| GB1512379A (en) * | 1975-10-28 | 1978-06-01 | Plessey Co Ltd | Communications control unit for use in multiprocessor data processing systems |
| JPS5857836B2 (ja) * | 1976-02-10 | 1983-12-22 | ソニー株式会社 | メモリ−装置 |
| JPS52102014A (en) * | 1976-02-24 | 1977-08-26 | Sony Corp | Signal processing apparatus |
| US4206476A (en) * | 1976-02-24 | 1980-06-03 | Sony Corporation | Control circuit for use with a time-compression/time-expansion system in a pulse signal record/playback device |
| US4308592A (en) * | 1979-06-29 | 1981-12-29 | International Business Machines Corporation | Patterned kill of magnetoresistive layer in bubble domain chip |
| JPS5665309A (en) * | 1979-10-26 | 1981-06-03 | Sony Corp | Time-axis converter |
| US4334247A (en) * | 1980-06-26 | 1982-06-08 | Spin Physics, Inc. | Apparatus useful for converting asynchronous video information to synchronous video information |
| JPS5733409A (en) * | 1980-08-06 | 1982-02-23 | Sony Corp | Reproducer of coded signal |
| US4413289A (en) * | 1981-03-13 | 1983-11-01 | Sri International | Digital recording and playback method and apparatus |
| FR2543724B1 (fr) * | 1983-03-30 | 1988-06-24 | Electricite De France | Procede et dispositif de traitement de signal audio-enregistre |
-
1983
- 1983-11-16 JP JP58215800A patent/JPS60107768A/ja active Granted
-
1984
- 1984-11-09 CA CA000467420A patent/CA1275498C/en not_active Expired - Lifetime
- 1984-11-09 US US06/669,857 patent/US4672480A/en not_active Expired - Lifetime
- 1984-11-16 AT AT84113915T patent/ATE40610T1/de not_active IP Right Cessation
- 1984-11-16 EP EP84113915A patent/EP0146773B1/en not_active Expired
- 1984-11-16 DE DE8484113915T patent/DE3476598D1/de not_active Expired
Also Published As
| Publication number | Publication date |
|---|---|
| EP0146773B1 (en) | 1989-02-01 |
| ATE40610T1 (de) | 1989-02-15 |
| DE3476598D1 (en) | 1989-03-09 |
| US4672480A (en) | 1987-06-09 |
| JPS60107768A (ja) | 1985-06-13 |
| EP0146773A1 (en) | 1985-07-03 |
| CA1275498C (en) | 1990-10-23 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JPH0458670B2 (ja) | ||
| KR950007945B1 (ko) | 데이타 기록 및 재생 장치 | |
| US4758902A (en) | PCM signal recording and reproducing apparatus including simultaneous error detection/correction | |
| US4054921A (en) | Automatic time-base error correction system | |
| JPH0583986B2 (ja) | ||
| US5056402A (en) | MIDI signal processor | |
| JPS63160068A (ja) | デイジタル信号の時間軸補正装置 | |
| JPS60107770A (ja) | デイジタル信号記録装置 | |
| KR0138329B1 (ko) | 디지탈신호처리시스템에 있어서 인터페이스방법 및 장치 | |
| JPH0514354B2 (ja) | ||
| JPH0661154B2 (ja) | Pcm信号記録装置 | |
| US5222001A (en) | Signal processing circuit of digital audio tape recorder | |
| JP2778642B2 (ja) | デジタル信号処理装置 | |
| JP2576497B2 (ja) | デ−タレコ−ダ | |
| JPS60106069A (ja) | デイジタル信号記録装置 | |
| JPH0664856B2 (ja) | デイジタル信号記録再生装置 | |
| JPH0782713B2 (ja) | Pcm信号記録再生装置及び再生装置 | |
| JP2683023B2 (ja) | データ記録装置 | |
| SU696520A1 (ru) | Адаптивное устройство дл передачи информации | |
| JPH0191376A (ja) | 補助情報記録方法 | |
| JPH05250814A (ja) | ディジタル磁気記録再生装置 | |
| JP2576535B2 (ja) | データレコーダ | |
| JPH0668883B2 (ja) | デジタル同期パタ−ン抽出方法 | |
| JPH0711901B2 (ja) | Pcm信号記録装置 | |
| JPH0782712B2 (ja) | ディジタル信号記録再生装置 |