JPS6392995A - デイスプレイ用ルツクアツプテ−ブルバツフア装置 - Google Patents
デイスプレイ用ルツクアツプテ−ブルバツフア装置Info
- Publication number
- JPS6392995A JPS6392995A JP61239619A JP23961986A JPS6392995A JP S6392995 A JPS6392995 A JP S6392995A JP 61239619 A JP61239619 A JP 61239619A JP 23961986 A JP23961986 A JP 23961986A JP S6392995 A JPS6392995 A JP S6392995A
- Authority
- JP
- Japan
- Prior art keywords
- lookup table
- display
- table buffer
- processor
- look
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000010586 diagram Methods 0.000 description 3
- 230000000694 effects Effects 0.000 description 3
- 239000003086 colorant Substances 0.000 description 2
- 230000002093 peripheral effect Effects 0.000 description 2
- 101100491995 Neurospora crassa (strain ATCC 24698 / 74-OR23-1A / CBS 708.71 / DSM 1257 / FGSC 987) aro-1 gene Proteins 0.000 description 1
- 230000001360 synchronised effect Effects 0.000 description 1
Landscapes
- Controls And Circuits For Display Device (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔産業上の利用分野〕
本発明は、グラフインク・ディスプレ41g等の画像メ
モリからの画像データを色情報への変換を行うテーブル
(以下、ルックアップテーブルと言う)を、プロセッサ
アクセス用に別に設けたルックアップテーブルバソファ
を備えたディスプレイ用ルックアップテーブルバッファ
装置に関する。
モリからの画像データを色情報への変換を行うテーブル
(以下、ルックアップテーブルと言う)を、プロセッサ
アクセス用に別に設けたルックアップテーブルバソファ
を備えたディスプレイ用ルックアップテーブルバッファ
装置に関する。
本発明は、画像メモリ、この画像メモリからの画像デー
タを色情報へ変換するルックアップテーブルを備えたデ
ィスプレイ装置において、前記ルックアップテーブルに
プロセッサアクセス用にルックアップテーブルバッファ
を制御回路の制御によって書き換え用に設け、プロセッ
サのルックアップテーブルへの書き込みの負荷の軽減及
びルックアップテーブルの内容を複数種類準備可能とし
たものである。
タを色情報へ変換するルックアップテーブルを備えたデ
ィスプレイ装置において、前記ルックアップテーブルに
プロセッサアクセス用にルックアップテーブルバッファ
を制御回路の制御によって書き換え用に設け、プロセッ
サのルックアップテーブルへの書き込みの負荷の軽減及
びルックアップテーブルの内容を複数種類準備可能とし
たものである。
従来、グラフィック・ディスプレイ装置において、第3
図に示すように表示可能な色を増やすために、画像メモ
リ1の出力データ1aをそのまま色信号3aへ変換せず
、ルックアップテーブル2を介して色情報として、D/
Aコンバータ3を介して、色信号2aへ変換していた。
図に示すように表示可能な色を増やすために、画像メモ
リ1の出力データ1aをそのまま色信号3aへ変換せず
、ルックアップテーブル2を介して色情報として、D/
Aコンバータ3を介して、色信号2aへ変換していた。
ここで、画像メモリlからの情IInビットをルックア
ップテーブル用メモリのアドレス情¥Uとし、ルックア
ップテーブル用メモリのデータ長がmビットとすれば、
2mの包中から2″色が同時表示可能であった。
ップテーブル用メモリのアドレス情¥Uとし、ルックア
ップテーブル用メモリのデータ長がmビットとすれば、
2mの包中から2″色が同時表示可能であった。
従来の技術では、このルックアップテーブル2が画像メ
モリ1とD/Aコンバータ3の間に置かれているために
、ルックアップテーブル2をプロノセノサ5が書き込も
うとした場合、バスのアービトレーション(調整)が問
題となる。このアービトレーションにおいては、画像の
チラッキをなくすためにディスプレイ4の垂直帰線区間
内にプロセッサ5側がアクセス可能としている。
モリ1とD/Aコンバータ3の間に置かれているために
、ルックアップテーブル2をプロノセノサ5が書き込も
うとした場合、バスのアービトレーション(調整)が問
題となる。このアービトレーションにおいては、画像の
チラッキをなくすためにディスプレイ4の垂直帰線区間
内にプロセッサ5側がアクセス可能としている。
そのため、プロセッサ5への負荷がかかつていた。また
、このルックアップテーブル2を数枚持たせ高速に切り
換えたい場合、このテーブル2に使用するRAMを数バ
ンクに分けて置けば良いが、1280 X 1024ド
ツト以上の解像度を持って、60Hzノンインクレーズ
(非飛び越し走査)表示を実現するとなると、このRA
Mは、高速読み出し可能なものが要求され、多量に設け
る事は困難となるという問題があった。
、このルックアップテーブル2を数枚持たせ高速に切り
換えたい場合、このテーブル2に使用するRAMを数バ
ンクに分けて置けば良いが、1280 X 1024ド
ツト以上の解像度を持って、60Hzノンインクレーズ
(非飛び越し走査)表示を実現するとなると、このRA
Mは、高速読み出し可能なものが要求され、多量に設け
る事は困難となるという問題があった。
従来の問題点を解決するために、本発明は、プロセッサ
が自由にアクセス可能なルックアップテーブルバッファ
と、このルックアップテーブルバッファとルックアップ
テーブル間のデータ転送を制御する制御部から構成とし
、ルックアップテーブルの内容を複数種類準備可能とし
た。
が自由にアクセス可能なルックアップテーブルバッファ
と、このルックアップテーブルバッファとルックアップ
テーブル間のデータ転送を制御する制御部から構成とし
、ルックアップテーブルの内容を複数種類準備可能とし
た。
上記のように構成されたディスプレイ用ルックアップテ
ーブルバッファ装置において、プロセッサは、自由にル
ソクアップテーフ゛ルバッファへ書き込む、次に制御部
では、転送スタート信号と■ブランキング開始信号(垂
直帰線開始信号)を受けると、■ブランキング中にルッ
クアップテーブルバッファからルックアップテーブルへ
の転送を高速に行う。この時、制御部では、ルックアッ
プテーブル及びルックアップテーブルバッファへの;t
all tall信号を発生さ・仕る。
ーブルバッファ装置において、プロセッサは、自由にル
ソクアップテーフ゛ルバッファへ書き込む、次に制御部
では、転送スタート信号と■ブランキング開始信号(垂
直帰線開始信号)を受けると、■ブランキング中にルッ
クアップテーブルバッファからルックアップテーブルへ
の転送を高速に行う。この時、制御部では、ルックアッ
プテーブル及びルックアップテーブルバッファへの;t
all tall信号を発生さ・仕る。
また、制御部では、ルックアップテーブルバッファのバ
ンクも管理しており、所望のバンクの内容の転送ができ
る。
ンクも管理しており、所望のバンクの内容の転送ができ
る。
(実施例〕
以下、本発明の実施例を図面に基づいて説明する。第2
図において、ルックアップテーブル1ヘデータを書き込
むためには、まず、プロセッサ5は、プロセッサデータ
バス15からセレクタS2を介してバス16を経て、ル
ックアップテーブルバッファ6のバンクOにデータを書
き込む。次に、プロセッサ5は、プロセッサからの信号
26により転送スタートをかける。ここで、この転送ス
タート信号26は、■ブランキング開始信号25に同期
され、制?ffD回路10を介して、信号20となる。
図において、ルックアップテーブル1ヘデータを書き込
むためには、まず、プロセッサ5は、プロセッサデータ
バス15からセレクタS2を介してバス16を経て、ル
ックアップテーブルバッファ6のバンクOにデータを書
き込む。次に、プロセッサ5は、プロセッサからの信号
26により転送スタートをかける。ここで、この転送ス
タート信号26は、■ブランキング開始信号25に同期
され、制?ffD回路10を介して、信号20となる。
この(8号20によりDフリソプフロンプ8のクリア端
子CLを「低」レヘルにする事によって、カウンタ9の
クリア状態をはずし、印加されているクロック21によ
ってカウンタ9の内容を増加させて行く。この時、制御
回路IOでは、信号22.17によって、バス16から
バス14に流れるように、ルックアップテーブルバッフ
ァ6からルックアップテーブル2への転送用にセレクタ
S9.セレクタS2を切り換え、信号13.24をそれ
ぞれの読み出し、書き込み信号としている。そして、カ
ウンタ9の内容が転送終了アドレスに一致するとカウン
タEND信号18によって、カウンタ9のクリア信号1
9をアクティブにする。このようにして、ルックアップ
テーブルバッファ6のバンク0の内容を、ルックアップ
テーブル2への転送を終了する。
子CLを「低」レヘルにする事によって、カウンタ9の
クリア状態をはずし、印加されているクロック21によ
ってカウンタ9の内容を増加させて行く。この時、制御
回路IOでは、信号22.17によって、バス16から
バス14に流れるように、ルックアップテーブルバッフ
ァ6からルックアップテーブル2への転送用にセレクタ
S9.セレクタS2を切り換え、信号13.24をそれ
ぞれの読み出し、書き込み信号としている。そして、カ
ウンタ9の内容が転送終了アドレスに一致するとカウン
タEND信号18によって、カウンタ9のクリア信号1
9をアクティブにする。このようにして、ルックアップ
テーブルバッファ6のバンク0の内容を、ルックアップ
テーブル2への転送を終了する。
次に、バンク1の内容を転送させたい場合は、制御回路
10に対して、信号24によってバンク7指定を行い、
転送のスタートを行えば良い。
10に対して、信号24によってバンク7指定を行い、
転送のスタートを行えば良い。
第2図実施例と異なり、ルックアップテーブルバッファ
7ごとに独立した構成とすれば、プロセソサは、転送中
においても、非転送中のバンクへのアクセスが可能とな
る。
7ごとに独立した構成とすれば、プロセソサは、転送中
においても、非転送中のバンクへのアクセスが可能とな
る。
以上、本発明は、まずプロセッサのルックアップテーブ
ルへの書き込みにおいての負荷の軽減と、ルックアップ
テーブルの内容を何種類か用意でき、その交換の容易化
という効果を有する。
ルへの書き込みにおいての負荷の軽減と、ルックアップ
テーブルの内容を何種類か用意でき、その交換の容易化
という効果を有する。
第1図は、本発明のディスプレイ用のルックアップテー
ブルバッツァ装置とその周辺回路のブロック図、第2図
は、本発明の好適な一実施例の詳細ブロック図であり、
第3図は、従来のディスプレイ用のルックアップテーブ
ルとその周辺回路のブロック図である。 l・ ・・画像メモリ 1a・・・画像データ 2・・・ルックアップテーブル 2a・・・色情報 3・・・D/Aコンバーク 3a・・・色信号 4・・・ディスプレイ 5・・・プロセッサ 6・・・ルックアップテーブルバンフ77・・・制御部 8・・・ルックアップテーブルバンフ7装置9・・・カ
ウンタ 10・・・¥iI御回路 S、、S、・・・セレクタ 以上 出願人 セイコー電子工業株式会社 第1図 夜来f)’r−イズフ$イボi艷のアロ1.、り関第3
図
ブルバッツァ装置とその周辺回路のブロック図、第2図
は、本発明の好適な一実施例の詳細ブロック図であり、
第3図は、従来のディスプレイ用のルックアップテーブ
ルとその周辺回路のブロック図である。 l・ ・・画像メモリ 1a・・・画像データ 2・・・ルックアップテーブル 2a・・・色情報 3・・・D/Aコンバーク 3a・・・色信号 4・・・ディスプレイ 5・・・プロセッサ 6・・・ルックアップテーブルバンフ77・・・制御部 8・・・ルックアップテーブルバンフ7装置9・・・カ
ウンタ 10・・・¥iI御回路 S、、S、・・・セレクタ 以上 出願人 セイコー電子工業株式会社 第1図 夜来f)’r−イズフ$イボi艷のアロ1.、り関第3
図
Claims (2)
- (1)画像メモリ、前記画像メモリの画像データを受け
るルックアップテーブル、前記ルックアップテーブルの
出力を入力するD/Aコンバータ及びD/Aコンバータ
の出力を表示するディスプレイとを備えたディスプレイ
装置において、前記画像メモリからの画像データを色情
報に変換する前記ルックアップテーブルに、プロセッサ
アクセス用にルックアップテーブルバッファを前記ルッ
クアップテーブル書き換え用に具備することを特徴とす
るディスプレイ用ルックアップテーブルバッファ装置。 - (2)前記ルックアップテーブルバッファから前記ルッ
クアップテーブルへの書き換え制御をする制御部を有す
る特許請求の範囲第1項記載のディスプレイルックアッ
プテーブルバッファ装置。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP61239619A JPS6392995A (ja) | 1986-10-08 | 1986-10-08 | デイスプレイ用ルツクアツプテ−ブルバツフア装置 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP61239619A JPS6392995A (ja) | 1986-10-08 | 1986-10-08 | デイスプレイ用ルツクアツプテ−ブルバツフア装置 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| JPS6392995A true JPS6392995A (ja) | 1988-04-23 |
Family
ID=17047422
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP61239619A Pending JPS6392995A (ja) | 1986-10-08 | 1986-10-08 | デイスプレイ用ルツクアツプテ−ブルバツフア装置 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JPS6392995A (ja) |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH03119877A (ja) * | 1989-10-02 | 1991-05-22 | Canon Inc | 情報信号再生装置 |
Citations (8)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS5760374A (en) * | 1980-09-27 | 1982-04-12 | Oki Electric Ind Co Ltd | Processing method for display unit |
| JPS5866151A (ja) * | 1981-10-15 | 1983-04-20 | Matsushita Electric Works Ltd | Crtインタ−フエイス回路 |
| JPS58123138A (ja) * | 1982-01-18 | 1983-07-22 | Toshio Imao | 表示用メモリ制御方式 |
| JPS58143384A (ja) * | 1982-02-20 | 1983-08-25 | 株式会社リコー | Crtデイスプレイ装置におけるデ−タのリ−ド/ライト方式 |
| JPS6087391A (ja) * | 1983-10-20 | 1985-05-17 | 東芝オーデイオ・ビデオエンジニアリング株式会社 | 画像表示処理回路 |
| JPS60247690A (ja) * | 1984-05-24 | 1985-12-07 | 富士通株式会社 | ブリンク制御回路 |
| JPS6275586A (ja) * | 1985-09-30 | 1987-04-07 | 株式会社東芝 | カラ−グラフイツクスデイスプレイ制御装置 |
| JPS6329793A (ja) * | 1986-07-23 | 1988-02-08 | 株式会社日立製作所 | 図形処理装置 |
-
1986
- 1986-10-08 JP JP61239619A patent/JPS6392995A/ja active Pending
Patent Citations (8)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS5760374A (en) * | 1980-09-27 | 1982-04-12 | Oki Electric Ind Co Ltd | Processing method for display unit |
| JPS5866151A (ja) * | 1981-10-15 | 1983-04-20 | Matsushita Electric Works Ltd | Crtインタ−フエイス回路 |
| JPS58123138A (ja) * | 1982-01-18 | 1983-07-22 | Toshio Imao | 表示用メモリ制御方式 |
| JPS58143384A (ja) * | 1982-02-20 | 1983-08-25 | 株式会社リコー | Crtデイスプレイ装置におけるデ−タのリ−ド/ライト方式 |
| JPS6087391A (ja) * | 1983-10-20 | 1985-05-17 | 東芝オーデイオ・ビデオエンジニアリング株式会社 | 画像表示処理回路 |
| JPS60247690A (ja) * | 1984-05-24 | 1985-12-07 | 富士通株式会社 | ブリンク制御回路 |
| JPS6275586A (ja) * | 1985-09-30 | 1987-04-07 | 株式会社東芝 | カラ−グラフイツクスデイスプレイ制御装置 |
| JPS6329793A (ja) * | 1986-07-23 | 1988-02-08 | 株式会社日立製作所 | 図形処理装置 |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH03119877A (ja) * | 1989-10-02 | 1991-05-22 | Canon Inc | 情報信号再生装置 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| KR920000355B1 (ko) | 디스플레이 패널 구동장치 | |
| DE69122182T2 (de) | Bilddatensteuergerät und Anzeigesystem | |
| JPS588348A (ja) | 出力表示用メモリの制御回路 | |
| EP0525986B1 (en) | Apparatus for fast copying between frame buffers in a double buffered output display system | |
| US4591845A (en) | Character and graphic signal generating apparatus | |
| JPS6392995A (ja) | デイスプレイ用ルツクアツプテ−ブルバツフア装置 | |
| JP3030170B2 (ja) | 単純マトリクス駆動型液晶表示装置 | |
| JPS604988A (ja) | 画像表示装置 | |
| JPS62236076A (ja) | フレ−ムバツフアメモリアクセス方式 | |
| JP2506960B2 (ja) | ディスプレイ制御装置 | |
| JPS61137186A (ja) | 表示制御装置 | |
| JPS6350893A (ja) | 表示制御回路 | |
| JPS6352195A (ja) | 表示制御システム | |
| JPS6330891A (ja) | Crtコントロ−ラ | |
| JPH0378633B2 (ja) | ||
| JPS5960482A (ja) | Crt装置 | |
| JPS5968784A (ja) | ドツトマトリツクス表示パネルの駆動装置 | |
| JPS60205590A (ja) | リニアラスタアドレス発生回路 | |
| JPS59162587A (ja) | 画像表示装置 | |
| JPS62147482A (ja) | カ−ソル制御装置 | |
| JPS61264384A (ja) | 画像処理回路 | |
| JPS6352390B2 (ja) | ||
| JPS61260291A (ja) | 文字図形表示回路 | |
| JPH01243091A (ja) | 文字パターンの送出制御方法 | |
| JPS60153083A (ja) | 表示装置 |