JPH0119785B2 - - Google Patents

Info

Publication number
JPH0119785B2
JPH0119785B2 JP21341182A JP21341182A JPH0119785B2 JP H0119785 B2 JPH0119785 B2 JP H0119785B2 JP 21341182 A JP21341182 A JP 21341182A JP 21341182 A JP21341182 A JP 21341182A JP H0119785 B2 JPH0119785 B2 JP H0119785B2
Authority
JP
Japan
Prior art keywords
logic
signal
output
binary signal
gate
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP21341182A
Other languages
English (en)
Other versions
JPS59104846A (ja
Inventor
Kuniharu Hirose
Masayuki Oohama
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Oki Electric Industry Co Ltd
Original Assignee
Oki Electric Industry Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Oki Electric Industry Co Ltd filed Critical Oki Electric Industry Co Ltd
Priority to JP21341182A priority Critical patent/JPS59104846A/ja
Publication of JPS59104846A publication Critical patent/JPS59104846A/ja
Publication of JPH0119785B2 publication Critical patent/JPH0119785B2/ja
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/38Synchronous or start-stop systems, e.g. for Baudot code
    • H04L25/40Transmitting circuits; Receiving circuits
    • H04L25/49Transmitting circuits; Receiving circuits using code conversion at the transmitter; using predistortion; using insertion of idle bits for obtaining a desired frequency spectrum; using three or more amplitude levels ; Baseband coding techniques specific to data transmission systems
    • H04L25/4906Transmitting circuits; Receiving circuits using code conversion at the transmitter; using predistortion; using insertion of idle bits for obtaining a desired frequency spectrum; using three or more amplitude levels ; Baseband coding techniques specific to data transmission systems using binary codes
    • H04L25/4908Transmitting circuits; Receiving circuits using code conversion at the transmitter; using predistortion; using insertion of idle bits for obtaining a desired frequency spectrum; using three or more amplitude levels ; Baseband coding techniques specific to data transmission systems using binary codes using mBnB codes
    • H04L25/491Transmitting circuits; Receiving circuits using code conversion at the transmitter; using predistortion; using insertion of idle bits for obtaining a desired frequency spectrum; using three or more amplitude levels ; Baseband coding techniques specific to data transmission systems using binary codes using mBnB codes using 1B2B codes
    • H04L25/4912Transmitting circuits; Receiving circuits using code conversion at the transmitter; using predistortion; using insertion of idle bits for obtaining a desired frequency spectrum; using three or more amplitude levels ; Baseband coding techniques specific to data transmission systems using binary codes using mBnB codes using 1B2B codes using CMI or 2-HDB-3 code

Landscapes

  • Physics & Mathematics (AREA)
  • Spectroscopy & Molecular Physics (AREA)
  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Dc Digital Transmission (AREA)

Description

【発明の詳細な説明】 (技術分野) 本発明は、PCM信号の伝送符号として使用さ
れているCMI(Coded Mark Inversion)符号を、
NRZ信号とクロツク信号とから、簡易な論理回
路により合成するCMI符号変換回路に関するも
のである。
CMI符号は、CCITTに於いて、DRAFT
RECOMMENDATION G.703により139264
kbit/sのインターフエース符号として規定され
ているほか、近年我国においてもデイジタル同期
網局内伝送用に適する符号形式として積極的導入
が計られている。
CMI符号は、論理“0”のバイナリ信号に対
してはCMI符号として論理“01”を対応させ、
論理“1”のバイナリ信号に対してはCMI符号
として論理“11 ”又は“00”を交互に対応させるという簡易な符
号則により合成される二値符号である。
CMI符号の情報速度は、前述の符号則により
対応するバイナリ信号の情報速度o bit/second
の2倍を要する。このため、従来のCMI符号変
換回路に於ては、何らかの方法により2oHzの繰
返し周波数を有するクロツクが準備され、このク
ロツクで、合成されたCMI符号をサンプリング
することによつて波形を整形する手段が必要であ
つた。
(従来技術) 従来のCMI符号変換回路の一例を第1図に示
す。
第1図において、CMI合成器1は、o bit/
secondの情報速度を有するバイナリ信号S2及
びoHzの繰返し周波数を有するクロツク信号S
1から、CMI符号S3を合成する。一方、クロ
ツクてい倍器2は、クロツク信号S1をてい倍し
2×oの繰返し周波数を有するクロツク信号S
4をつくる。整形回路3は、CMI符号S3をク
ロツク信号S4によつてサンプリングし、波形整
形されたCMI符号S5を出力する。
CMI符号則を実現する従来のCMI合成器1の
一例を第2図に示し、第3図にそのタイムチヤー
トの一例を示す。ゲートG1は、バイナリ信号S
2が論理“1”のときにクロツク信号S1を通す
ゲートであり、ゲートG1の出力にRZ符号形式
のバイナリ信号S6を得る。フリツプフロツプF
1はRZバイナリ信号S6の立上り変化点でその
出力を反転させるトグル回路である。従つて、フ
リツプフロツプF1の出力信号S7はバイナリ信
号S2に論理“1”が現われるたびにその状態を
交互に反転する。ゲートG2は、バイナリ信号S
2が論理“1”のときにトグル回路F1の出力信
号S7を通過させるゲートであり、この出力S9
が論理“1”のバイナリ信号に対応するCMI符
号となる。またゲートG3はバイナリ信号S2が
論理“0”のときにクロツク信号S1を反転させ
て通過させるゲートであり、この出力S8が論理
“0”のバイナリ信号に対応するCMI符号とな
る。ゲートG4は以上の如くして得られた信号S
8及びS9の論理和をとり、バイナリ信号S2に
対応するCMI符号を合成するゲートである。
以上の動作をタイムチヤートに示したものが第
3図である。第3図に示す如く、以上の結果得ら
れたCMI符号S3にはグリツチ(微小時間パル
ス)GR1,GR2が発生する。このため、従来
は第1図について説明した如くクロツクてい倍回
路2及び整形回路3を付加することによりグリツ
チを除去し波形整形を行つていた。oHzの繰返
し周波数を有するクロツク信号から2oHzの繰返
し周波数を有するクロツク信号を得るためのクロ
ツクてい倍回路2としては各種の回路が考えられ
るが、安定かつ良好な2oクロツク信号を得るた
めには、回路規模の増大は避けられなかつた。
(発明の目的) 本発明は前記の欠点を解決することを目的と
し、グリツチ除去手段を付加することにより、従
来の2oクロツクによる波形整形を不要とし、
CMI符号変換回路をクロツクてい倍回路を用い
ることなしに構成したものであり、以下実施例に
ついて詳細に説明する。
(発明の構成) 第4図は本発明の実施例であり、第5図はその
タイムチヤートの一列である。第4図においてフ
リツプフロツプF2はバイナリ信号S2をクロツ
ク信号S1の1クロツク時間だけ遅延させる遅延
回路であり、その出力に1ビツト遅延されたバイ
ナリ信号S10を得る。ゲートG5は第2図にお
けるゲートG1と同様の機能を有するゲートであ
り、遅延されたバイナリ信号S10が論理“1”
のときにクロツク信号S1を通すゲートであり、
ゲートG5の出力には、RZ符号形式のバイナリ
信号S11を得る。フリツプフロツプF3は、第
2図におけるフリツプフロツプF1と同様の機能
を有し、RZバイナリ信号S11の立上り変化点
でその出力を反転させるトグル回路である。従つ
て、フリツプフロツプF3の出力信号S12は、
遅延されたバイナリ信号S10に論理“1”が現
われるたびに、その状態を交互に反転する。ゲー
トG6は第2図におけるゲートG3と同様の機能
を有するゲートであり、バイナリ信号が論理
“0”のときにクロツク信号S1を反転して通過
させるゲートであり、この出力S13が論理
“0”のバイナリ信号S10に対応するCMI符
号となる。ゲートG7はバイナリ信号S10が論
理“0”から論理“1”へ遷移することを検知す
る回路である。第3図において示した如くCMI
符号を合成する過程において、グリツチはバイナ
リ信号S2が論理“0”から論理“1”へ遷移す
る場合にのみ発生する。従つて、第4図のゲート
G7はグリツチ発生時刻検知回路としての機能を
有し、その出力信号S14はグリツチ発生を示す
信号である。ゲートG8,G9はグリツチ発生を
示す信号S14を二種類の信号に分離するための
ゲートである。第2図、第3図において示した如
く、CMI符号を合成する過程において発生する
グリツチは二種類に分類できる。第1のグリツチ
はゲートG2においてバイナリ信号の論理“1”
に対応するCMI符号を合成する際に発生するグ
リツチGR1であり、このグリツチGR1はフリ
ツプフロツプF1の状態が論理“1”から論理
“0”に遷移しかつバイナリ信号S2が論理
“0”から論理“1”に遷移する場合に発生する
ものである。第2のグリツチはゲートG4におい
て、バイナリ信号の論理“0”、に対応する
CMI符号となる出力S8とバイナリ信号の論理
“1”に対応するCMI符号となる出力S9との
論理和をとることにより、バイナリ信号S2に対
応するCMI符号を合成する際に発生するグリツ
チGR2である。このグリツチGR2は、フリツ
プフロツプF1の状態が論理“0”から論理
“1”に遷移しかつバイナリ信号S2が論理
“0”から論理“1”に遷移する場合に発生する
ものである。
従つて、第4図、第5図の実施例では、ゲート
G8,G9においてグリツチ発生を示す信号を次
のように二種類の信号に分離することにより、以
下の動作を進めている。ゲートG8はフリツプフ
ロツプF3の状態が論理“1”のときにグリツチ
発生を示す信号S14を通過させ出力信号S15
を得る。ゲートG9はフリツプフロツプF3の状
態が論理“0”のときにグリツチ発生を示す信号
S14を通し出力信号S16を得る。フリツプフ
ロツプF4は、ゲートG8の出力信号S15をク
ロツク信号S1の1/2クロツク時間だけ遅延して
フリツプフロツプF3の出力が論理“1”から論
理“0”へ遷移する時刻とバイナリ信号S10が
論理“0”から論理“1”へ遷移する時刻との一
致時刻を示す第1のグリツチ除去信号S17を発
生する。またフリツプフロツプF5は、ゲートG
9の出力信号S16をクロツク信号S1の1/2ク
ロツク時間だけ遅延してフリツプフロツプF3の
出力が論理“0”から論理“1”へ遷移する時刻
とバイナリ信号S10が論理“0”から論理
“1”へ遷移する時刻との一致時刻を示す第2の
グリツチ除去信号S18を発生する。
ゲートG10は、第2図におけるゲートG2と
類似した機能を有するゲートであり、バイナリ信
号が論理“1”の場合にフリツプフロツプF3の
出力信号S12を通過させる。この出力S19
は、バイナリ信号S10の論理“1”に対応する
CMI符号である。ここで、ゲートG10が第2
図のゲートG2と異なるところは、グリツチGR
1を除去するために、第1のグリツチ除去信号S
17が入力されて、グリツチ出力が禁止されるこ
とである。
ゲートG11は、第2図におけるゲートG4と
類似した機能を有するゲートであり、ゲートG
6,G10及びフリツプフロツプF5の出力を通
過する。フリツプフロツプF5の出力である第2
のグリツチ除去信号S18を入力するため、バイ
ナリ信号の論理“0”に対応するCMI符号とバ
イナリ信号の論理“1”に対応するCMI符号と
を合成した場合、ゲートG11の出力にはグリツ
チのないCMI符号が得られる。
(発明の効果) 以上説明したように、本発明では簡易な回路構
成により、従来CMI符号の合成過程において発
生していたグリツチを除去することができ、グリ
ツチのないCMI符号が得られる。従つて、2oの
繰返し周波数を有するクロツクで波形整形する必
要がなくなり、クロツクてい倍回路が不要とな
り、CMI符号変換回路を簡易な論理回路のみで
構成することができる。そのため、CMI符号変
換回路のLSI化にも適する。
【図面の簡単な説明】
第1図は従来のCMI符号変換回路の基本構成
図、第2図は第1図のCMI合成器の回路図、第
3図は第2図のCMI合成器の動作タイムチヤー
ト、第4図は本発明の一実施例の回路図、第5図
は第4図の動作タイムチヤートである。 F1,F2,F3,F4,F5……フリツプフ
ロツプ、G1,G2,G3,G4,G5,G6,
G7,G8,G9,G10,G11……ゲート。

Claims (1)

  1. 【特許請求の範囲】 1 oビツト/秒の速度を有するバイナリ2値
    符号を対応するoHzのクロツク信号に基づいて
    CMI符号に変換するCMI符号変換回路において、 バイナリ信号が論理“0”のときクロツク信号
    を出力する第1の手段と、 前記バイナリ信号が論理“1”のときその出力
    論理を反転する第2の手段と、 前記第2の手段の出力が論理“1”から“0”
    へ遷移しかつバイナリ信号が論理“0”から
    “1”へ遷移する状態を前もつて検出する第3の
    手段と、 前記第2の手段の出力が論理“0”から“1”
    へ遷移しかつバイナリ信号が論理“0”から
    “1”へ遷移する状態を前もつて検出する第4の
    手段と、 バイナリ信号と第2の手段の出力との論理積が
    前記第3の手段で出力を禁止される第5の手段
    と、 前記第1の手段と第4の手段及び第5の手段の
    各出力の論理和を作る第6の手段 とからなることを特徴とするCMI符号変換回路。
JP21341182A 1982-12-07 1982-12-07 Cmi符号変換回路 Granted JPS59104846A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP21341182A JPS59104846A (ja) 1982-12-07 1982-12-07 Cmi符号変換回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP21341182A JPS59104846A (ja) 1982-12-07 1982-12-07 Cmi符号変換回路

Publications (2)

Publication Number Publication Date
JPS59104846A JPS59104846A (ja) 1984-06-16
JPH0119785B2 true JPH0119785B2 (ja) 1989-04-13

Family

ID=16638780

Family Applications (1)

Application Number Title Priority Date Filing Date
JP21341182A Granted JPS59104846A (ja) 1982-12-07 1982-12-07 Cmi符号変換回路

Country Status (1)

Country Link
JP (1) JPS59104846A (ja)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6411421A (en) * 1987-07-03 1989-01-17 Fujitsu Ltd Code converting circuit

Also Published As

Publication number Publication date
JPS59104846A (ja) 1984-06-16

Similar Documents

Publication Publication Date Title
JPH03237832A (ja) データ・クロックのタイミング合わせ回路
JPH0119785B2 (ja)
JPH0630491B2 (ja) デイジタル同期回路
JPH1168861A (ja) 同時双方向送受信方法および同時双方向送受信回路
JPS59140559A (ja) バツフアレジスタ
KR100314675B1 (ko) 디지털 텔레비전의 양위상 디코더
JP2776642B2 (ja) チャタリング除去回路
KR950004542Y1 (ko) 서브코드 인터페이스 회로
JPS6314540B2 (ja)
JP2827517B2 (ja) 位相同期回路
JPH03236619A (ja) 高速用ディジタルフィルタ
JPH0193227A (ja) シグナリング挿入回路
KR900015450A (ko) 디지털 위상 동기회로
JPH01309447A (ja) 単線同期式通信方式
JPS61131655A (ja) サ−ビス符号插入制御方式
JPH04349720A (ja) A/d変換器
JPH0787379B2 (ja) Cmi符号変換回路
JP2000068800A (ja) ヒゲ防止方式及び回路
WO1994011952A1 (en) Pseudo clock extractor
JPS57207461A (en) Demodulation circuit for digital data
JPS61128653A (ja) ディジタル情報受信再生装置
JPS6352809B2 (ja)
JPH0697757B2 (ja) 多重化方式
JPH05327513A (ja) 信号変換装置
JPS63198431A (ja) 補助信号伝送方法