JPH0131760B2 - - Google Patents

Info

Publication number
JPH0131760B2
JPH0131760B2 JP6344082A JP6344082A JPH0131760B2 JP H0131760 B2 JPH0131760 B2 JP H0131760B2 JP 6344082 A JP6344082 A JP 6344082A JP 6344082 A JP6344082 A JP 6344082A JP H0131760 B2 JPH0131760 B2 JP H0131760B2
Authority
JP
Japan
Prior art keywords
output
data
signal
control data
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP6344082A
Other languages
English (en)
Other versions
JPS58179096A (ja
Inventor
Takashi Saeki
Osamu Akiba
Yoshiharu Suzuki
Motoharu Terada
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Electric Works Co Ltd
Original Assignee
Matsushita Electric Works Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Works Ltd filed Critical Matsushita Electric Works Ltd
Priority to JP6344082A priority Critical patent/JPS58179096A/ja
Publication of JPS58179096A publication Critical patent/JPS58179096A/ja
Publication of JPH0131760B2 publication Critical patent/JPH0131760B2/ja
Granted legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G08SIGNALLING
    • G08CTRANSMISSION SYSTEMS FOR MEASURED VALUES, CONTROL OR SIMILAR SIGNALS
    • G08C25/00Arrangements for preventing or correcting errors; Monitoring arrangements
    • G08C25/02Arrangements for preventing or correcting errors; Monitoring arrangements by signalling back receiving station to transmitting station

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Selective Calling Equipment (AREA)

Description

【発明の詳細な説明】 本発明は遠隔制御装置に関するものである。
従来、この種の遠隔制御装置は第1図に示すよ
うになつており、主操作盤1と複数の端末器2と
が一対の信号線3を介して接続されており、主操
作盤1から各端末器2を順次呼出して被呼出端末
器2に制御データDCを伝送するとともに、端末
器2にて受信された制御データDCを端末器2か
ら外部装置4に出力するようになつていた。主操
作盤1から各端末器2に伝送される伝送信号VS
は時分割多重信号であり、第2図に示すフオーマ
ツトの信号である。図中、STはスタート同期パ
ルス、DAは端末器2を呼出すアドレスデータ、
DCは制御データ、Wは返送待機期間TWを設定す
る返送待機信号であり、端末器2から主操作盤1
に返送される返送データDBは返送待機期間TW
伝送され、また、端末器2から外部装置1への制
御データDCの伝送はデータバス5を介してパラ
レルデータとして送られ、端末器2と外部装置4
との間にはデータのやり取りのタイミングを示す
状態信号を伝送するための制御線6a,6bが設
けられており、制御線6aにて外部装置4が制御
データDCを受け取ることができるレデイ状態に
あることを示すレデイ信号RDYが端末器2に送
られ、制御線6bにて制御データDCを出力した
ことを示すデータ出力信号STBが外部装置4に
送られる。
以下、主操作盤1が端末器2を介して外部装置
4に制御データDCを伝送する手順を説明する。
まず最初に、主操作盤1は外部装置4がレデイ
状態にあるかどうかを確認する。すなわち、主操
作盤1は端末器2を呼出し、制御データDCを送
らずに外部装置4から出力されるレデイ信号
RDYが返送データDBとして返送されるか否かを
確認する。次に、レデイ信号RDYが返送された
(RDY=1)場合、主操作盤1は外部装置4が制
御データDCを受取ることができる状態にあるも
のと判断してその端末器2を再度呼出して制御デ
ータDCを伝送する。このとき端末器2は受信し
た制御データDCを出力するとともにデータ出力
信号STBを出力する。外部装置4はデータ出力
信号STBを受けて端末器2から出力される制御
データDCを受取り、制御データDCに基いて負荷
を制御する。一方、レデイ信号RDYが返送され
なかつた(RDY=0)場合、一定時間待つた後
上記手順をくり返す。
以上のように、このような従来例にあつては、
主操作盤4から端末器2を介して外部装置4に制
御データを伝送する場合において、端末器2を少
くとも2回呼出す必要があり、伝送効率が悪く、
大量のデータを送る場合には時間がかかるという
欠点があつた。本発明は上記の欠点を解決するこ
とを目的とするものである。
以下、実施例について図を用いて説明する。第
3図は本発明一実施例の端末器2を示すものであ
り、全体構成は第1図従来例と同一である。図
中、10は受信返信回路であり、伝送信号VS
受信してアドレスデータDAと端末器2に割付け
られた固有アドレスとが一致したとき被呼出端末
器2になつたことを示すアクセス信号ACを出力
するとともに、そのアドレスデータに続く制御デ
ータDCを取込んで出力端子OUTに出力する。ま
た入力端子INに入力される返送データDBを返送
待機期間TWに主操作盤1へ返送する。11は受
信返信回路10から出力される制御データDC
ラツチするラツチ回路であり、アクセス信号AC
にてデータをラツチする。12はラツチ回路11
に制御データDCがラツチされかつ外部装置4か
らレデイ信号RDYが出力されたときデータ出力
信号STBを出力するタイミング制御回路であり、
アンド回路A1,A2,A3、インバータ回路I1、2
個のノア回路N1,N2よりなるR−Sフリツプフ
ロツプF1およびカウンタデコーダ回路CDにて形
成され、約100μsecのデータ出力信号STBを出力
する。13は制御データDCが外部装置4へ出力
されたかどうかを示す出力確認信号を形成
する確認回路であり、オア回路OR、アンド回路
A4,A5、インバータI2、DフリツプフロツプF2
F3およびノア回路N3,N4よりなるS−Rフリツ
プフロツプF4にて形成されており、出力確認信
号は受信、返信回路10の入力端子INに返
送データDBとして入力され端末器2から主操作
盤1に出力確認信号を返送するようになつ
ている。
以下、実施例の動作について具体的に説明す
る。いま、出力確認回路13のDフリツプフロツ
プF3の出力QがLレベルでがHレベルのとき、
すなわちラツチ回路10に制御データDCがセツ
トされていることを示すセツト信号STが“O”
のとき、受信返信回路10にて受信された制御デ
ータDCがアクセス信号ACによつてラツチ回路1
0にラツチされる。このとき、同時にDフリツプ
フロツプF3が反転してセツト信号STが“1”、出
力確認信号が“1”にセツトされる。一方、
セツト信号STが“1”のとき、アクセス信号AC
によつて出力確認信号が“0”となるが、
ラツチ回路11には新しい制御データDCは取込
まれない。また、このときDフリツプフロツプ
F3は反転せずセツト信号STは“1”のままであ
る。次に、セツト信号STと外部装置4から出力
されるレデイ信号RDYが同時に“1”になると、
タイミング制御回路12から制御データDCが出
力されたことを示すデータ出力信号
(100μsec)が出力され、このデータ出力信号
STBの終了(立上り)と同時にセツト信号STが
“0”になる。ここに、端末器2から主操作盤1
に返送される返送データDBは出力確認信号
となつているので、主操作盤1では返送データ
DBとして返送される出力確認信号が“0”
のとき、制御データDCが端末器2に受取られて
おらず、外部装置4に出力されていないものと判
断して次回の伝送信号VSにて同一の制御データ
DCを再送すれば良いことになる。この場合、外
部装置4から端末器2を見た場合、制御データ
DC、レデイ信号RDYおよびデータ出力信号
の送受は従来例と全く同一となつている。
本発明は上述のように構成されており、受信さ
れた制御データをラツチするラツチ回路と、ラツ
チ回路に制御データがラツチされかつ外部装置か
らレデイ信号が出力されたときデータ出力信号を
出力するタイミング制御回路と、制御データが外
部装置へ出力されたかどうかを示す出力確認信号
を形成する確認回路とを端末器に設け、端末器か
ら主操作盤に出力確認信号を返送データとして返
送するようにしたものであり、主操作盤では返送
データとして返送される出力確認信号に基いて制
御データが端末器を介して外部装置に伝送された
かどうかを判別し、外部装置に制御データが伝送
されていないことを示す出力確認信号が返送され
たときのみ、端末器を再度呼出して同一の制御デ
ータを再送するようになつているので、外部装置
のデータ処理速度が早いと、殆んどの場合制御デ
ータを再送する必要がなくなり、少なくとも2回
以上端末器を呼出して制御データを伝送するよう
になつていた従来例に比べて伝送効率がはるかに
向上し、伝送速度を約2倍にすることができると
いう利点がある。
【図面の簡単な説明】
1図は従来例の概略構成図、第2図は同上の動
作説明図、第3図は本発明一実施例の要部回路図
である。 1は主操作盤、2は端末器、4は外部装置、1
1はラツチ回路、12はタイミング制御回路、1
3は確認回路である。

Claims (1)

    【特許請求の範囲】
  1. 1 主操作盤から複数の端末器を順次サイクリツ
    クに呼出して被呼出端末器に制御データを伝送す
    るとともに、端末器にて受信された制御データを
    端末器から外部装置に出力するようにして成る遠
    隔制御装置において、受信された制御データをラ
    ツチするラツチ回路と、ラツチ回路に制御データ
    がラツチされかつ外部装置からレデイ信号が出力
    されたときデータ出力信号を出力するタイミング
    制御回路と、制御データが外部装置へ出力された
    かどうかを示す出力確認信号を形成する確認回路
    とを端末器に設け、端末器から主操作盤に出力確
    認信号を返送データとして返送するようにして成
    ることを特徴とする遠隔制御装置。
JP6344082A 1982-04-15 1982-04-15 遠隔制御装置 Granted JPS58179096A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP6344082A JPS58179096A (ja) 1982-04-15 1982-04-15 遠隔制御装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP6344082A JPS58179096A (ja) 1982-04-15 1982-04-15 遠隔制御装置

Publications (2)

Publication Number Publication Date
JPS58179096A JPS58179096A (ja) 1983-10-20
JPH0131760B2 true JPH0131760B2 (ja) 1989-06-27

Family

ID=13229319

Family Applications (1)

Application Number Title Priority Date Filing Date
JP6344082A Granted JPS58179096A (ja) 1982-04-15 1982-04-15 遠隔制御装置

Country Status (1)

Country Link
JP (1) JPS58179096A (ja)

Also Published As

Publication number Publication date
JPS58179096A (ja) 1983-10-20

Similar Documents

Publication Publication Date Title
EP0153328B1 (en) Data conference arrangement
JPH0638600B2 (ja) ローカルエリアネットワークシステム
JPS5991527A (ja) バス優先制御方式
US5155727A (en) Method of coupling a data transmitter unit to a signal line and apparatus for performing the invention
JPH0131760B2 (ja)
JPS58225756A (ja) 直列デ−タ通信装置
JPS6223503B2 (ja)
JPS59207763A (ja) デ−タ伝送回線のル−プ式全二重通信方式
JPS59204341A (ja) 通信システム
JPH0244179B2 (ja)
JPS58175341A (ja) メツセ−ジ再送方式
JPH0246147Y2 (ja)
JP3212365B2 (ja) ネットワークにおける多重化局の勧誘方式
JP2922541B2 (ja) メッセージ伝送方式
JPS63202154A (ja) シリアル通信方式
JPS6326758A (ja) 動的ポ−リングによるパケツト通信装置
JPS589618B2 (ja) デ−タ伝送方式
JPS6212233A (ja) 共用チヤネルアクセス制御方式
JPS6325732B2 (ja)
JPH02226829A (ja) 双方向通信方式
JPH01144741A (ja) ループ式通信システム
JPH02162860A (ja) 主局対複数従局間の交信方法
JPS5952329A (ja) デ−タ端末装置
JPH07250084A (ja) データ伝送装置
JPS6227582B2 (ja)