JPH0334151U - - Google Patents
Info
- Publication number
- JPH0334151U JPH0334151U JP6320989U JP6320989U JPH0334151U JP H0334151 U JPH0334151 U JP H0334151U JP 6320989 U JP6320989 U JP 6320989U JP 6320989 U JP6320989 U JP 6320989U JP H0334151 U JPH0334151 U JP H0334151U
- Authority
- JP
- Japan
- Prior art keywords
- request
- memory
- access
- address
- arbitration
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000012790 confirmation Methods 0.000 claims 3
- 230000004044 response Effects 0.000 claims 1
- 238000010586 diagram Methods 0.000 description 2
- 230000007704 transition Effects 0.000 description 1
Landscapes
- Multi Processors (AREA)
Description
第1図は本考案の一実施例のブロツク図、第2
図は第1図の動作を説明するためのタイミングチ
ヤート、第3図は本考案の調停回路の状態遷移図
、第4図a、第4図bは従来の調停を説明するタ
イミングチヤートである。 1……メモリコントローラ、2……要求調停回
路、3……調停結果退避レジスタ、4……アドレ
スカウンタ、5……アドレスパス、6……マルチ
プレクサ。
図は第1図の動作を説明するためのタイミングチ
ヤート、第3図は本考案の調停回路の状態遷移図
、第4図a、第4図bは従来の調停を説明するタ
イミングチヤートである。 1……メモリコントローラ、2……要求調停回
路、3……調停結果退避レジスタ、4……アドレ
スカウンタ、5……アドレスパス、6……マルチ
プレクサ。
Claims (1)
- 【実用新案登録請求の範囲】 複数のマイクロプロセツサから共有メモリへの
メモリアクセスによりいずれか一つのマイクロプ
ロセツサの実行を許可する共有メモリの調停回路
において、 複数のマイクロプロセツサのいずれかの要求を
認めたかを表示する要求確認信号の入力により当
該マイクロプロセツサのメモリアクセスを実行す
るメモリコントロール信号出力と、割込可信号出
力及び一つのアクセス終了を表示するアクセス終
了信号出力を有するメモリコントローラと、 複数のメモリアクセス要求信号を入力したとき
前記メモリコントローラからのアクセス終了信号
が終了表示でなくとも前記割込可信号が有効であ
れば前記複数のメモリアクセス要求信号のうち要
求を認めた優先順の上位の要求を出力する前記要
求確認信号と、要求を認めない下位の要求を出力
する調停結果と、中断した下位の要求の存在を表
示する退避フラグを有し、かつ退避フラグの表示
中に前記優先順位上位の要求のメモリアクセス終
了を示す前記メモリコントローラからのアクセス
終了信号の入力により前記調停結果を入力する要
求調停回路と、 前記要求調停回路からの調停結果を一時退避し
て前記要求調停回路へ出力する調停結果退避レジ
スタと、 メモリアクセスのアドレスを生成するアドレス
カウンタと、優先順位の上位の要求のメモリアク
セスがあつたときに前記アドレスカウンタのアド
レス生成を中断した状態で当該要求のアドレス生
成するアドレスパスと、前記アドレスカウンタ又
はアドレスパスを切替えてアドレスパスを得るマ
ルチプレクサとを有することを特徴とする共有メ
モリの調停回路。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP6320989U JPH0334151U (ja) | 1989-06-01 | 1989-06-01 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP6320989U JPH0334151U (ja) | 1989-06-01 | 1989-06-01 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| JPH0334151U true JPH0334151U (ja) | 1991-04-03 |
Family
ID=31593054
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP6320989U Pending JPH0334151U (ja) | 1989-06-01 | 1989-06-01 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JPH0334151U (ja) |
-
1989
- 1989-06-01 JP JP6320989U patent/JPH0334151U/ja active Pending
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JPH0354375B2 (ja) | ||
| JPH0334151U (ja) | ||
| JPH01142061U (ja) | ||
| JPS5925258B2 (ja) | プロセツサ制御システム | |
| JPS59229662A (ja) | 共有メモリ制御回路 | |
| JPS61126350U (ja) | ||
| US5497481A (en) | Microcomputer computer system having plural programmable timers and preventing memory access operations from interfering with timer start requests | |
| JPS6213689B2 (ja) | ||
| JP2612715B2 (ja) | アドレスバス制御装置 | |
| JPH0374751A (ja) | 入出力制御装置 | |
| JPS60263395A (ja) | マイクロ・プロセツサ | |
| JPS5844426Y2 (ja) | プロセッサ間情報転送装置 | |
| JPH0644178A (ja) | 割込み制御装置 | |
| JPS6452062U (ja) | ||
| JPH02143660U (ja) | ||
| JPS63155254A (ja) | 情報処理装置 | |
| JPH0214152U (ja) | ||
| JPS6130148U (ja) | 共有メモリつきマルチプロセツサ | |
| JPS598060A (ja) | マイクロ・プロセツサ | |
| JPS6418348U (ja) | ||
| JPS59123030A (ja) | デ−タ処理装置 | |
| JPS6057851U (ja) | デ−タ転送装置 | |
| JPH01147446U (ja) | ||
| JPS63733A (ja) | プログラム実行処理方式 | |
| JPS63127361A (ja) | デ−タ処理装置 |