JPH04367113A - ロールオフフィルタ装置 - Google Patents
ロールオフフィルタ装置Info
- Publication number
- JPH04367113A JPH04367113A JP3142916A JP14291691A JPH04367113A JP H04367113 A JPH04367113 A JP H04367113A JP 3142916 A JP3142916 A JP 3142916A JP 14291691 A JP14291691 A JP 14291691A JP H04367113 A JPH04367113 A JP H04367113A
- Authority
- JP
- Japan
- Prior art keywords
- filter
- roll
- signal
- buffer circuit
- switched capacitor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/02—Details ; arrangements for supplying electrical power along data transmission lines
- H04L25/05—Electric or magnetic storage of signals before transmitting or retransmitting for changing the transmission rate
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Networks Using Active Elements (AREA)
- Dc Digital Transmission (AREA)
- Filters That Use Time-Delay Elements (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【0001】
【産業上の利用分野】本発明は、時分割多重化方式を使
用した伝送装置におけるロールオフフィルタ装置に関す
る。
用した伝送装置におけるロールオフフィルタ装置に関す
る。
【0002】
【従来の技術】図3は従来のロールオフフィルタ装置の
構成を示している。図3において、1はデータ入力端子
であり、スイッチ2に接続されている。3および4はデ
ータバッファであり、スイッチ2を介してデータ入力端
子1に接続され、スイッチ5を介してフィルタ7に接続
されている。6はランプパターンジェネレータであり、
スイッチ5を介してフィルタ7に接続されている。8は
信号出力端子であり、フィルタ7に接続されている。
構成を示している。図3において、1はデータ入力端子
であり、スイッチ2に接続されている。3および4はデ
ータバッファであり、スイッチ2を介してデータ入力端
子1に接続され、スイッチ5を介してフィルタ7に接続
されている。6はランプパターンジェネレータであり、
スイッチ5を介してフィルタ7に接続されている。8は
信号出力端子であり、フィルタ7に接続されている。
【0003】一方、fi /M(M:整数)の周波数を
有する信号が、それぞれデータバッファ3,4およびラ
ンプパターンジェネレータ6に導びかれ、fi とfo
の周波数を有する信号が、各データバッファ3,4に
導びかれている。
有する信号が、それぞれデータバッファ3,4およびラ
ンプパターンジェネレータ6に導びかれ、fi とfo
の周波数を有する信号が、各データバッファ3,4に
導びかれている。
【0004】次に上記従来例の動作について説明する。
データ入力端子1に印加された伝送レートfi b/s
のディジタルデータは、スイッチ2によりデータバッフ
ァ3または4にfi /Mの周期で交互に入力される。 このデータは、スイッチ5によりf0 の速度かつfi
/Mの周期で交互に取り出され、さらにランプパター
ンジェネレータ6により前後にランプ信号が付加されて
フィルタ7に送り出され、信号出力端子8から送出され
る。この場合の入出力波形を図4に示す。
のディジタルデータは、スイッチ2によりデータバッフ
ァ3または4にfi /Mの周期で交互に入力される。 このデータは、スイッチ5によりf0 の速度かつfi
/Mの周期で交互に取り出され、さらにランプパター
ンジェネレータ6により前後にランプ信号が付加されて
フィルタ7に送り出され、信号出力端子8から送出され
る。この場合の入出力波形を図4に示す。
【0005】このように、上記従来のロールオフフィル
タ装置でも、ロールオフフィルタで帯域制限されたバー
スト状の信号を生成することができる。
タ装置でも、ロールオフフィルタで帯域制限されたバー
スト状の信号を生成することができる。
【0006】
【発明が解決しようとする課題】しかしながら、上記従
来のロールオフフィルタ装置では、データバッファ3お
よび4の2系統が必要であり、またフィルタ7をスイッ
チドキャパシタフィルタまたはディジタルフィルタ等で
実現しようとすると、信号帯域が広いために多大な消費
電力を要するという問題があった。
来のロールオフフィルタ装置では、データバッファ3お
よび4の2系統が必要であり、またフィルタ7をスイッ
チドキャパシタフィルタまたはディジタルフィルタ等で
実現しようとすると、信号帯域が広いために多大な消費
電力を要するという問題があった。
【0007】本発明は、このような従来の問題を解決す
るものであり、回路構成が小形簡単で消費電力の少ない
優れたロールオフフィルタ装置を提供することを目的と
する。
るものであり、回路構成が小形簡単で消費電力の少ない
優れたロールオフフィルタ装置を提供することを目的と
する。
【0008】
【課題を解決するための手段】本発明は、上記目的を達
成するために、FIFO型のバッファ回路と、バースト
信号の立ち上がり立ち下がり信号パターンを供給するラ
ンプパターンジェネレータと、スイッチドキャパシタフ
ィルタ等のロールオフ特性を有する低周波・低消費電力
形のフィルタと、バケットブリゲードデバイス等のシリ
アル形のアナログ蓄積素子とを備えたものである。
成するために、FIFO型のバッファ回路と、バースト
信号の立ち上がり立ち下がり信号パターンを供給するラ
ンプパターンジェネレータと、スイッチドキャパシタフ
ィルタ等のロールオフ特性を有する低周波・低消費電力
形のフィルタと、バケットブリゲードデバイス等のシリ
アル形のアナログ蓄積素子とを備えたものである。
【0009】
【作用】したがって、本発明によれば、バッファ回路が
一つで済むので、回路を小形簡単にできるとともに、フ
ィルタを低周波で動作させることができるので、消費電
力の低減を図ることができる。
一つで済むので、回路を小形簡単にできるとともに、フ
ィルタを低周波で動作させることができるので、消費電
力の低減を図ることができる。
【0010】
【実施例】図1は本発明の一実施例の構成を示すもので
ある。図1において、11はデータ入力端子であり、F
IFO(ファーストイン・ファーストアウト)形のバッ
ファ回路12に接続されている。13はランプパターン
ジェネレータであり、スイッチ14を介してスイッチド
キャパシタフィルタ15に接続されている。16はバケ
ットブリゲードデバイス(BBD)であり、スイッチド
キャパシタフィルタ15に接続されるとともに、信号出
力端子17に1接続されている。
ある。図1において、11はデータ入力端子であり、F
IFO(ファーストイン・ファーストアウト)形のバッ
ファ回路12に接続されている。13はランプパターン
ジェネレータであり、スイッチ14を介してスイッチド
キャパシタフィルタ15に接続されている。16はバケ
ットブリゲードデバイス(BBD)であり、スイッチド
キャパシタフィルタ15に接続されるとともに、信号出
力端子17に1接続されている。
【0011】一方、周波数fi /M(M:整数)の信
号がバッファ回路12およびランプパターンジェネレー
タ13に、周波数fi の信号がバッファ回路12に、
周波数f1 の信号がバッファ回路12およびバケット
ブリゲードデバイス16に、周波数Nf1 (N:整数
)の信号がスイッチドキャパシタフィルタ15に、周波
数f0 の信号がバケットブリゲードデバイス16にそ
れぞれ供給されている。
号がバッファ回路12およびランプパターンジェネレー
タ13に、周波数fi の信号がバッファ回路12に、
周波数f1 の信号がバッファ回路12およびバケット
ブリゲードデバイス16に、周波数Nf1 (N:整数
)の信号がスイッチドキャパシタフィルタ15に、周波
数f0 の信号がバケットブリゲードデバイス16にそ
れぞれ供給されている。
【0012】次に上記実施例の動作について図2を参照
して説明する。データ入力端子11から入力した図2の
aに示す伝送レートfi を有するデータ信号は、バッ
ファ回路12に周波数fi で取り込まれ、周波数f1
(f1 >fi )でスイッチ14を介してスイッチ
ドキャパシタフィルタ15へ送り出される。またバッフ
ァ回路12の回路出力にできたデータの隙間には、ラン
プパターンジェネレータ13で発生したランプパターン
が挿入される。この時の信号波形を図2のbに示す。
して説明する。データ入力端子11から入力した図2の
aに示す伝送レートfi を有するデータ信号は、バッ
ファ回路12に周波数fi で取り込まれ、周波数f1
(f1 >fi )でスイッチ14を介してスイッチ
ドキャパシタフィルタ15へ送り出される。またバッフ
ァ回路12の回路出力にできたデータの隙間には、ラン
プパターンジェネレータ13で発生したランプパターン
が挿入される。この時の信号波形を図2のbに示す。
【0013】次に、この信号bは、伝送レートf1 に
対応したロールオフフィルタ特性を有するスイッチドキ
ャパシタフィルタ15でろ波され、伝送レートf1 で
バケットブリゲードデバイス16に送り込まれる。次に
バケットブリゲードデバイス16では、図2のcに示す
ように1フレーム分のデータとその前後のランプ信号が
蓄積された信号が、周波数f0 (f1 <f0 )で
吐き出され、信号出力端子17に送出される。
対応したロールオフフィルタ特性を有するスイッチドキ
ャパシタフィルタ15でろ波され、伝送レートf1 で
バケットブリゲードデバイス16に送り込まれる。次に
バケットブリゲードデバイス16では、図2のcに示す
ように1フレーム分のデータとその前後のランプ信号が
蓄積された信号が、周波数f0 (f1 <f0 )で
吐き出され、信号出力端子17に送出される。
【0014】このように、上記実施例によれば、データ
入力端子11からのデータ入力をバッファ回路12に一
時蓄積し、より高速に取り出し、スイッチ14によりそ
の隙間にランプパターンジェネレータ13からのランプ
信号を挿入し、この信号をスイッチドキャパシタ15に
よるロールオフフィルタでろ波し、さらにバケットブリ
ゲードデバイス16に送って一時蓄積し、それを所望の
信号レートで取り出して信号出力端子17から出力する
ので、小形簡単な回路構成でかつ低消費電力で帯域制限
したバースト信号を生成することができる。
入力端子11からのデータ入力をバッファ回路12に一
時蓄積し、より高速に取り出し、スイッチ14によりそ
の隙間にランプパターンジェネレータ13からのランプ
信号を挿入し、この信号をスイッチドキャパシタ15に
よるロールオフフィルタでろ波し、さらにバケットブリ
ゲードデバイス16に送って一時蓄積し、それを所望の
信号レートで取り出して信号出力端子17から出力する
ので、小形簡単な回路構成でかつ低消費電力で帯域制限
したバースト信号を生成することができる。
【0015】
【発明の効果】本発明は、上記実施例から明らかなよう
に、データバッファが1つで済むので、回路を小形簡単
にすることができるという効果を有する。また、ロール
オフ特性を有するフィルタを低速で動作させることがで
きるので、消費電力の低減を図ることができるという効
果を有する。
に、データバッファが1つで済むので、回路を小形簡単
にすることができるという効果を有する。また、ロール
オフ特性を有するフィルタを低速で動作させることがで
きるので、消費電力の低減を図ることができるという効
果を有する。
【図1】本発明の一実施例におけるロールオフフィルタ
装置の概略ブロック図
装置の概略ブロック図
【図2】同装置における各部の波形を示す図
【図3】従
来のロールオフフィルタ装置の概略ブロック図
来のロールオフフィルタ装置の概略ブロック図
【図4】同従来装置における各部の波形を示す図
11 データ入力端子
12 バッファ回路(FIFO)
13 ランプパターンジェネレータ
14 スイッチ
15 スイッチドキャパシタフィルタ16 バケッ
トブリゲードデバイス(BBD)17 信号出力端子
トブリゲードデバイス(BBD)17 信号出力端子
Claims (2)
- 【請求項1】 FIFO形のバッファ回路と、バース
ト信号の立ち上がり立ち下がり信号パターンを供給する
ランプパターンジェネレータと、ロールオフ特性を有す
る低周波・低消費電力形のフィルタと、入力と出力の転
送レートが可変できるシリアル形のアナログ蓄積素子と
を備えたロールオフフィルタ装置。 - 【請求項2】 フィルタがスイッチドキャパシタフィ
ルタであり、シリアル形のアナログ蓄積素子がバケット
ブリゲードデバイスである請求項1記載のロールオフフ
ィルタ装置。
Priority Applications (4)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP3142916A JPH04367113A (ja) | 1991-06-14 | 1991-06-14 | ロールオフフィルタ装置 |
| US07/894,610 US5297074A (en) | 1991-06-14 | 1992-06-05 | Roll-off filter apparatus |
| EP92109945A EP0518370B1 (en) | 1991-06-14 | 1992-06-12 | Roll-off filter apparatus |
| DE69207820T DE69207820T2 (de) | 1991-06-14 | 1992-06-12 | "Roll-off" Filtergerät |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP3142916A JPH04367113A (ja) | 1991-06-14 | 1991-06-14 | ロールオフフィルタ装置 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| JPH04367113A true JPH04367113A (ja) | 1992-12-18 |
Family
ID=15326610
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP3142916A Pending JPH04367113A (ja) | 1991-06-14 | 1991-06-14 | ロールオフフィルタ装置 |
Country Status (4)
| Country | Link |
|---|---|
| US (1) | US5297074A (ja) |
| EP (1) | EP0518370B1 (ja) |
| JP (1) | JPH04367113A (ja) |
| DE (1) | DE69207820T2 (ja) |
Families Citing this family (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US5734384A (en) * | 1991-11-29 | 1998-03-31 | Picker International, Inc. | Cross-referenced sectioning and reprojection of diagnostic image volumes |
| US5694556A (en) * | 1995-06-07 | 1997-12-02 | International Business Machines Corporation | Data processing system including buffering mechanism for inbound and outbound reads and posted writes |
| GB2396778A (en) * | 2002-12-23 | 2004-06-30 | Synad Technologies Ltd | Method and device for prefetching frames |
Citations (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS6290017A (ja) * | 1985-10-16 | 1987-04-24 | Hitachi Ltd | デイジタルロ−ルオフフイルタ |
| JPS6319103A (ja) * | 1986-07-11 | 1988-01-26 | 有限会社 睦道研究所 | 座席ベルトのバックル |
| JPH01264441A (ja) * | 1988-04-15 | 1989-10-20 | Fujitsu Ltd | ロールオフフイルタ |
| JPH0250631A (ja) * | 1988-05-27 | 1990-02-20 | Mitel Corp | パルス波形整形器および整形方法 |
Family Cites Families (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| GB1429802A (en) * | 1972-03-16 | 1976-03-31 | Matsushita Electric Industrial Co Ltd | Ghost signal cancellation system |
| US4110835A (en) * | 1977-08-31 | 1978-08-29 | International Business Machines Corporation | Bucket brigade circuit for signal scaling |
| JPS57201351A (en) * | 1981-06-03 | 1982-12-09 | Nec Corp | Digital burst signal communicating system |
| JPS60173916A (ja) * | 1984-02-20 | 1985-09-07 | Nec Corp | スイッチド・キャパシタ・フィルタ |
-
1991
- 1991-06-14 JP JP3142916A patent/JPH04367113A/ja active Pending
-
1992
- 1992-06-05 US US07/894,610 patent/US5297074A/en not_active Expired - Fee Related
- 1992-06-12 EP EP92109945A patent/EP0518370B1/en not_active Expired - Lifetime
- 1992-06-12 DE DE69207820T patent/DE69207820T2/de not_active Expired - Fee Related
Patent Citations (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS6290017A (ja) * | 1985-10-16 | 1987-04-24 | Hitachi Ltd | デイジタルロ−ルオフフイルタ |
| JPS6319103A (ja) * | 1986-07-11 | 1988-01-26 | 有限会社 睦道研究所 | 座席ベルトのバックル |
| JPH01264441A (ja) * | 1988-04-15 | 1989-10-20 | Fujitsu Ltd | ロールオフフイルタ |
| JPH0250631A (ja) * | 1988-05-27 | 1990-02-20 | Mitel Corp | パルス波形整形器および整形方法 |
Also Published As
| Publication number | Publication date |
|---|---|
| EP0518370A1 (en) | 1992-12-16 |
| DE69207820T2 (de) | 1996-08-14 |
| DE69207820D1 (de) | 1996-03-07 |
| US5297074A (en) | 1994-03-22 |
| EP0518370B1 (en) | 1996-01-24 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JPS60130235A (ja) | デ−タ・音声伝送装置 | |
| JPS62501046A (ja) | 分周器 | |
| JPH04367113A (ja) | ロールオフフィルタ装置 | |
| CA2113606A1 (en) | Transversal Filter Capable of Processing an Input Signal of High Data Rate | |
| JPS63139415A (ja) | クロック信号マルチプレクサ | |
| JP3110349B2 (ja) | フレームアライナ回路 | |
| JPS6046158A (ja) | 受信信号の選別回路 | |
| JP3666251B2 (ja) | デジタルフィルタ回路 | |
| JP2891602B2 (ja) | ディジタル・シンセサイザ | |
| JP2579569B2 (ja) | Daコンバータ | |
| JPH01117585A (ja) | フイールドオフセットサブサンプリング装置 | |
| JPS58181346A (ja) | デ−タ多重化回路 | |
| JPS61205023A (ja) | D/a変換出力のグリツチ除去回路 | |
| JPS6238717B2 (ja) | ||
| JPS6119298U (ja) | 遅延装置 | |
| JP2001285031A (ja) | デジタルフィルタ | |
| JPH0787341B2 (ja) | 送信用フィルタ装置 | |
| JPS58213541A (ja) | デ−タ分離回路 | |
| JPH02159177A (ja) | 画像入力装置 | |
| JPH08195654A (ja) | クロック再生回路 | |
| JPH0787438B2 (ja) | 受信メモリ回路 | |
| JPH04230136A (ja) | 位相ジッタを低減するための装置 | |
| RU2172554C2 (ru) | Дельта-кодек | |
| JP2809518B2 (ja) | Nrz型パルストレーンからタイミング情報を再発生する方法及び装置 | |
| JPH04160821A (ja) | パルス幅変調装置 |