JPS5831004B2 - 電源制御方式 - Google Patents

電源制御方式

Info

Publication number
JPS5831004B2
JPS5831004B2 JP56155409A JP15540981A JPS5831004B2 JP S5831004 B2 JPS5831004 B2 JP S5831004B2 JP 56155409 A JP56155409 A JP 56155409A JP 15540981 A JP15540981 A JP 15540981A JP S5831004 B2 JPS5831004 B2 JP S5831004B2
Authority
JP
Japan
Prior art keywords
switch
power
local
switched
power control
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP56155409A
Other languages
English (en)
Other versions
JPS5856114A (ja
Inventor
隆信 鹿野
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP56155409A priority Critical patent/JPS5831004B2/ja
Publication of JPS5856114A publication Critical patent/JPS5856114A/ja
Publication of JPS5831004B2 publication Critical patent/JPS5831004B2/ja
Expired legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING OR CALCULATING; COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Direct Current Feeding And Distribution (AREA)
  • Small-Scale Networks (AREA)
  • Power Sources (AREA)
  • Remote Monitoring And Control Of Power-Distribution Networks (AREA)

Description

【発明の詳細な説明】 本発明は、計算機のシステム電源制御装置とCPU、チ
ャネル等の各本体装置又は周辺装置の電源制御部との間
のインタフェース信号を改良した電源制御方式に関する
従来この種のインタフェース信号には本体装置の電源制
御部(Unit Power Control : U
PC)又は周辺装置の電源制御部(P eripher
alPower Control ; P P C)か
らシステム電源制御装置(System Power
Control : S P C) ヘ上記制御部がロ
ーカルのときに送信する割込信号がある。
これは第1図に示すUPC(またはPPCであるが、以
下UPCを例にする)10のリモート/ローカル切替ス
イッチ11がローカル(LOCAL;L)側に切替えら
れたとき発生する。
即ちスイッチ11がL側に閉じるとナントゲートは入力
がグランドに落されてH(・・イ)レベルの出力を生じ
、これがローカルを示す信号となって5PC20へ送ら
れる。
このローカル状態では本体装置の電源制御は5PC20
かも切離され、UPCIO側で自己の装置の電源投入、
切断が可能となる(投入、切断スイッチは図示せず)。
これに対し、切替スイッチ11をリモート (REMOTE ; R’)側に切替えると本体装置の
電源投入、切断は5PC20によって遠隔制御される。
UPCloから送られるローカル割込み信号は、本体装
置の電源は自己の制御下に入ったことを示すもので、通
常本体装置の電源はSPCの制御下にあるから、このよ
うな状態は本体装置が作業者により補修を受ける状態に
あるなど特殊な状態である。
本体装置の電源制御部(UPC)10からの信号はロー
カル信号だけでなく電源異常信号(ALARM)等もあ
り、また1台の5PC20に複数台のUPCまたはPP
Cが接続されるので、5PC20は常時スキャンしなが
らこれらを監視している。
そして、ある装置例えばUPCIOかもローカル信号が
送出されるとアンドゲートA1、オアゲートOR1の出
力が1”となり、これが割込信号IRQとなる。
ここで5PC20は一旦スキャンを停止する。
しかし、ローカル信号はUPCloのスイッチ11がロ
ーカル側に切替ったままなので以後も”1”として入力
し、オアゲ−)OR1の出力は°゛1”のまま、つまり
割込信号IRQは出されたま\である。
これでは、他のの装置からの割込みを検出できないので
、1つの割込みを受付げたらそのアンドゲートA1 の
マスク信号MASKを0”として該ゲートの出力を強制
的に′O”にする。
そして、この後スキャンを再開すれば他装置からの割込
みを監視できる(他のゲートAn等のマスク信号MAS
Kは1”のままである)。
なお割込みを受付けると、その割込みを発した装置の情
報を汲いあげる操作が行なわれ、それにより本例ではU
PCloがローカルに切換ったことが検知され、ディス
プレイに表示等される。
ところがこの様な制御方式であると、UPCloでスイ
ッチ11をリモート側Rに切替えてもその情報は割込み
信号IRQをあげることにはならない。
つまり、ゲートA1の出力はマスク信号MA S Kに
より強制的に0”に抑えられているので、UPCIOの
出力が′1”(ローカル)からO”(リモート)に切替
ってもゲートA1の出力は“0”のま匁であるからであ
る。
この問題を解決するには5PC20で定期的にゲートA
1 のマスクを解除することが考えられるが、これでは
その間他装置の監視が中断するので好ましくない。
またスイッチ11がローカルLのま呈である場合は、何
度も割込みをあげてその状態を検知に行くことになって
無駄が多い。
本発明は、システム電源制御装置側でローカル信号をマ
スクすることな(各電源制御部側のリモート/ローカル
切替えを監視でき、しかもローカル時の電源投入時およ
び切断時点をも監視可能とするものである。
本発明は、本体装置または周辺装置の電源制御部に電源
スィッチおよびリモート/ローカル切替スイッチを設け
、そして該切替スイッチをリモート側に切替えている期
間中前記装置の電源の投入、切断はシステム電源制御装
置によって遠隔制御され、また前記装置でローカルに電
源の投入、切断を行なうときは該切替スイッチをローカ
ル側に切替えて該電源スィッチを操作する電源制御方式
において、前記装置にローカルで該装置の電源投入及び
切断を行なうとき一時的に閉じるノンロック電源投入ス
イッチおよび同切断スイッチを設け、そして前記切替ス
イッチをローカル側に切替えている期間に、該電源投入
スイッチまたは切断スイッチが動作したとき一時的にパ
ルスを発生し、これを前記システム電源制御装置側へ送
出して割込み信号を生じさせることを特徴とするが、以
下図示の実施例を参照しながらこれを詳細に説明する。
第2図は本発明の一実施例で、第1図と同一部分には同
一符号を付しである。
UPCloはその操作パネル部にロック式のリモート/
ローカル切替スイッチ11とノンロック式の電源投入ス
イッチ12および電源切断スイッチ13を備える。
スイッチ11をローカル側りに切替えるとインバータ■
1の出力は°l”となる。
これは前述したローカル信号であるが、本発明ではこれ
を直接5PC20側へ転送しない。
つまり、スイッチ11をローカル側りに切替えただけで
は何も送出せず、アントゲ−)Aの出力条件の1つを満
たすだけである。
このような状態でUPCまたはPPCの電源をローカル
で投入すると、スイッチ12が一時的にオンとなってそ
の期間だけインバータI2の出力が”1”となり、また
電源を切断するとスイッチ13が一時的にオンとなって
その期間たけインバータ■3の出力が1”となり、これ
らはオアゲートOR2を通ってアンドゲートAに加わり
、該ゲートを”1”出力状態にする。
これはUPC,SPC間信号線を通して5PC20側へ
転送される。
該出力は5PC20でフリップフロップ(ラッチ)FF
、をセットし、オアゲー)OR1の出力IRQを”1”
として卯1込みをあげる。
この割込みが検出されると図示しない回路でフリップフ
ロップFF、 はリセット(R8T )される。
この状態が第1図と異なるのはフリップフロップFF1
をセットしたパルス状の電源投入信号は既に消失してお
り、またSRフリップフロップであるから次にUPCl
oかも再びパルスが到来すれば自動的に該フリップフロ
ップFF、は再びセットされるという点である。
リセット信号R8Tは第1図のマスク信号MASKのよ
うに持続性は不要であり、フリップフロップFF、は次
のトリガを待機する。
この状態を維持するのに、第1図のマスク解除のように
マスク信号MASKをHレベルに戻すという特別の操作
をする必要はなく、UPCloかもパルス状の電源切断
信号が入力すれば直ちにフリップフロップFF、はセッ
トされる。
以上述べたことから明らかなように本発明によれば、S
PC側で信号を受けたらこれは、UPCまたはPPC側
がリモートからローカルに切替わりしかもその電源が実
際に投入された又は遮断されたということを知ることが
でき、ローカルからリモートに切換っているのか否かは
マスクを解除してみなげれば分らないというようなこと
はない。
なお実施例の各部はリレーを用いても構成できる。
【図面の簡単な説明】
第1図は計算機システムにおける従来の電源制御方式の
説明図、第2図は本発明の一実施例を示す説明図である
。 図中、10は電源制御部、11はリモート/ローカル切
替スイッチ、12は電源投入スイッチ、13は電源切断
スイッチ、Aはアンドゲート、20はシステム電源制御
装置である。

Claims (1)

    【特許請求の範囲】
  1. 1 本体装置または周辺装置の電源制御部に電源スィッ
    チおよびリモート/ローカル切替スイッチを設け、そし
    て該切替スイッチをリモート側に切替えている期間中前
    記装置の電源の投入、切断はシステム電源制御装置によ
    って遠隔制御され、また前記装置でローカルに電源の投
    入、切断を行なうときは該切替スイッチをローカル側に
    切替えて該電源スィッチを操作する電源制御方式におい
    て、前記装置にローカルで該装置の電源投入及び切断を
    行なうとき一時的に閉じるノンロック電源投入スイッチ
    および同切断スイッチを設け、そして前記切替スイッチ
    をローカル側に切替えている期間に、該電源投入スイッ
    チまたは切断スイッチが動作したとき一時的にパルスを
    発生し、これを前記システム電源制御装置側へ送出して
    割込み信号を生じさせることを特徴とする電源制御方式
JP56155409A 1981-09-30 1981-09-30 電源制御方式 Expired JPS5831004B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP56155409A JPS5831004B2 (ja) 1981-09-30 1981-09-30 電源制御方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP56155409A JPS5831004B2 (ja) 1981-09-30 1981-09-30 電源制御方式

Publications (2)

Publication Number Publication Date
JPS5856114A JPS5856114A (ja) 1983-04-02
JPS5831004B2 true JPS5831004B2 (ja) 1983-07-02

Family

ID=15605347

Family Applications (1)

Application Number Title Priority Date Filing Date
JP56155409A Expired JPS5831004B2 (ja) 1981-09-30 1981-09-30 電源制御方式

Country Status (1)

Country Link
JP (1) JPS5831004B2 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0334801U (ja) * 1989-08-09 1991-04-05

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6069932A (ja) * 1983-09-26 1985-04-20 Matsushita Electric Ind Co Ltd 伝送制御方法
JPS60106243A (ja) * 1983-11-14 1985-06-11 Matsushita Electric Ind Co Ltd 伝送制御方法
JPS6375811A (ja) * 1986-09-18 1988-04-06 Fujitsu Ltd 電子装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0334801U (ja) * 1989-08-09 1991-04-05

Also Published As

Publication number Publication date
JPS5856114A (ja) 1983-04-02

Similar Documents

Publication Publication Date Title
JPS5831004B2 (ja) 電源制御方式
JPH02242469A (ja) 対向装置監視方式
JP4202480B2 (ja) マルチポートコントローラ、このマルチポートコントローラを有した複合系計算機システムの自動運転制御装置、およびこの自動運転制御装置を有した複合系計算機システム
JP2596879Y2 (ja) 監視制御システム
JP2686024B2 (ja) クロック制御方式
JP2546386B2 (ja) 二重化装置
JPS6340923A (ja) デ−タ処理システムにおける電源制御方式
JPS60691B2 (ja) 電子計算機システムの電源制御方式
JPH03156515A (ja) システムリセツト回路方式
JPS5942330B2 (ja) 電源制御装置
JPH05324001A (ja) 計装制御用バックアップ操作器
JPS59127130A (ja) 電子計算機の電源制御方式
JP2592676B2 (ja) 系切り替え方式
JPS5844258B2 (ja) 電子制御装置の割込み制御方式
JPH01120653A (ja) 異常回復処理方式
JPS61195418A (ja) 電源投入切断制御装置
KR970066802A (ko) 퍼스널컴퓨터의 전력제어방법 및 그 장치
KR19990040595A (ko) 전원장치
JPH10143130A (ja) 監視制御システムの省エネルギ化対策装置
JPH0353644A (ja) オンラインスコープ
JPH0537471A (ja) 二重化光送信装置
JPH039416A (ja) 電源制御方式
JPH03164955A (ja) 割込み制御方式
JPS6143318A (ja) 電源制御方式
JPH03263102A (ja) 制御機器