JPS6232736A - 誤り保護回路 - Google Patents
誤り保護回路Info
- Publication number
- JPS6232736A JPS6232736A JP60172591A JP17259185A JPS6232736A JP S6232736 A JPS6232736 A JP S6232736A JP 60172591 A JP60172591 A JP 60172591A JP 17259185 A JP17259185 A JP 17259185A JP S6232736 A JPS6232736 A JP S6232736A
- Authority
- JP
- Japan
- Prior art keywords
- error
- signal
- output
- signal line
- error protection
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000005540 biological transmission Effects 0.000 claims abstract description 25
- 238000012544 monitoring process Methods 0.000 claims description 2
- 238000010586 diagram Methods 0.000 description 6
- 230000001360 synchronised effect Effects 0.000 description 3
- 230000000694 effects Effects 0.000 description 1
- 230000008054 signal transmission Effects 0.000 description 1
Landscapes
- Detection And Prevention Of Errors In Transmission (AREA)
- Dc Digital Transmission (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
(産業上の利用分野)
本発明はディジタル伝送装置に使用される誤り保護回路
に関し、特に短時間に変化しない直流レベル信号の伝送
路での誤りの保護に関する。
に関し、特に短時間に変化しない直流レベル信号の伝送
路での誤りの保護に関する。
(従来の技術)
従来、斯かる伝送路の誤りに対、する保護回路としては
、シフトレジスタを用い、あらかじめ設定された回数に
わたってデータ情報が変化した状態が連続したときに限
って、出力状態が変化するように構成した誤り保護回路
が公知である0 第3図は、従来技術による誤り保護回路の一例を示すブ
ロック図である。第3図において、31はシフトレジス
タ、32〜35はそれぞれD形フリップフロップ、36
〜39はそれぞれNANDゲート、40はR8形フリッ
プフロップである。
、シフトレジスタを用い、あらかじめ設定された回数に
わたってデータ情報が変化した状態が連続したときに限
って、出力状態が変化するように構成した誤り保護回路
が公知である0 第3図は、従来技術による誤り保護回路の一例を示すブ
ロック図である。第3図において、31はシフトレジス
タ、32〜35はそれぞれD形フリップフロップ、36
〜39はそれぞれNANDゲート、40はR8形フリッ
プフロップである。
第3図において、信号線301上にはデータが入力され
、信号線302上にはデータに同期したクロツクが入力
されている。例えば、受信部に伝送されてきたディジタ
ル信号はフレームを構成し、フレーム内には情報信号が
挿入されて同期が確立されているものとする。この場合
、信号線301上のデータは同期状態にあって、信号#
302上のクロツクによりディジタル信号パルス列から
読出されるデータに相当する。シフトレジスタ31は4
個のD形フリップフロップ32〜35によって構成され
、その各出力の論理積の反転をNANDゲート36,3
7によって求めている。NANDゲー1−36,37の
出力はNANDゲー)38.39によって構成されるR
8形フリクプフロクプ40に入力され、信号lN303
上に出力信号を送出する。
、信号線302上にはデータに同期したクロツクが入力
されている。例えば、受信部に伝送されてきたディジタ
ル信号はフレームを構成し、フレーム内には情報信号が
挿入されて同期が確立されているものとする。この場合
、信号線301上のデータは同期状態にあって、信号#
302上のクロツクによりディジタル信号パルス列から
読出されるデータに相当する。シフトレジスタ31は4
個のD形フリップフロップ32〜35によって構成され
、その各出力の論理積の反転をNANDゲート36,3
7によって求めている。NANDゲー1−36,37の
出力はNANDゲー)38.39によって構成されるR
8形フリクプフロクプ40に入力され、信号lN303
上に出力信号を送出する。
シフトレジスタ31は4個のD形フリップフロップ32
〜35によって構成されるため、ディジタル信号パルス
列から読出される信号の変化した状態が4回連続した場
合にはR8形フリップ70ツブ40の出力状態が変化す
る。
〜35によって構成されるため、ディジタル信号パルス
列から読出される信号の変化した状態が4回連続した場
合にはR8形フリップ70ツブ40の出力状態が変化す
る。
(発明が解決しようとする問題点)
上述した従来の伝送路に対する誤り保護回路は、ディジ
タル信号の伝送で伝送路における直流的変化の誤り率が
太きいときに、その誤り情報の読込みによる出力情報の
誤りを防止できると云う利点を有するが、伝送される信
号が変化したときには、変化した情報が出力信号とじて
出力されるまでにシフトレジスタ回路の段数だけの遅延
をしてしまうと云う欠点があった。
タル信号の伝送で伝送路における直流的変化の誤り率が
太きいときに、その誤り情報の読込みによる出力情報の
誤りを防止できると云う利点を有するが、伝送される信
号が変化したときには、変化した情報が出力信号とじて
出力されるまでにシフトレジスタ回路の段数だけの遅延
をしてしまうと云う欠点があった。
本発明の目的は、誤り保護手段に誤り計数手段と選択手
段とを追加し、伝送路の誤り率に応じて誤り保護手段へ
の入力データか、あるいは誤り保護手段からの出力かを
選択することにより上記欠点を除去し、伝送路の誤り率
が小さいときには伝送される信号の変化に対して遅延を
含まずに追従でき、いっぽう誤り率が大きいときには誤
り情報の誤込みによる出力情報の誤りを誤り保護手段に
よって防止できるように構成した誤り保護回路を提供す
ることにある。
段とを追加し、伝送路の誤り率に応じて誤り保護手段へ
の入力データか、あるいは誤り保護手段からの出力かを
選択することにより上記欠点を除去し、伝送路の誤り率
が小さいときには伝送される信号の変化に対して遅延を
含まずに追従でき、いっぽう誤り率が大きいときには誤
り情報の誤込みによる出力情報の誤りを誤り保護手段に
よって防止できるように構成した誤り保護回路を提供す
ることにある。
(問題点を解決するための手段)
本発明による誤り保護回路は誤り計数手段と、誤り保護
手段と、選択手段とを具備して構成したものである。
手段と、選択手段とを具備して構成したものである。
誤り計数手段は、伝送路の誤りを監視するためのもので
ある。
ある。
誤り保護手段は、伝送路の誤りlこよる誤り情報の読込
みに起因する出力情報の誤りを防止するだめのものであ
る。
みに起因する出力情報の誤りを防止するだめのものであ
る。
選択手段は誤り保護回路の出力情報と誤り保護手段の入
力情報とを入力とし、誤り計数手段の出力情報に応じて
入力情報か、あるいは出力情報かを選択するためのもの
である。
力情報とを入力とし、誤り計数手段の出力情報に応じて
入力情報か、あるいは出力情報かを選択するためのもの
である。
(実施例)
次に、本発明について図面を参照して説明する0
第1図は、本発明による誤り保護回路の一実施例を示す
ブロック図である。第1図において誤り保護回路は誤り
計数手段11と、選択手段12と、従来の誤り保護回路
と同様な構成を有する誤り保護手段13とから構成され
る。
ブロック図である。第1図において誤り保護回路は誤り
計数手段11と、選択手段12と、従来の誤り保護回路
と同様な構成を有する誤り保護手段13とから構成され
る。
第1図において、信号1s101上で受信されたディジ
タルパルス列から読出されたデータは、伝送路の誤りに
よる出力情報の誤りを防止する誤り保護手段13へ入力
される。信号a102上の出力信号と信号線101上の
入力信号とは選択手段12へ入力され、誤り計数手段1
1の出力状態により選択手段12は上記のいずれかを選
択する。伝送路の誤りが大きいときには信号線102上
の信号が選択され、誤りが小さいときには信号線101
上の信号が選択される。
タルパルス列から読出されたデータは、伝送路の誤りに
よる出力情報の誤りを防止する誤り保護手段13へ入力
される。信号a102上の出力信号と信号線101上の
入力信号とは選択手段12へ入力され、誤り計数手段1
1の出力状態により選択手段12は上記のいずれかを選
択する。伝送路の誤りが大きいときには信号線102上
の信号が選択され、誤りが小さいときには信号線101
上の信号が選択される。
第2図は、第1図に示す誤り保護回路の詳細例を示すブ
ロック図である。第2図において、21は誤り計数手段
と、22はSR形ラフリップフロップ23.24はそれ
ぞれNANDゲート、25はR8形アリツブフロップ、
26は選択手段、27〜30はそれぞれD形フリップ7
0ツブ、41.42はそれぞれNANDゲートである。
ロック図である。第2図において、21は誤り計数手段
と、22はSR形ラフリップフロップ23.24はそれ
ぞれNANDゲート、25はR8形アリツブフロップ、
26は選択手段、27〜30はそれぞれD形フリップ7
0ツブ、41.42はそれぞれNANDゲートである。
第2図において、誤り保護回路は誤り計数手段21と、
シフトレジスタ22と、NANDゲート23.24と、
R,8形フリツプフロツプ25と、選択手段26とから
構、成される。誤り計数手段21は伝送路の誤り率を監
視しており、誤り率が設定値を越えると出力状態が変化
する。
シフトレジスタ22と、NANDゲート23.24と、
R,8形フリツプフロツプ25と、選択手段26とから
構、成される。誤り計数手段21は伝送路の誤り率を監
視しており、誤り率が設定値を越えると出力状態が変化
する。
シフトレジスタ22は4個のD形フリップフロップ27
〜30から構成される。信号線201上のデータならび
に信号線202上のクロックは、第3図のデータおよび
クロックと同等である。
〜30から構成される。信号線201上のデータならび
に信号線202上のクロックは、第3図のデータおよび
クロックと同等である。
データに同期したクロックにより、信号線201上のデ
ータかシフトレジスタ22へ読込まれる。
ータかシフトレジスタ22へ読込まれる。
シフトレジスタ22を構成する各り形フリップフロップ
27〜30の出力Q、Qを、それぞれNANDゲー)2
3.24に加えて論理積の反転を求め、その出力を2個
のNANDゲート41゜42によって構成されるR8形
フリップフロップ25に入力する。信号線201上のデ
ータの状態変化が4回連続するとR8形フリップフロッ
プ25の出力が変化し、信号線203上の信号の状態が
変化する。伝送路の誤り率が小さい場合(こは誤り計数
手段から信号線203上に出力された信号は1H”(高
)レベルであるとし、このとき選択手段26から信号線
206上に出力された信号は、信号線204上の信号が
直接出力される。誤り率が大きくなって設定値を越える
と、誤り計数手段21から信号線203へ出力される信
号は”L’(低)レベルに変化し、選択手段26から信
号線206へ出力される信号はR8形フリップフロップ
25の出力が直接送出される0 (発明の効果) 以上説明したように本発明は、誤り保護手段に計数手段
上選択手段とを追加し、伝送路の誤り率に応じて誤り保
―手段へ入力データか、あるいは誤り保護手段の出力か
を選択することにより、伝送路における誤り率が小さい
ときには伝送されるデータの変化に対して遅延すること
がなく出力が応答ごき、誤り率が大きいときには伝送路
の誤りにより誤り情報の出力を防止できると云う効果が
ある。
27〜30の出力Q、Qを、それぞれNANDゲー)2
3.24に加えて論理積の反転を求め、その出力を2個
のNANDゲート41゜42によって構成されるR8形
フリップフロップ25に入力する。信号線201上のデ
ータの状態変化が4回連続するとR8形フリップフロッ
プ25の出力が変化し、信号線203上の信号の状態が
変化する。伝送路の誤り率が小さい場合(こは誤り計数
手段から信号線203上に出力された信号は1H”(高
)レベルであるとし、このとき選択手段26から信号線
206上に出力された信号は、信号線204上の信号が
直接出力される。誤り率が大きくなって設定値を越える
と、誤り計数手段21から信号線203へ出力される信
号は”L’(低)レベルに変化し、選択手段26から信
号線206へ出力される信号はR8形フリップフロップ
25の出力が直接送出される0 (発明の効果) 以上説明したように本発明は、誤り保護手段に計数手段
上選択手段とを追加し、伝送路の誤り率に応じて誤り保
―手段へ入力データか、あるいは誤り保護手段の出力か
を選択することにより、伝送路における誤り率が小さい
ときには伝送されるデータの変化に対して遅延すること
がなく出力が応答ごき、誤り率が大きいときには伝送路
の誤りにより誤り情報の出力を防止できると云う効果が
ある。
第1図は、本発明による誤り保護回路の一実施例を示す
ブロック図である。 第2図は、第1図に示す誤り保護回路の詳細例を示すブ
ロック図である。 第3図は、従来技術による誤り保護回路の一例を示すブ
ロック図である。 11.21・・・誤り計数手段 12.26・・・選択手段 13・・・誤り保護手段 22.31・・・シフトレジスタ 23.24.37〜39,41,42・・・NANDゲ
ート
ブロック図である。 第2図は、第1図に示す誤り保護回路の詳細例を示すブ
ロック図である。 第3図は、従来技術による誤り保護回路の一例を示すブ
ロック図である。 11.21・・・誤り計数手段 12.26・・・選択手段 13・・・誤り保護手段 22.31・・・シフトレジスタ 23.24.37〜39,41,42・・・NANDゲ
ート
Claims (1)
- 伝送路の誤りを監視するための誤り計数手段と、前記伝
送路の誤りによる誤り情報の読込みに起因する出力情報
の誤りを防止するための誤り保護手段と、前記誤り保護
回路の出力情報と前記誤り保護手段の入力情報とを入力
とし、前記誤り計数手段の出力状態に応じて前記入力情
報か、あるいは前記出力情報かを選択するための選択手
段とを具備して構成したことを特徴とする誤り保護回路
。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP60172591A JPS6232736A (ja) | 1985-08-06 | 1985-08-06 | 誤り保護回路 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP60172591A JPS6232736A (ja) | 1985-08-06 | 1985-08-06 | 誤り保護回路 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| JPS6232736A true JPS6232736A (ja) | 1987-02-12 |
Family
ID=15944685
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP60172591A Pending JPS6232736A (ja) | 1985-08-06 | 1985-08-06 | 誤り保護回路 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JPS6232736A (ja) |
-
1985
- 1985-08-06 JP JP60172591A patent/JPS6232736A/ja active Pending
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JPH01144738A (ja) | ウインドウ法同期保護回路 | |
| JPS6232736A (ja) | 誤り保護回路 | |
| JPH04178047A (ja) | スキュー補償方式 | |
| JPS61243527A (ja) | ビツトバツフア回路 | |
| JP2644112B2 (ja) | Fifo試験診断回路 | |
| JPH0370314A (ja) | クロック断検出回路 | |
| JPH0546105Y2 (ja) | ||
| JPS5943860B2 (ja) | フレ−ム同期信号検出回路 | |
| KR920007076B1 (ko) | Pcm디코더의 동기 보호회로 | |
| JPH0497660A (ja) | 同期信号発生装置 | |
| JPH01290013A (ja) | 非同期クロツク選択同期化回路 | |
| JPH04298133A (ja) | フレーム同期回路 | |
| JP2606458Y2 (ja) | 信号レベル監視回路 | |
| JP2572734B2 (ja) | シリアルデータの表示回路 | |
| KR0183777B1 (ko) | 칼라벌스트 위상틀어짐 검출장치 | |
| KR970017445A (ko) | 브이시알(vcr) 테이프의 콘트롤 신호 듀티 판정 회로 | |
| JPS60245334A (ja) | デジタル信号再生装置 | |
| JPH01232441A (ja) | パリティ計数回路 | |
| JPS62104337A (ja) | フレ−ムパルスの検出回路 | |
| JPH05236026A (ja) | デジタル信号監視回路 | |
| JPS58175469U (ja) | 位相差測定装置 | |
| JPS60126918A (ja) | Ν列パルス検出回路 | |
| JPH071602B2 (ja) | フレ−ム同期検出方式 | |
| JPS61154336A (ja) | N列パルス検出回路 | |
| JPH01311615A (ja) | バイナリデータ保持回路 |