JPH0126545B2 - - Google Patents

Info

Publication number
JPH0126545B2
JPH0126545B2 JP57125541A JP12554182A JPH0126545B2 JP H0126545 B2 JPH0126545 B2 JP H0126545B2 JP 57125541 A JP57125541 A JP 57125541A JP 12554182 A JP12554182 A JP 12554182A JP H0126545 B2 JPH0126545 B2 JP H0126545B2
Authority
JP
Japan
Prior art keywords
emitter
collector
base
region
transistor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP57125541A
Other languages
English (en)
Other versions
JPS5916367A (ja
Inventor
Tadashi Saito
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
JIDO KEISOKU GIJUTSU KENKYUKUMIAI
Original Assignee
JIDO KEISOKU GIJUTSU KENKYUKUMIAI
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by JIDO KEISOKU GIJUTSU KENKYUKUMIAI filed Critical JIDO KEISOKU GIJUTSU KENKYUKUMIAI
Priority to JP57125541A priority Critical patent/JPS5916367A/ja
Publication of JPS5916367A publication Critical patent/JPS5916367A/ja
Publication of JPH0126545B2 publication Critical patent/JPH0126545B2/ja
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/60Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D10/00 or H10D18/00, e.g. integration of BJTs
    • H10D84/645Combinations of only lateral BJTs

Landscapes

  • Bipolar Transistors (AREA)
  • Bipolar Integrated Circuits (AREA)

Description

【発明の詳細な説明】 本発明はトランジスタの構造に関するもので、
特に、ベース及びエミツタ、コレクタの引き出し
用電極の構造に特徴を有するマルチトランジスタ
の構造に関するものである。
単一のエミツタ―ベース―コレクタ構造ではな
く、複数のエミツタ―ベースを形成することによ
つてトランジスタの特性を向上させることが考え
られている。この場合にコレクタ埋込み層のない
構造とするとコレクタ領域の抵抗が大きくなるた
めに、良好な伝達特性を得にくくなる。従来、一
般に用いられるマルチエミツタトランジスタにお
いては、複数の分離したベース拡散領域にそれぞ
れエミツタ拡散領域を形成し、それらのベース拡
散領域の下方にコレクタ埋込み層を形成したもの
が知られている。これによつて電流特性の伸びを
良くすることが考えられている。
上記のように、埋込み層を用いることのできる
マルチトランジスタにおいては、良好な伝達特性
を得ることが可能となるが、埋込み層の形成が容
易なエピタキシアル構造ではない、誘電体分離構
造、SOS構造のようなトランジスタにおいては埋
込み層の形成が困難となり、満足な特性を得るこ
とが難しくなる。
本発明は、上記のような問題を解決して、埋込
み層のない構造においてマルチトランジスタの特
性を向上させることを目的とするものである。特
に、薄膜トランジスタとして、誘電体分離、SOS
構造に適したマルチトランジスタを得ることを目
的とする。
埋込み層を用いない誘電体分離によるマルチト
ランジスタとして、ベース領域の周囲に高濃度層
を形成してこれにコレクタ引出し用電極を接続す
るものが提案されている。本発明は、このような
構造のマルチトランジスタの構造の改良に関する
ものである。
本発明によるマルチトランジスタは、複数のベ
ース拡散領域内にそれぞれエミツタ拡散領域を形
成するとともに、ベース拡散領域の周囲に高濃度
に不純物がドープされたコレクタ引出し用の拡散
層を形成した構造で、ベース引出し用電極、コレ
クタ引出し用電極、エミツタ引出し用電極に次の
ような特徴を有するものである。第一に、ベース
引出し用電極を引き出す方向と、コレクタ引出し
用電極及びエミツタ引出し用電極を引き出す方向
とが逆方向となつている点である。第二に、エミ
ツタ引出し用電極は拡散抵抗領域の一端に接続さ
れ、他端からまた引き出されるとともに、この拡
散抵抗領域とコレクタ引出し用電極とが絶縁層を
介して交差している点である。
以下、図面に従つて、本発明の実施例につき説
明する。
第1図は、本発明によるマルチトランジスタの
一例を示す平面図である。ある導電型のシリコン
基板に複数の反対導電型の拡散領域が形成されこ
れがベース領域11となる。したがつて、このベ
ース領域の周囲のある導電型の基板はコレクタ領
域12となる。ベース領域11の中にある導電型
の不純物を拡散した領域が形成されてエミツタ領
域13となる。ベース領域11を取り囲むコレク
タ領域には、ある導電型の不純物が高濃度にドー
プされたコレクタ引出し用拡散層14が形成され
ている。ベース領域11はそれぞれベース引出し
用電極15にオーム性接続されて引き出される。
同様に、エミツタ領域13はエミツタ引出し用電
極16に、コレクタ引出し用拡散層14はコレク
タ引出し用電極17に接続されている。
第2図は、第1図に示したマルチトランジスタ
のX―X′断面図である。これで明らかなように、
ある、半導体基板に反対導電型の不純物がドープ
された拡散領域を形成してこれをベース領域11
とし、次にベース領域内にある導電型の不純物が
ドープされてエミツタ領域13が拡散される。更
にある導電型の不純物が高濃度にドープされたコ
レクタ引出し用拡散層14が形成されて、同じ基
板の表面部分に複数のエミツタ、ベース、及びコ
レクタを有するトランジスタが形成される。複数
のエミツタ、ベース、コレクタはそれぞれ、エミ
ツタ引出し用電極16、ベース引出し用電極1
5、コレクタ引出し用電極17に接続されて同じ
信号伝送路に接続されている。
第1図に示されているように、複数本の引出し
用電極はそれぞれ同一領域に接続されているもの
同士が同じ方向に接続されており、コレクタ領域
の外側において接続されている。すなわち、ベー
ス引出し用電極15は絶縁層上を図の左側に引き
出されて接続されており、同様にコレクタ引出し
用電極17は図の右側に引き出されて接続されて
いる。エミツタ引出し用電極16は、ベース引出
し用電極15と反対の方向、すなわちコレクタ引
出し用電極17と同じ方向に引き出される。
上記のように、複数のエミツタ引出し用電極1
6と複数のコレクタ引出し用電極17とが同じ方
向に引き出される場合には、電極を交差させなけ
ればならなくなる。そこで、本発明によるマルチ
トランジスタにおいては、第1図に示すように、
拡散抵抗領域18を形成してこれにエミツタ引出
し用電極16を接続する。すなわち、第3図に示
すように、基板と反対導電型の不純物をドープし
た拡散抵抗領域18が形成されて、その一端にエ
ミツタ引出し用電極16が接続され、他端には信
号を取り出すための電極が形成される。拡散抵抗
領域18の表面にはSiO2などの絶縁層19が形
成され、その上にコレクタ引出し用電極17が配
線される。
本発明によるマルチトランジスタの等価回路を
第4図に示す。信号の流れはベースBからエミツ
タEという方向となる。すなわち、それぞれのト
ランジスタのベースに印加される信号に従つてエ
ミツタから信号が得られるようになるもので、エ
ミツタには抵抗が接続されたことになる。
本発明によるマルチトランジスタにおいては、
信号の伝播遅延を考慮して、ベースとエミツタを
逆方向に引き出しており、しかも、コレクタとエ
ミツタを前記のような手段によつて交差させてい
る。これによつて電流集中を抑圧できるという効
果だけでなく、直流的なベース・エミツタ間の電
圧の分配が良好となるとともに、交流的な信号の
伝播遅延が揃うために高周波特性の伸びが生じ
る。したがつて、第5図に示すように、応答特性
も入力信号aに対して出力信号bが得られるよう
になる。従来の出力信号cに比較して忠実にパル
ス波形を再現できるようになつている。このよう
な特性は、従来の単一のコレクタを用いた構造の
トランジスタでは得ることができない。また、エ
ミツタを拡散抵抗層に接続して交差しているの
で、帰還効果によつて電流分配の均一化が行なわ
れる利点もある。なお拡散抵抗領域18はアルミ
等の配線層を用いた多層配線によつて構成しても
よいことは当然である。
【図面の簡単な説明】
第1図は本発明によるマルチトランジスタの一
例の平面図、第2図はその側面断面図、第3図は
同じく部分正面断面図であり、第4図は本発明に
よるマルチトランジスタの等価回路図、第5図は
その応答特性図を示す。 11…ベース領域、12…コレクタ領域、13
…エミツタ領域、14…コレクタ引出し用拡散
層、15…ベース引出し用電極、16…エミツタ
引出し用電極、17…コレクタ引出し用電極、1
8…拡散抵抗領域、19…絶縁層。

Claims (1)

    【特許請求の範囲】
  1. 1 複数のベース拡散領域内にそれぞれエミツタ
    拡散領域が形成され、該ベース拡散領域の周囲に
    コレクタ引き出し用高濃度拡散領域を形成したマ
    ルチトランジスタにおいて、複数のエミツタ及び
    コレクタの電極の引き出し方向とベースの電極の
    引き出し方向が逆方向となるように電極が形成さ
    れ、かつ、エミツタ引き出し電極は抵抗領域を介
    して引き出され、該抵抗領域とコレクタ引き出し
    電極が絶縁層を介して交差したことを特徴とする
    マルチトランジスタ。
JP57125541A 1982-07-19 1982-07-19 マルチトランジスタ Granted JPS5916367A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP57125541A JPS5916367A (ja) 1982-07-19 1982-07-19 マルチトランジスタ

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP57125541A JPS5916367A (ja) 1982-07-19 1982-07-19 マルチトランジスタ

Publications (2)

Publication Number Publication Date
JPS5916367A JPS5916367A (ja) 1984-01-27
JPH0126545B2 true JPH0126545B2 (ja) 1989-05-24

Family

ID=14912745

Family Applications (1)

Application Number Title Priority Date Filing Date
JP57125541A Granted JPS5916367A (ja) 1982-07-19 1982-07-19 マルチトランジスタ

Country Status (1)

Country Link
JP (1) JPS5916367A (ja)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5307377B2 (ja) * 2007-10-05 2013-10-02 新日本無線株式会社 電力増幅器

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5811756B2 (ja) * 1974-11-29 1983-03-04 三菱電機株式会社 デンカイコウカハンドウタイソシ オヨビ ソノソウチ
JPS5255476A (en) * 1975-10-31 1977-05-06 Fujitsu Ltd Semiconductor device

Also Published As

Publication number Publication date
JPS5916367A (ja) 1984-01-27

Similar Documents

Publication Publication Date Title
US3411051A (en) Transistor with an isolated region having a p-n junction extending from the isolation wall to a surface
US4547791A (en) CMOS-Bipolar Darlington device
US4161742A (en) Semiconductor devices with matched resistor portions
US4835588A (en) Transistor
KR930001460A (ko) 반도체 집적회로장치 및 그 제조방법
JPH04226053A (ja) 半導体回路
JPH0126545B2 (ja)
JPH0563942B2 (ja)
JP3033372B2 (ja) 半導体装置
JPS6133261B2 (ja)
JPS62234363A (ja) 半導体集積回路
JPH01171281A (ja) 電圧降下制御ダイオード
US4134124A (en) Semiconductor devices and circuit arrangements including such devices
JP3417482B2 (ja) 半導体装置の製造方法
JPH01293661A (ja) 半導体装置
JPS601843A (ja) 半導体集積回路
JPH0113425Y2 (ja)
JPS5817667A (ja) 半導体装置
JPS6045033A (ja) 半導岩集積回路
JP3158404B2 (ja) 半導体装置の製造方法
JPH0240922A (ja) 半導体装置
JPH0333067Y2 (ja)
JPH0157506B2 (ja)
JPS60173869A (ja) 半導体集積回路装置
JPH0481342B2 (ja)