JPH0482065B2 - - Google Patents

Info

Publication number
JPH0482065B2
JPH0482065B2 JP60121004A JP12100485A JPH0482065B2 JP H0482065 B2 JPH0482065 B2 JP H0482065B2 JP 60121004 A JP60121004 A JP 60121004A JP 12100485 A JP12100485 A JP 12100485A JP H0482065 B2 JPH0482065 B2 JP H0482065B2
Authority
JP
Japan
Prior art keywords
electrode
region
gate electrode
source
fixed potential
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP60121004A
Other languages
English (en)
Other versions
JPS61279176A (ja
Inventor
Toshiaki Goto
Susumu Nagai
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
Nippon Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nippon Electric Co Ltd filed Critical Nippon Electric Co Ltd
Priority to JP60121004A priority Critical patent/JPS61279176A/ja
Publication of JPS61279176A publication Critical patent/JPS61279176A/ja
Publication of JPH0482065B2 publication Critical patent/JPH0482065B2/ja
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/60Insulated-gate field-effect transistors [IGFET]
    • H10D30/64Double-diffused metal-oxide semiconductor [DMOS] FETs
    • H10D30/66Vertical DMOS [VDMOS] FETs

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は高周波に対応する低入力容量のMOS
電界効果トランジスタ(以下、MOSFETとい
う)に関するものである。
〔従来の技術〕
従来、低入力容量を実現させるために、
MOSFETの1セルは第2図に示すように裏面に
ドレイン電極9を有するN+半導体基板8上に形
成したN-半導体層11にP型ベース層6とN+
ソース領域5を設け、P型ベース層6上のゲート
電極2とN-半導体層11上の電極3とを形成し、
酸化膜を介して全表面にソース電極1を設けてい
た。
〔発明が解決しようとする問題点〕
1つのセル内におけるゲート電極2の長さはた
かだか数μm程度であり、上述したMOSFETのゲ
ート電拠2および電極3は、1つの金属層にスリ
ツトを設けて3分割して形成しているが、このス
リツトを形成するには超微細加工技術を用いなけ
ればできないという欠点がある。
また、ソース・ドレイン間に高電圧を印加した
場合、等電位面が、第2図の破線11のようにな
り、ゲート・ソース間に高電圧がかかる。この高
電圧のためゲート・ソース間に悪影響を及ぼし信
頼性が低下するという欠点もある。
〔問題点を解決するための手段〕
本発明のMOSFETは、一導電型の半導体領域
と、該半導体領域内に少くとも対向する部分を有
するように形成された他の導電型のベース領域
と、該ベース領域内に形成された一導電型のソー
ス領域と、前記ベース領域表面上に酸化膜にて絶
縁して形成したゲート電極と、該ゲート電極に一
部重畳して前記半導体領域上に酸化膜を介して形
成された固定電位電極と、前記ベース領域とソー
ス領域の一部に接続し、前記ゲート電極および前
記固定電位電極上に延在するように絶縁膜を介し
て設けたソース電極とを有し、前記半導体領域と
前記ソース電極との間には前記ゲート電極か前記
固定電位電極の少なくとも一方を介在したことを
特徴とするMOS電界効果トランジスタを得る。
〔実施例〕
次に図面を参照して本発明により詳細に説明す
る。
第1図は本発明の一実施例であつて、1はソー
ス電極、2はゲート電極、3はゲート電極とは絶
縁された固定電位電極、4は酸化膜、5はN+
ース領域、6はP型ベース領域、7はN-半導体
層、8はN+半導体基板、9はドレイン電極であ
る。特にゲート電極2と固定電位電極3とは一部
重なつており、N-半導体層7とソース電極1と
の間はゲート電極2か固定電位電極3かのいづれ
かが介在しているようになつている。かかる構造
はゲート電極2を形成後、酸化膜4をかぶせ、そ
の後固定電位電極3を形成することにより容易に
実現することができる。従つて超微細加工技術を
用いずに簡単に実現することができる。また、ソ
ース・ドレイン間に高電圧を印加した場合でも等
電位面は第1図の破線10のようになり、ゲー
ト・ソース間に高電位が加わることがなく悪影響
を及ぼすことがない。
〔発明の効果〕
以上説明したように本発明は、ゲート電極の面
積を小さくすることにより、低入力容量の
MOSFETを超微細加工技術を用いず実現するこ
とができる効果がある。
【図面の簡単な説明】
第1図は本発明の一実施例による低入力容量
MOSFETの断面図である。第2図は従来の低入
力容量MOSFETの断面図である。 1……ソース電極、2……ゲート電極、3……
固定電位電極、4……酸化膜、5……N+ソース
領域、6……Pベース層、7……N-半導体層、
8……N+半導体基板層、9……ドレイン電極、
10,11……ソース・ドレイン間に高電圧を印
加した場合の等電位面。

Claims (1)

    【特許請求の範囲】
  1. 1 一導電型の半導体領域と、該半導体領域内に
    少くとも対向する部分を有するように形成された
    他の導電型のベース領域と、該ベース領域内に形
    成された一導電型のソース領域と、前記ベース領
    域表面上に酸化膜にて絶縁して形成したゲート電
    極と、該ゲート電極に一部重畳して前記半導体領
    域上に酸化膜を介して形成された固定電位電極
    と、前記ベース領域とソース領域の一部に接続
    し、前記ゲート電極および前記固定電位電極上に
    延在するように絶縁膜を介して設けたソース電極
    とを有し、前記半導体領域と前記ソース電極との
    間には前記ゲート電極が前記固定電位電極の少な
    くとも一方を介在したことを特徴とするMOS電
    界効果トランジスタ。
JP60121004A 1985-06-04 1985-06-04 Mos電界効果トランジスタ Granted JPS61279176A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP60121004A JPS61279176A (ja) 1985-06-04 1985-06-04 Mos電界効果トランジスタ

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP60121004A JPS61279176A (ja) 1985-06-04 1985-06-04 Mos電界効果トランジスタ

Publications (2)

Publication Number Publication Date
JPS61279176A JPS61279176A (ja) 1986-12-09
JPH0482065B2 true JPH0482065B2 (ja) 1992-12-25

Family

ID=14800399

Family Applications (1)

Application Number Title Priority Date Filing Date
JP60121004A Granted JPS61279176A (ja) 1985-06-04 1985-06-04 Mos電界効果トランジスタ

Country Status (1)

Country Link
JP (1) JPS61279176A (ja)

Also Published As

Publication number Publication date
JPS61279176A (ja) 1986-12-09

Similar Documents

Publication Publication Date Title
JPH0777262B2 (ja) 縦型電界効果トランジスタ
JPS63252480A (ja) 縦形モス電界効果トランジスタ
JPH0482065B2 (ja)
JP2941816B2 (ja) Mos型トランジスタ
JPH0222868A (ja) 絶縁ゲート電界効果トランジスタ
JPS6340376A (ja) 電界効果型半導体装置
JPH0196966A (ja) 電界効果トランジスタ
JP2598446B2 (ja) Mis−fet
JP2599494B2 (ja) 半導体装置
JPS6255303B2 (ja)
JPS59119045U (ja) 高出力高周波トランジスタ
JP3364541B2 (ja) 絶縁ゲ−ト型電界効果トランジスタ
JPS5858747A (ja) Mos型半導体集積回路
JP3130645B2 (ja) 高耐圧mosトランジスタ
JPH05275703A (ja) 半導体装置およびその製造方法
JPS61170068A (ja) Mosトランジスタ
JPH0673381B2 (ja) 電界効果半導体装置
RU94037403A (ru) Полевой транзистор типа металл-диэлектрик-полупроводник
JPH088356B2 (ja) 縦型電界効果トランジスタ
JP2532471B2 (ja) 半導体装置
JPH0566030B2 (ja)
JPS60154662A (ja) Mos型半導体装置
JPH02114538A (ja) 高周波高出力電界効果トランジスタ
JPH05235347A (ja) 半導体装置
JPH03293768A (ja) 電界効果トランジスタ

Legal Events

Date Code Title Description
EXPY Cancellation because of completion of term