JPS60246155A - 符号変換方法 - Google Patents

符号変換方法

Info

Publication number
JPS60246155A
JPS60246155A JP59102138A JP10213884A JPS60246155A JP S60246155 A JPS60246155 A JP S60246155A JP 59102138 A JP59102138 A JP 59102138A JP 10213884 A JP10213884 A JP 10213884A JP S60246155 A JPS60246155 A JP S60246155A
Authority
JP
Japan
Prior art keywords
code
bits
conversion
word
free
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP59102138A
Other languages
English (en)
Inventor
Akira Iketani
池谷 章
Chojuro Yamamitsu
山光 長寿郎
Kunio Suesada
末定 邦雄
Ichiro Ogura
一郎 小倉
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP59102138A priority Critical patent/JPS60246155A/ja
Priority to DE8585302291T priority patent/DE3583819D1/de
Priority to EP85302291A priority patent/EP0162558B1/en
Priority to US06/719,629 priority patent/US4760378A/en
Publication of JPS60246155A publication Critical patent/JPS60246155A/ja
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/14Digital recording or reproducing using self-clocking codes
    • G11B20/1403Digital recording or reproducing using self-clocking codes characterised by the use of two levels
    • G11B20/1423Code representation depending on subsequent bits, e.g. delay modulation, double density code, Miller code
    • G11B20/1426Code representation depending on subsequent bits, e.g. delay modulation, double density code, Miller code conversion to or from block codes or representations thereof

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)
  • Dc Digital Transmission (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 産業上の利用分野 本発明はディジタル信号の伝送及び記録の際に適用され
るMビットのデータ語をNビットの通信路符号語に変換
する符号変換方法に関するものである。
従来例の構成とその問題点 一般に、ディジタル信号を磁気記録する際に用いられる
通信路符号に必要な性質として次の4点が知られている
(1)最大連続ビット数に=“′0パ又は“1′′のい
ずれかが連続してあまり長く続きすぎると、クロック情
報を抽出することが困難になり、セルフクロック機能が
得られなくなるので、これを避けるために前記には小で
あることが望捷しい。
(2)最小連続ビット数d:磁気記録再生系が高周波数
成分を遮断する性質を有しているので、110I+と°
′1″の変化が頻繁に起るような通信路符号は適当では
ない。したがって、前記dに犬であることが望lしい。
(3)検出窓幅TW・再生信号のジッタや波形干渉によ
るピークシフト等の時間軸変動に対する位相方向余裕の
尺度であり、大きい方が望ましい。
(4)VTRのように通信路がロータリートランスによ
って結合されていて、直流成分が遮断されるような場合
には、通信路符号は直流成分を含1ないDCフリー符号
であることが望ましい。
ところで、上記(1)(2)及び(4)の条件と(3)
の条件は相反するものである。なぜならば、(1)(2
)及び(4)の条件を満たすためには、Mビットよりな
るデータ語をMより大きいNビットの通信路符号語に符
号変換しなければならないが、TWはデータ語のピット
長をTとしたとき、Tw−M/N Tで与えられるので
、この場合TVは必ずTより小さくなるからである。し
たがって、DCフリー符号の使用が望壕れるような通信
路において、前記(1)(2+又は(3)のいずれを重
視するかということにより、使用する通信路符号が異な
る。一般的に、di大にするとTm1nは大になるが、
TVは小さくなる。
従来、上記観点より種々のDCフリー符号が開発されて
おり、8/9変換符号(特開前5了−1了esee )
はその1つである。8/9変換符号は前記定義に従えば
、d==1.に=14.M=:8、N=9及びT。−8
/9Tなる特徴を有するDCフリー符号であり、T(1
,を重視し、でいる反面kが大きいという欠点がある。
発明の目的 本発明の目的は、d、T、1″i、8/9変換符号と同
一に保ちなからki半分の7にすると共に、簡単で小さ
な回路規模で実現できるDCフリー符号を提供すること
である。
発明の構成 前記目的を達成するため、本発明は7/8変換DCフリ
一符号と9/10変換DCフリ一符号合併用することで
、等節約に16/18変換を行い、T(1) ’= 8
/9 T及びに=7のDCフリー符号を構成している。
7/8変換及び9/10変換の2つのDCフリー符号は
共に、d==1の場合の一般的なりCフリー符号の構成
方法により得られる。
次に、DCフリー符号であるための条件と、d=1の場
合のDCフリー符号の構成力法について説明する。1ず
、(1)DCフリー符号について、(I):符号語にお
ける“1′”にモ1を、′″○○パ1を割り当てて加算
したときの値をその符号語のディスパリティ−(以降D
Pと記す)と呼び、通信路符号語どうしの接続によって
得られるビット列において、ビット列の先頭から任意の
ビットまでの前記+1および−1の積分値をDSv(デ
ィジタル・サム・バリエーショ/)と呼ぶ。DSvが+
oOまたけ−(資)に発散することなく常に有限ならば
、その符号(−jDcフリー符号となる。
次に(n)DCフリー符号の構成法について、(II)
・符号語長が有限であるため、DPもやはり有限である
から、DSVの正負に応じて、DSVと逆極性のDPを
有する符号語を用いることによりnsvを有限に抑える
ことができる。また、kを所定の値に保つために次のよ
うな基準によって符号語を選択する。
(n−1):Xを1以上に一1以下の整数とするとき、
II 11+で始捷るNビットの符号語の左側りにおけ
る1′°の連続ビット数βが1以−ヒに以下であり、右
側Hにおける“O″または“1′°の連続ビット数r L(βビット) B(bビット) R(βビット)は1
以上に−x以下であり、かつb=N−1−βビットの中
間部分Bにおいては、1ビット以−)−にビット以下連
続する“0パと1゛が交互に現われるようなLとBとH
によって構成される符号語CCoとともに、CCOのす
べてのビットについて、II OI+と“1°゛、“1
″と°“o”を置き換えたCCoの裏パターンCCOを
選ぶ。
次に、このようにして選ばれた符号語とデータ語との対
応関係について述べる。
(II−2)・(■−1)で選ばれた符号語cco、c
coのうち、前記lがX以下の符号語において、前記デ
ィスパリティ−DP=Oなる符号語CWOに対しては、
それぞれに対して1語ずつのデータ語を対応させる。ま
た、CC0のうち、pがX以下であり、DP)oなる符
号語CW1はその裏パターンCW1とベアにし、それぞ
れのペアに対してデータ語を対応させる。
(It−3):符号語CCOのうち、前記lがX−1−
1以上の符号語において、DP=Oである符号語CW2
は、その裏パターンであるCN3とペアにし、それぞれ
のベアに対しデータ語を対応させる。
次に、上記(n−1)〜(II−3)で示した符号語と
データ語の対応関係により、k制限とnsv有限なる制
限を満たすことを示す。ただし、l、 =11 、 r
 =r1である第1符号語W1と4= 12 、 r 
= +2なる第2符号語W2を接続するものとする。な
お、以下ではWlの最終ビットをLBと呼ぶ。
(al) W2=CWOのとき、そのま1接続する。
CWoはDP=Oであるから、その−i−を接続しても
ID5VIが増加することはない。捷だ、rl の最大
値はに−x、Cwoのlの最大値はXであるから、接続
部における0゛捷たは“1パの連続ビット数がkを越え
ることはない。
(a2 )CWl 、CWlともに、そのlの最大値は
Xであるから、(al )と同様の理由でに制限を満た
す。したがって、1 nsv Iの増加を防ぐだけでよ
い。そこで、Wlの最終ビットまでのDSVに対し、C
WlのDPi正であるから、次のように接続則を定める
(&21) DSvきoのときW2=CW1(&22)
 DSvくoのとき!2=CW1(a3) CW2i4
DP=OであるからID5v1が増加することはない。
したがって、k制限だけが問題と々る。そこで、次のよ
うに接続則を定める。
(&31) LBが+1”のときW2=CW2(13・
2) LBが”o”のときW2=CW2CW2の前記り
部はIt 11+であるから、k制限を満たすことは明
らかである。
以上示した(If−1)〜(’1J−3)及び(al)
(2L3>で規定する符号変換方法により、d=1のに
制限されるDCフリー符号が得られる。
第1表に、前記(&1)〜(&3)の接続則を示す。第
1表において、DSV’hOならげDV=“o” 、D
SV(oな+:)ばDV=”1” 、DP=0ならばP
1=“1′、DP〉OならばP 1 =”O°゛。
P2=“O”、DP(OならばP1=”o”。
P2−“1″なる値に定めてあり、PlはDPを表わす
全ビットの論理和の否定、P2はDPのすインヒツトを
用いる。LBijlつ前に送出された符号語の最終ビッ
トの値を表わす。
又、Fば、符り1;5の先頭における1“又は′O°“
の連続ビット数が4以上のときF−“1゛°、3以下の
場合F−“°0゛となる値であり、セレクトコードSC
は符号語を裏パターンにするときは°゛1′:そのまま
のときは“O”とする値である。ただし、11 X I
I印は無関係な値を表わす。
第1表を論理式を用いて表わすと式(1)となる。
5C=F ・LB十P1・DV■P2−−−(1)第 
1 表 ただし、°“・パは論理積、−”は否定、十”は論理和
、“e゛は排他的論理和を表わす。
ところで、前記データ語と符す、;ハの対応関係から明
らかなように、DP=Oの符号語を有するNが偶数の場
合の方が、DP=Oの符号語を有さないNが奇数の場合
に比べて、前記符号語CCO及びCCOのうちデータ語
と1対1対応できる符号語数の割合が多い。従って、た
とえば、Mハ変換でNが奇数の場合、2 M/2 N変
換にすることでT、は一定であり、かつ、符号語長は2
N(偶数)となるので、M/N変換DCフリー符号に比
べて2 M/2 N変換DCフリー符号を小さなkで実
現できる。先に示したように、8/9変換でばkは14
であるが16/18変換ではkは13以下で可能である
。しかしながら、16/18変換では符号変換、逆変換
で使用するメモリー容量が大きくなる(実施例)。
以上の理由から、前記Nが奇数の場合、符号語長が偶数
である複数のIllフリー符号を用いて、2 M/2 
N変換DCフリー符号を実現し、T、を等しく保ったま
捷、M/N変換DCフリー符号よりkを小さくし、かつ
、2M/2N変換DCフリー符号を単独で実現する場合
より、符号変換、逆変換に要するメモリー容量を減らす
ことが可能となる。
本発明では、16/18変換DCフリ一符号を実現する
のに、7/8変換DCフリ一符号及び9/10変換DC
フリ一符号のいずれも符号語長が偶数の、2種類のDC
フリー符号を用いている。
ただし、°・″は論理積、パ−”′は否定、“■“は排
他的論理和、“′十″は論理和を表わす。
以上説明したDCフリー符号の構成方法に1(−6、N
=8を適用すると、第2表に示す132個の符号語を有
する7/8変換DCフリ一符号が得られ、同じく、k=
7.N=10を適用すると、第3表に示す644個の符
号語を有する9/1゜変換DCフリー符号が得られる。
ただし、第2表。
第3表におけるFは第1表のFと同じである。
なお、第2表、第3表共前記X=3としているが、d=
1.に=eの7/8変換DCiフリ一符号MX%3では
できない。d=1.に−=7fの7/8変換DCフリ一
符号及びd=1.に=7の9/10変換DCフリ一符号
はx−3又はX=4で得られるが、7個連続する1″及
びO”の出現確率が小さい方が、クロック再生には有利
である。従って、第2表及び第3表の符号を用いる。
第 2 表 第 3 表 次に、本発明を実施例を用いて具体的に説明する0 実施例の説明 本実施例においては16ビノトのデータ語を7ビノトと
9ビツトに分割し、7/8変換、9/MO変換を同時に
行い、変換された結果の18ビツトを記録レート/r 
(= % f d 、fd :データレート)で記録す
る。
第1図に本発明の方法を実施するため符号変換回路の一
実施例を示す。以下、本発明を第1図を用いて詳細に説
明する。
通常の映像信号をテイジタル処理する場合、映像信号は
8ビツトに量子化される。この量子化された映像信号は
第1図のパラレル−シリアル変換器(P/5)101に
取り込捷れる。・くラレルーシリアル変換器101から
送られて来るビット列はシリアル−パラレル変換器(S
/P)102で16ビノトのパラレルデータにまとめら
れる。この16ビノトは8ビツトの映像信号2ワードよ
り成る。
前記16ビノトはDフリップフロップ103に取り込ま
れ、その出力の上位7ピツトはROM(Read 0n
ly Memory)1o 4のアドレス入力端子に加
えられ、一方下位9ピノ)fiROM105のアドレス
入力端子に加えられる。つまり、2ワードの映像信号の
うち、第1ワードの上位7ビノトと、第1ワードの最下
位ビット+第2ワード全部の9ビツトに分ける。
ROM104では前記7ビノトのデータ語に対応する8
ヒツトの符号語と、そのデイスノζリテイーを示す3ビ
ツト及び前記Fを示す1ヒ諏トの計12ピノ)k送出し
、ROM106では前記9ビツトのデータ語に対応する
10ヒツトの符号語と、そのデイスパリティーヲ表わす
3ビツト及び前記Fを示す1ビットの計14ピットを送
出する。
なお、9/1o変換については第3表におけるIDPl
、<4なる符号語のみを用いる。第2表ではすべての符
号語は1DP144であり、従って、DP=O,±2.
±4となるから、DPを3ビツトで表わせる。すなわち
、DP=O:“o o o ”。
DP=2: “001 ” 、DP=−2: ”111
 ”。
DP=4:’″C)10” 、 DPニー4 : “1
1o”である。
切り換え制御回路106はROM104とROM105
の出力のどちらを送出するかを制御するだめのものであ
り、切り換えのだめの制御信号は86M104のチップ
セレクト端子に直接接続され、86M105にはインバ
ータ1071に介してチップセレクト端子に接続される
こうすることにより、7/8変換された符号語と9/1
0変換された符号語を交互に送出することかできる。
1’10M104又はROM105から送出されて来る
符号語は、パラレル−シリアル変換器(P/5)108
に取り込まれ、ビット列に変換されて排他的論理和10
9に送られる。
一方、ROM104又は105から送られて来る符号語
のDP及びF、及び、反転制御回路110に保持されて
いる1つ前の符号語の最終ビット」までのDSVの値と
、1つ前に送出された符号語の最終ビットを保持するD
フリップフロップ111の出力LBを基にして、セレク
トコードSCを反転制御回路110U計算する。この後
、セレクトコードSCは排他的論理和109へ送られ、
符号語を裏パターンにするか否かを決定する。こうする
ことで、DSvの制御は了/8変換及び9/10変換の
いずれにも行える。
以上述べたように、本発明は極めて簡単な回路構成によ
り実現できることがわかる。
更に、上記実施例においてfiF−“1′°の符号語を
用いたが、F−“1°°かつDP=Oの符号語を用いな
くとも、符号の特性が通信路の特性に合致するような場
合には、F −” 1 ”かつDP−0の符号語を除外
することができる。このような場合にも、第2表におけ
る符号語132、第3表における符号語は520であり
、7/8変換。
9/1o変換共可能である。
F = ” 1”′かつDP=Oの符号語を除く場合、
ROM104の出力は11ビツト、ROM106の出力
は13ビツトになり、Dフリノプフロノプ111は不必
要になる。又、セレクトコードを与える式(1)は式(
2)のように寿る。
5C=P1 Dv■P2 −(2) このように、符号変換回路は更に簡単な構成になる。
本発明の符号変換回路に必要(符号語のみ)なメモリー
容量i278+2910=6にビットであり、16/1
8変換を1つのDCフリー符号で実現する場合に必要な
メモリー容量216・1B〉1Mビットに比べて−i7
にできる。
次に、第2図に本発明の符号逆変換回路の一例を示す。
通信路から送られて来る符号語は、シリアル−パラレル
変換器(S/P)201及びDフリップフロップ202
で18ビツト(2ワード=8ビツト/ワード+10ビツ
ト/ワード)のパラレル信号にまとめられ、前記8ビツ
トばROM203、前記1oピノ)iJROM204の
入力端子に各々加えられるのROM203では8/了変
換、ROM204では1o/9変換が行われ、入力符号
に対応するデータ語が各々復号される。
この後、ROM203の7ビノトとROM204の上位
1ビツトはDフリップフロップ205に、ROM204
の残りの8ビツトはDフリップフロップ206に取り込
まれる。つ捷り、Dフリップフロップ205には符号変
換時の第1ワードが、Dフリップフロップ206には同
じく第2ワードが取り込まれる。
このようにして復号されたデータ語を、順番に外部回路
へ送出するための制御を行うのが、出力切り換え回路2
07であり、その出力[Dフリップフロップ205の出
力コントロール端子に直接接続し、一方、インバータ2
08 ’、f:通してDフリップフロップ206の出力
コントロール端子に接続される。
以上示したように、本発明の符号逆変換回路は極めて簡
単な回路構成により実現できる。
又、本発明の符号逆変換回路に必要なROMのメモリー
容量は2 ・9+27上10.8にビットであり、16
/18変換DCフリ一符号を1つの符号で行う場合の、
符号逆変換回路のROMに必要なメモリー容量2181
6−4Mビットに比べて、約1/400にすることがで
きる。
更に本発明は、データ語2ワードを、第1ワードの上位
7ビノトと、第1ワードの最下位ビットと第2ワード全
部の9ビツトに分けて、各々に符号変換するため、通信
路における1ビツトエラーによる他の符号語への誤り波
及は、高々第1ワードの最下位ビットのみであるから、
誤り波及の両生画質に及ぼす影響は無視できる。
発明の効果 以上示したように、本発明の符号変換方法によジ、d:
1 、に=y及びDCフリー(IDPIイ4)なる性質
を有する。DVTHのような高密度記録に適した符号を
、極めて簡単な回路構成により実現できると共に、使用
するROMの容量を大幅に減少でき、しかも誤り波及の
影響を無視できるようになった。
このような性質含有する本発明の符号変換方法には大き
な実用性がある。
【図面の簡単な説明】
第1図は本発明方法を実施するだめの符号変換回路の一
実施例のブロック図、第2図は同符号逆変換回路のブロ
ック図である。

Claims (1)

  1. 【特許請求の範囲】 (1)正の整数iに対して、Miビットのデータ語をM
    iより犬なるN1ビットの符号語に変換し、2進値゛1
    ″の連続ビット数及び2進値゛OI+の連続ビット数が
    共にd以上に以下にするMi7Ni変換符号において、
    2以上の正の整数コと1以符号を構成することを特徴と
    する符号変換方法。 (2)i、jに対して、符号語長Niが偶数であること
    を特徴とする特許請求の範囲第1項記載の符号変換方法
    。 (3)i、jに対して、0個のMi/Ni変換符号がす
    べてDCフリー符号であり、M/N変換符号もDCフリ
    ー符号となることを特徴とする特許請求の範囲第2項記
    載の符号変換方法。 (4) M/N変換符号をDCフリー符号にするだめの
    制御を1,3に対してコ個のMi/Ni変換符号単位で
    行うことを特徴とする特許請求の範囲第3項記載の符号
    変換方法。 (5) コ =2 、d:1 、M、、=7 、Nl:
    8 、M2=9及びN2−10であることを特徴とする
    特許請求の範囲第4項記載の符号変換方法。 (6)8ビツトよりなるデータ語2語による1eビツト
    のうち、第1のデータ語の上位7ビノトを7/8変換し
    、第1のデータ語の最下位ビットと第2のデータ語8ビ
    ツトによる9ビツトを9/10変換することを特徴とす
    る特許請求の範囲第5項記載の符号変換方法。 (7) d=1 、に−yであることを特徴とする特許
    請求の範囲第5項又は第6項記載の符号変換方法。 (a) M、/N、=7/8変換符号がd=1.に=6
    のDCフリー符号であることを特徴とする特許請求の範
    囲第7項記載の符号変換方法。 (9)符号語における1°“と”○″の個数の差で定義
    するディスバリティーDPが、IDP1z4なる範囲に
    あることを特徴とする特許請求の範囲第7項又は第8項
    記載の符号変換方法。 (1o)符号語の先頭における同一2進値の最大連続ビ
    ット数が3であることを特徴とする特許請求の範囲第7
    項、第8項又は第9項記載の符号変換方法。
JP59102138A 1984-05-21 1984-05-21 符号変換方法 Pending JPS60246155A (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
JP59102138A JPS60246155A (ja) 1984-05-21 1984-05-21 符号変換方法
DE8585302291T DE3583819D1 (de) 1984-05-21 1985-04-02 Verfahren und vorrichtung zur erzeugung eines lauflaengenbegrenzten kodes.
EP85302291A EP0162558B1 (en) 1984-05-21 1985-04-02 Method and apparatus for generating a run length limited code
US06/719,629 US4760378A (en) 1984-05-21 1985-04-03 Method and apparatus for converting a run length limited code

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP59102138A JPS60246155A (ja) 1984-05-21 1984-05-21 符号変換方法

Publications (1)

Publication Number Publication Date
JPS60246155A true JPS60246155A (ja) 1985-12-05

Family

ID=14319404

Family Applications (1)

Application Number Title Priority Date Filing Date
JP59102138A Pending JPS60246155A (ja) 1984-05-21 1984-05-21 符号変換方法

Country Status (1)

Country Link
JP (1) JPS60246155A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62196924A (ja) * 1986-02-25 1987-08-31 Nec Corp 符号変換方式

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62196924A (ja) * 1986-02-25 1987-08-31 Nec Corp 符号変換方式

Similar Documents

Publication Publication Date Title
US4728929A (en) Method and apparatus for encoding binary data
US4760378A (en) Method and apparatus for converting a run length limited code
KR100488634B1 (ko) m-비트정보워드들의계열을변조신호로변환하는방법,기록캐리어를제조하는방법,부호화장치,장치,기록장치,신호,및기록캐리어
US4882583A (en) Modified sliding block code for limiting error propagation
JPS6318821A (ja) 符号化方法
JPH0449304B2 (ja)
EP0557130B1 (en) Data conversion method and recording/reproducing apparatus using the same
US4496934A (en) Encoding and decoding systems for binary data
KR950006085B1 (ko) 부호변조장치
JPS60246155A (ja) 符号変換方法
TWI268047B (en) Method and apparatus for coding information, method and apparatus for decoding coded information, method of fabricating a recording medium, the recording medium and modulated signal
KR20020038709A (ko) 이진 소스신호의 복수의 데이터 비트의 스트림을 이진채널신호의 복수의 데이터 비트의 스트림으로 인코딩하는장치, 메모리장치, 정보 기록장치, 기록매체, 코딩장치와,재생장치
JPH06326612A (ja) Dcフリーチャネル符号用符号化方法
JPS62274948A (ja) フレーム同期装置
JP2794719B2 (ja) 符号変換装置
JPH0455011B2 (ja)
JPS63204822A (ja) 符号変換装置
JPS61227430A (ja) 符号変換装置
KR100575638B1 (ko) 정보 코딩을 위한 장치 및 방법과, 그 코딩된 정보를디코딩하기 위한 장치 및 방법과, 변조 신호 및 기록 매체제조방법
JPS61227431A (ja) 符号変換装置
JPS6249724A (ja) デジタル変調方式
JP2573067B2 (ja) 情報変換装置
JPH0695644B2 (ja) ランレングスリミテツド符号の復号装置
JPH01221918A (ja) 可変長符号変換装置
JPH0783273B2 (ja) 符号変換装置