JPS623377A - 文書画像処理装置 - Google Patents
文書画像処理装置Info
- Publication number
- JPS623377A JPS623377A JP14211585A JP14211585A JPS623377A JP S623377 A JPS623377 A JP S623377A JP 14211585 A JP14211585 A JP 14211585A JP 14211585 A JP14211585 A JP 14211585A JP S623377 A JPS623377 A JP S623377A
- Authority
- JP
- Japan
- Prior art keywords
- image
- circuit
- bus
- data
- memory
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Processing Or Creating Images (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
(発明の技術分野〕
本発明は文書画像の入力、出力、表示、Ii集等を電子
的に実行する文書画像処理装置に関する。
的に実行する文書画像処理装置に関する。
ファクシミリや電子ファイルなどに代表されるように、
文書画像を電子的に処理する文書画像処理装置の開発が
盛んである。これらの装置の開発の目的は、従来の紙を
ベースとした一般業務特にオフィス業務を電子化するこ
とにより、作業の効率を改善し、また業務の高度化によ
る複雑な作業への対処を容易にすることにある。これら
の装置では、文書画像をスキャナで走査して電気信号に
変換した後、圧縮して伝送したり、または画像メモリに
一旦格納した後、加工修正を施してイメージプリンタに
出力する、といった情報処理が行われる。
文書画像を電子的に処理する文書画像処理装置の開発が
盛んである。これらの装置の開発の目的は、従来の紙を
ベースとした一般業務特にオフィス業務を電子化するこ
とにより、作業の効率を改善し、また業務の高度化によ
る複雑な作業への対処を容易にすることにある。これら
の装置では、文書画像をスキャナで走査して電気信号に
変換した後、圧縮して伝送したり、または画像メモリに
一旦格納した後、加工修正を施してイメージプリンタに
出力する、といった情報処理が行われる。
このような文書画像処理装置においては、これをユーザ
ーが任意に操作して真に業務の改善を図り、作業の効率
向上を図るためには、次の点に十分配慮されていなけれ
ばならない。第1は、システムを構成する各手段間での
文書画像情報の転送が容易でしかも柔軟であることであ
る。ある手段間では転送ができないか、できても多くの
手順が必要であったりすれば、改善すべき業務が制限さ
れる。第2は、処理速度が高速であることである。
ーが任意に操作して真に業務の改善を図り、作業の効率
向上を図るためには、次の点に十分配慮されていなけれ
ばならない。第1は、システムを構成する各手段間での
文書画像情報の転送が容易でしかも柔軟であることであ
る。ある手段間では転送ができないか、できても多くの
手順が必要であったりすれば、改善すべき業務が制限さ
れる。第2は、処理速度が高速であることである。
この種の装置では、処理できる機能と共に、その装置の
操作性が装置の性能を決定する重要な要素である。なか
でも処理速度は、装置のマン・マシンインタフェースの
決定的なポイントの一つであって、これがあるレベル以
上を満たさなければ作業効率を逆に下げることになりか
ねない。
操作性が装置の性能を決定する重要な要素である。なか
でも処理速度は、装置のマン・マシンインタフェースの
決定的なポイントの一つであって、これがあるレベル以
上を満たさなければ作業効率を逆に下げることになりか
ねない。
しかしながら従来の文書画像処理装置においては、これ
らの二点が必ずしも満足されていない。
らの二点が必ずしも満足されていない。
例えば、各手段間の情報転送が柔軟にできるが転送速度
が極めて遅かったり、高速の情報転送が可能であるが転
送相手が制限されていたり、或いはまた、柔軟な転送が
比較的高速に実行できるが、ハードウェアの機構や転送
開始までの手続きが極めて11であったりするのが常で
あった。これでは十分な作業の効率改善が図れない。
が極めて遅かったり、高速の情報転送が可能であるが転
送相手が制限されていたり、或いはまた、柔軟な転送が
比較的高速に実行できるが、ハードウェアの機構や転送
開始までの手続きが極めて11であったりするのが常で
あった。これでは十分な作業の効率改善が図れない。
本発明は上記した点に鑑みなされたもので、システムを
構成する複数手段間の文書画像情報の同時転送を橿めて
容易にし、且つシステムのスルーブツト向上及び処理の
高速化を可能とした文書画像処理8置を提供することを
目的とする。
構成する複数手段間の文書画像情報の同時転送を橿めて
容易にし、且つシステムのスルーブツト向上及び処理の
高速化を可能とした文書画像処理8置を提供することを
目的とする。
本発明は、少なくとも文書画像情報を一時格納する画像
バッファメモリ、文書画像を表示するための表示メモリ
、文書画像情報の入出力手段、文書画像情報の転送に供
される画像バス、及びこれらを管理し制御する制御装置
を有する文書画像処理装置において、画像バスとして独
立に動作可能な二系統の画像バスを設け、前記画像バッ
ファメモリ及び表示メモリと前記二系統の画像バスとの
間の接続を制御する画像バス切換制御回路を設けたこと
を特徴とする。
バッファメモリ、文書画像を表示するための表示メモリ
、文書画像情報の入出力手段、文書画像情報の転送に供
される画像バス、及びこれらを管理し制御する制御装置
を有する文書画像処理装置において、画像バスとして独
立に動作可能な二系統の画像バスを設け、前記画像バッ
ファメモリ及び表示メモリと前記二系統の画像バスとの
間の接続を制御する画像バス切換制御回路を設けたこと
を特徴とする。
本発明にかかる文書画像処理装置では、独立に動作可能
な二系統の画像バスを有するため、画像バッファメモリ
と表示メモリのアクセスが同時に可能となり、従ってシ
ステムのスルーブツトが向上する。また拡大縮小や画像
反転等を行う回路を二系統の画像バスに接続することに
より、例えばスキャナからの画像情報を画像バッファメ
モリへ書込みながら同時に縮小画酸を表示メモリへ書込
む等の高度の文書画像処理が可能となる。更に両方の画
像バスに接続した画像処理装置では、一方の画像バスか
ら使方の画像バスへ情報を転送するパイプライン的な処
理を実行することができ、極めて高速の画像処理が可能
になる。
な二系統の画像バスを有するため、画像バッファメモリ
と表示メモリのアクセスが同時に可能となり、従ってシ
ステムのスルーブツトが向上する。また拡大縮小や画像
反転等を行う回路を二系統の画像バスに接続することに
より、例えばスキャナからの画像情報を画像バッファメ
モリへ書込みながら同時に縮小画酸を表示メモリへ書込
む等の高度の文書画像処理が可能となる。更に両方の画
像バスに接続した画像処理装置では、一方の画像バスか
ら使方の画像バスへ情報を転送するパイプライン的な処
理を実行することができ、極めて高速の画像処理が可能
になる。
以下図面を参照して本発明の詳細な説明する。
第1図は一実施例の文書画像処理装置の概略ブロック図
である。1は本装置を管理制御する装置である情報処理
ユニット(以下CPUと呼ぶ)、2はこの制御手順を記
述するプログラムを格納するCPUプログラムメモリ、
3はCPU1と他の入出力装置例えばCRTターミナル
などを接続するためのインタフェースでおる。本文−画
像処理装置は、このCPU1からの制御信号がCPLJ
バス4を介して文書画像情報を格納するメモリや文書画
像の処理手段に対して与えられて所望の処理が実行され
ることになる。
である。1は本装置を管理制御する装置である情報処理
ユニット(以下CPUと呼ぶ)、2はこの制御手順を記
述するプログラムを格納するCPUプログラムメモリ、
3はCPU1と他の入出力装置例えばCRTターミナル
などを接続するためのインタフェースでおる。本文−画
像処理装置は、このCPU1からの制御信号がCPLJ
バス4を介して文書画像情報を格納するメモリや文書画
像の処理手段に対して与えられて所望の処理が実行され
ることになる。
5は文書画像情報を一時格納する画像バッファメモリ、
6は表示すべき文言画像情報を一時格納する表示メモリ
であり、7及び8はこれらのメモリに対して二次元の矩
形領域にアクセスをかけるべくアドレスを発生する二次
元アドレス発生回路である。9は表示メモリ6からのデ
ータを表示のサイクルに従って取り込み、ディスプレイ
に表示させる制御を行うディスプレイコントローラであ
る。10は文書画像の向きを90°′毎に回転処理する
縦横変換回路、11は文書画像の拡大縮小回路、12は
文字パターンを発生して表示メモリ6や画像バッファメ
モリ5に描画する図形処理回路である。13及び14は
文書画像の入出力手段であるスキャナ及びプリンタ、1
5はスキャナ13で読み取った文書画像情報の内部に取
り込、む機能及びメモリ5.6に格納されている文書画
像情報を取り込んでプリンタ15に送出する機能を有す
るスキャナ・プリンタインタフェースである。
6は表示すべき文言画像情報を一時格納する表示メモリ
であり、7及び8はこれらのメモリに対して二次元の矩
形領域にアクセスをかけるべくアドレスを発生する二次
元アドレス発生回路である。9は表示メモリ6からのデ
ータを表示のサイクルに従って取り込み、ディスプレイ
に表示させる制御を行うディスプレイコントローラであ
る。10は文書画像の向きを90°′毎に回転処理する
縦横変換回路、11は文書画像の拡大縮小回路、12は
文字パターンを発生して表示メモリ6や画像バッファメ
モリ5に描画する図形処理回路である。13及び14は
文書画像の入出力手段であるスキャナ及びプリンタ、1
5はスキャナ13で読み取った文書画像情報の内部に取
り込、む機能及びメモリ5.6に格納されている文書画
像情報を取り込んでプリンタ15に送出する機能を有す
るスキャナ・プリンタインタフェースである。
16は外部の通信制御機器より転送された圧縮された文
書画像情報を復調伸張して取込み、或いはメモリ5.6
の文言画像情報を圧縮変調して外部に送出させる圧縮伸
張回路である。
書画像情報を復調伸張して取込み、或いはメモリ5.6
の文言画像情報を圧縮変調して外部に送出させる圧縮伸
張回路である。
以上の画像バッファメモリ5及び表示メモリ6と各処理
回路との間の情報転送を行うために本発明では、独立に
動作可能な二系統の画像バスエ及び■を設けている。こ
こで画像バス■は、画像バッファメモリ5用のアドレス
バス18、画像バッファメモリ5と縦横変換回路10が
接続されたデータバス22、拡大縮小回路119図形処
理回路12、スキャナ・プリンタインタフェース15及
び圧縮伸張回路16が接続されたデータバス24、及び
コントロールバス19.25を総称するものであり、画
像バス■は、表示メモリ6用のアドレスバス20、表示
メモリ6と縦横変換回路10が接続されたデータバス2
3、拡大縮小回路11と図形処理回路12が接続された
データバス26、及びコントロールバス21.27を総
称するものである。本実施例では画像バッフ1メモリ5
は一方のデータバス22にのみ接続され、表示メモリ6
は他方のデータバス23にのみ接続されている。
回路との間の情報転送を行うために本発明では、独立に
動作可能な二系統の画像バスエ及び■を設けている。こ
こで画像バス■は、画像バッファメモリ5用のアドレス
バス18、画像バッファメモリ5と縦横変換回路10が
接続されたデータバス22、拡大縮小回路119図形処
理回路12、スキャナ・プリンタインタフェース15及
び圧縮伸張回路16が接続されたデータバス24、及び
コントロールバス19.25を総称するものであり、画
像バス■は、表示メモリ6用のアドレスバス20、表示
メモリ6と縦横変換回路10が接続されたデータバス2
3、拡大縮小回路11と図形処理回路12が接続された
データバス26、及びコントロールバス21.27を総
称するものである。本実施例では画像バッフ1メモリ5
は一方のデータバス22にのみ接続され、表示メモリ6
は他方のデータバス23にのみ接続されている。
そこで画像バッファメモリ5側のデータバス22と拡大
縮小回路112図形処理回路12等が接続されるデータ
バス24の間を分割し、また表示メモリ6側のデータバ
ス20と拡大縮小回路11゜図形処理回路12等が接続
されるデータバス26との間を分割して、これらの間の
接続を画像バス切換制御回路17により制御するように
構成している。
縮小回路112図形処理回路12等が接続されるデータ
バス24の間を分割し、また表示メモリ6側のデータバ
ス20と拡大縮小回路11゜図形処理回路12等が接続
されるデータバス26との間を分割して、これらの間の
接続を画像バス切換制御回路17により制御するように
構成している。
このように構成された文書画像処理装置によるいくつか
の処理動作を次に説明する。
の処理動作を次に説明する。
(1) スキャナ13またはプリンタ14と画像パンツ
アメモリ5との間のデータ転送の際には、画像バス切換
制御回路17によりデータバス22と24及びコントロ
ールバス19と25が接続され、データバス22及び2
4を介してデータ転送が実行される。この間に表示メモ
リ6にグラフィックデータなどを出力したい場合にはデ
ータバス23及び26を介して行なわれる。
アメモリ5との間のデータ転送の際には、画像バス切換
制御回路17によりデータバス22と24及びコントロ
ールバス19と25が接続され、データバス22及び2
4を介してデータ転送が実行される。この間に表示メモ
リ6にグラフィックデータなどを出力したい場合にはデ
ータバス23及び26を介して行なわれる。
(2) 画像バッファメモリ5のデータを回転させてプ
リントアウトする場合には、データバス22と縦横変換
回路10が接続されて、画像バッファメモリ5からのデ
ータは縦横変換回路10に入って例えば90”回転され
た後、バス切換制御回路17を経由しデータバス24を
介してプリンタ14へ出力される。この間、データバス
23及び26経由による表示メモリ6へのアクセスは可
能である。
リントアウトする場合には、データバス22と縦横変換
回路10が接続されて、画像バッファメモリ5からのデ
ータは縦横変換回路10に入って例えば90”回転され
た後、バス切換制御回路17を経由しデータバス24を
介してプリンタ14へ出力される。この間、データバス
23及び26経由による表示メモリ6へのアクセスは可
能である。
(3) スキャナ13からの入力を画像パンツアメモリ
5へ書込みながら同時に縮小し、且つ回転させて表示メ
モリ6へ書込む場合には、データバス24を流れるデー
タを拡大縮小回路11で取込みながら縮小してデータバ
ス26へ出力する。縦横変換回路10はデータバス23
に接続されており、ここで縮小画像データは906回転
されて表示メモリ6に書込まれる。
5へ書込みながら同時に縮小し、且つ回転させて表示メ
モリ6へ書込む場合には、データバス24を流れるデー
タを拡大縮小回路11で取込みながら縮小してデータバ
ス26へ出力する。縦横変換回路10はデータバス23
に接続されており、ここで縮小画像データは906回転
されて表示メモリ6に書込まれる。
(4) 画像バス■上でスキャナ13やプリンタ14と
画像バッファメモリ5間で画像データを転送中に、文字
パターンなどを拡大縮小して表示メモリ6へ書き込む場
合、拡大縮小回路11からのクロックにより図形処理回
路12内の文字パターンがデータバス26を介して一旦
拡大縮小回路11に取り込まれる。そして拡大縮小処理
をした後、データは再びデータバス26及び23を経由
して表示メモリ6へ書込まれる。この場合画像バス■上
では、拡大縮小回路11のリードクロックとライトクロ
ックに同期して画像データの転送が制御される。
画像バッファメモリ5間で画像データを転送中に、文字
パターンなどを拡大縮小して表示メモリ6へ書き込む場
合、拡大縮小回路11からのクロックにより図形処理回
路12内の文字パターンがデータバス26を介して一旦
拡大縮小回路11に取り込まれる。そして拡大縮小処理
をした後、データは再びデータバス26及び23を経由
して表示メモリ6へ書込まれる。この場合画像バス■上
では、拡大縮小回路11のリードクロックとライトクロ
ックに同期して画像データの転送が制御される。
(5) 画像バッファメモリ5内のデータを拡大縮小し
て表示メモリ6へ書込む場合、画像バッファメモリ5の
データはデータバス22.24を介して拡大縮小回路1
1に取り込まれ、その出力データはデータバス26.2
3経由で表示メモリ6へ書込まれる。この場合、画像バ
スエはリードデータ、画像バス■はライトデータが走り
、拡大縮小回路11のパイプライン的動作により、高速
のデータ転送が行なわれる。
て表示メモリ6へ書込む場合、画像バッファメモリ5の
データはデータバス22.24を介して拡大縮小回路1
1に取り込まれ、その出力データはデータバス26.2
3経由で表示メモリ6へ書込まれる。この場合、画像バ
スエはリードデータ、画像バス■はライトデータが走り
、拡大縮小回路11のパイプライン的動作により、高速
のデータ転送が行なわれる。
更に縦横変換回路10を経由して画像バスエ。
■間を接続した場合には、データを回転させながら拡大
縮小するという高度のデータ処理が橿めて高速に実行さ
れることになる。
縮小するという高度のデータ処理が橿めて高速に実行さ
れることになる。
(6) データバス24と23を接続すれば、表示メモ
リ6とスキャナ13またはプリンタ14との間のデータ
転送が可能である。
リ6とスキャナ13またはプリンタ14との間のデータ
転送が可能である。
以上の画像情報処理動作において、二系統の画像パスエ
及び■間のデータ転送を利用して柔軟且つ高速の処理を
行うためには、この画像バスI。
及び■間のデータ転送を利用して柔軟且つ高速の処理を
行うためには、この画像バスI。
■間の画像情報転送媒介手段が重要な働きをする。
即ちこの情報転送媒介手段が、情報取り込み部と送出部
にそれぞれ能動動作機構と受動動作機構を備えることに
より、柔軟且つ高度の情報処理ができるのである。この
実施例ではこの様な機能を備えた情報媒介手段は、拡大
縮小回路11に一体化されている。
にそれぞれ能動動作機構と受動動作機構を備えることに
より、柔軟且つ高度の情報処理ができるのである。この
実施例ではこの様な機能を備えた情報媒介手段は、拡大
縮小回路11に一体化されている。
第2図はこの様な情報媒介手段を備えた拡大縮小回路1
1の構成例である。図において、31は拡大縮小演1l
l1機構であり、32は入力データラッチ回路、33は
出力データラッチ回路である。データ取り込み部には能
動入力動作機構34と受動入力動作機構35があり、3
6はこれらから出力される入力データのラッチ信号のセ
レクタである。
1の構成例である。図において、31は拡大縮小演1l
l1機構であり、32は入力データラッチ回路、33は
出力データラッチ回路である。データ取り込み部には能
動入力動作機構34と受動入力動作機構35があり、3
6はこれらから出力される入力データのラッチ信号のセ
レクタである。
データ送出部には同様に能動出力動作機構37と受動出
力動作機構38があり、39はこれらから出力されるデ
ニタ出カシーケンスの終了信号セ°レクタである。そし
て40はこれら入出力動作機構によるシーケンス制御を
行う制御回路である。
力動作機構38があり、39はこれらから出力されるデ
ニタ出カシーケンスの終了信号セ°レクタである。そし
て40はこれら入出力動作機構によるシーケンス制御を
行う制御回路である。
41〜50は人出力バッファを示す。また図には示して
いないが、入力データ、出力データ及び転送りロックな
どの制御信号は画像バスエにも画像バス■にも選択して
接続できるようになっている。
いないが、入力データ、出力データ及び転送りロックな
どの制御信号は画像バスエにも画像バス■にも選択して
接続できるようになっている。
画像情報取込み部では、能動動作時には能動入力動作機
構34がデータリード用制御信号PRDCを出力し、そ
れに対する応答信号PACKで入力データを取込み、ま
た受動動作時には外部からのデータライト制御信号PW
TCによって受動動作機構35が働いて入力データを取
込むようになっている。この画像情報取込み部の具体的
な構成例を第3図に示す。能動入力動作機構34はデー
タリード制御信号PRDCを発生するPRDCジェネレ
ータ341とANDゲート342とから構成される。受
動入力動作機構35はANDゲート351により構成さ
れる。シーケンス制御回路40からの入力要求信号が出
力されていない時はANDゲート351が禁止状態であ
り、データライト制御信号PWTCを受は取っても応答
信号PACKを返さず、外部手段を待機させるようにな
っている。
構34がデータリード用制御信号PRDCを出力し、そ
れに対する応答信号PACKで入力データを取込み、ま
た受動動作時には外部からのデータライト制御信号PW
TCによって受動動作機構35が働いて入力データを取
込むようになっている。この画像情報取込み部の具体的
な構成例を第3図に示す。能動入力動作機構34はデー
タリード制御信号PRDCを発生するPRDCジェネレ
ータ341とANDゲート342とから構成される。受
動入力動作機構35はANDゲート351により構成さ
れる。シーケンス制御回路40からの入力要求信号が出
力されていない時はANDゲート351が禁止状態であ
り、データライト制御信号PWTCを受は取っても応答
信号PACKを返さず、外部手段を待機させるようにな
っている。
画像情報送出部では、能動動作時には能動出力動作機構
37がデータライト制御信@PWTCを出力してデータ
送出が行なわれ、それに対する応答信号PACKで送出
動作を終了するというシーケンスをとる。受動動作時に
は、受動出力動作機構38が外部よりのデータリード制
御信号PRDCを受けてデータ送出動作を終了するよう
になっている。この画像情報送出部の具体的な構成例を
第4図に示す。能動出力動作機MA37はデータライト
制御信号PWTCを発生するPWTC−ジェネレータ3
71とANDゲート372により構成される。受動出力
動作機構35はANDゲート351により構成される。
37がデータライト制御信@PWTCを出力してデータ
送出が行なわれ、それに対する応答信号PACKで送出
動作を終了するというシーケンスをとる。受動動作時に
は、受動出力動作機構38が外部よりのデータリード制
御信号PRDCを受けてデータ送出動作を終了するよう
になっている。この画像情報送出部の具体的な構成例を
第4図に示す。能動出力動作機MA37はデータライト
制御信号PWTCを発生するPWTC−ジェネレータ3
71とANDゲート372により構成される。受動出力
動作機構35はANDゲート351により構成される。
以上のような画像情報媒介手段を備えた拡大縮小回路1
1により、画像バスI、II間での画像情報の媒介転送
の具体的な動作例を次に説明する。
1により、画像バスI、II間での画像情報の媒介転送
の具体的な動作例を次に説明する。
本実施例での具体的なバス構成は例えば第5図に示す通
りである。画像バッファメモリ5及び表示メモリ6をア
クセスするためのアドレスバス18及び19は、A口〜
A25の26本、データバス22.23.24.26は
Do =D1sの16本である。コントロール信号バス
19.21゜25.27は、画像情報転送用クロックと
してのデータリード用制御信号PRDC、データライト
用制御信号PWTC,これらに対する応答信号PACK
用の他に、水平ライン終了信号HEND。
りである。画像バッファメモリ5及び表示メモリ6をア
クセスするためのアドレスバス18及び19は、A口〜
A25の26本、データバス22.23.24.26は
Do =D1sの16本である。コントロール信号バス
19.21゜25.27は、画像情報転送用クロックと
してのデータリード用制御信号PRDC、データライト
用制御信号PWTC,これらに対する応答信号PACK
用の他に、水平ライン終了信号HEND。
垂直方向終了信号VENDの各制御信号用、そして二組
のアドレス発生回路7.8の選択信号ADSEL用の計
6本である。
のアドレス発生回路7.8の選択信号ADSEL用の計
6本である。
初めに、画像バッファメモリ5に格納されている文書画
像をディスプレイに表示する動作について説明する。こ
の画像処理動作の場合、画像バッファメモリ5は画像バ
ス■に、表示メモリ6は画像バス■にそれぞれ接続され
ているので、拡大縮小回路11のデータ取込み部側が画
像バス■に、データ送出部側が画像バス■にそれぞれ接
続されるように接続関係が選択されることになる。先ず
画像情報媒介手段を有する拡大縮小回路11は、画像情
報の取込み部、送出部でそれぞれ能動入力動作機構34
、能動出力動作機構37を働かせるよう起動される。拡
大縮小回路11が動作を始めると、文言画像情報が格納
されている画像バッファメモリ5に対して能動入力動作
機構34からデータリード制御信号PRDCが出力され
る。画像バッファメモリ5に対してアクセスをかけるア
ドレス発生回路は二組のアドレス発生回路7.8の一方
がこれに割当てられ、拡大縮小回路11からのデータリ
ード制御信号PRDCに従って順次アドレスが更新され
る。データリード制御信号PRDCに対する応答信号P
ACKは画像バッファメモリ5からPACKライン上に
返され、拡大縮小回路11ではその能動入力動作機構3
4がこれを受は取った時点で画像バッファメモリ5から
の画像情報を入力データラッチ32に取込む。こうして
取り込まれた画像情報は拡大縮小演算機構31により所
定の拡大または縮小処理が行なわれる。
像をディスプレイに表示する動作について説明する。こ
の画像処理動作の場合、画像バッファメモリ5は画像バ
ス■に、表示メモリ6は画像バス■にそれぞれ接続され
ているので、拡大縮小回路11のデータ取込み部側が画
像バス■に、データ送出部側が画像バス■にそれぞれ接
続されるように接続関係が選択されることになる。先ず
画像情報媒介手段を有する拡大縮小回路11は、画像情
報の取込み部、送出部でそれぞれ能動入力動作機構34
、能動出力動作機構37を働かせるよう起動される。拡
大縮小回路11が動作を始めると、文言画像情報が格納
されている画像バッファメモリ5に対して能動入力動作
機構34からデータリード制御信号PRDCが出力され
る。画像バッファメモリ5に対してアクセスをかけるア
ドレス発生回路は二組のアドレス発生回路7.8の一方
がこれに割当てられ、拡大縮小回路11からのデータリ
ード制御信号PRDCに従って順次アドレスが更新され
る。データリード制御信号PRDCに対する応答信号P
ACKは画像バッファメモリ5からPACKライン上に
返され、拡大縮小回路11ではその能動入力動作機構3
4がこれを受は取った時点で画像バッファメモリ5から
の画像情報を入力データラッチ32に取込む。こうして
取り込まれた画像情報は拡大縮小演算機構31により所
定の拡大または縮小処理が行なわれる。
拡大または縮小変換された画像情報は、同じ拡大縮小回
路11の能動出力機構37から表示メモリ6に対して出
力されるデータライト制御信号PWTCにより送出され
る。この場合も表示メモリ6に対するアクセスにはアド
レス発生回路7゜8の一方が割当てられ、データライト
制御信号PWTCに従ってアドレスが順次更新されるよ
うにする。このデータライト制御信号PWTCに対する
応答信号PACKは表示メモリ6からPACKライン上
に出力され、拡大縮小回路11の能動出力機構37に取
込まれる。これにより、拡大縮小回路11は次のシーケ
ンスに移行する。
路11の能動出力機構37から表示メモリ6に対して出
力されるデータライト制御信号PWTCにより送出され
る。この場合も表示メモリ6に対するアクセスにはアド
レス発生回路7゜8の一方が割当てられ、データライト
制御信号PWTCに従ってアドレスが順次更新されるよ
うにする。このデータライト制御信号PWTCに対する
応答信号PACKは表示メモリ6からPACKライン上
に出力され、拡大縮小回路11の能動出力機構37に取
込まれる。これにより、拡大縮小回路11は次のシーケ
ンスに移行する。
以上の画像情報転送のタイミングは第6図のようになる
。
。
次に外部機器より画像入出力手段を介して文言画像情報
彎取込み、表示メモリ6に書込んで表示させる場合につ
いて説明する。画像入力手段として圧縮伸張回路16を
例にとる。
彎取込み、表示メモリ6に書込んで表示させる場合につ
いて説明する。画像入力手段として圧縮伸張回路16を
例にとる。
外部機器から取込んだ文書画像情報を表示する場合、等
偏部う取込んだそのままのサイズで表示する場合には、
圧縮伸張回路16が能動動作手段として動作し、自ら転
送制御信号を送出して表示メモリに書込めばよい。しか
し特に表示の場合、システムとのインタラクションを行
う種々の表示のため文書画像が表示されるサイズが限定
され、縮小して表示したい場合が多々存在する。従来こ
の要請に対して取られてきた方法は、表示部分のみを他
から切離し表示メモリへ書込む時にのみ拡大縮小処理が
施されるようにするものである。この方法によれば、表
示に関しては柔軟な拡大縮小が可能であるが、拡大縮小
処理が表示に限定されて、例えば画像バッファメモリに
格納されている文言画像情報の一部を拡大縮小して他の
部分にコピーするとか、或いは同じく画像バッファメモ
リに格納されている文書画像を拡大縮小してプリントア
ウトする等の処理ができなくなってしまう。
偏部う取込んだそのままのサイズで表示する場合には、
圧縮伸張回路16が能動動作手段として動作し、自ら転
送制御信号を送出して表示メモリに書込めばよい。しか
し特に表示の場合、システムとのインタラクションを行
う種々の表示のため文書画像が表示されるサイズが限定
され、縮小して表示したい場合が多々存在する。従来こ
の要請に対して取られてきた方法は、表示部分のみを他
から切離し表示メモリへ書込む時にのみ拡大縮小処理が
施されるようにするものである。この方法によれば、表
示に関しては柔軟な拡大縮小が可能であるが、拡大縮小
処理が表示に限定されて、例えば画像バッファメモリに
格納されている文言画像情報の一部を拡大縮小して他の
部分にコピーするとか、或いは同じく画像バッファメモ
リに格納されている文書画像を拡大縮小してプリントア
ウトする等の処理ができなくなってしまう。
この実施例では、二系統の画像バス1.Iを有し、且つ
拡大縮小回路11に前述のような転送媒介手段を備える
ことにより、外部から取込んだ文書画像情報をそのまま
表示メモリ6或いは画像バッファメモリ5に書込むこと
もできるし、また拡大縮小回路11を介して拡大または
縮小処理を施して書込むこともできる。前者の場合、圧
縮伸張回路16から出力されるデータライト制御信号P
WTCにより、取込まれた情報が直接表示メモリ6に書
込まれるが、この時画像情報はデータバス24から画像
バス切換制御回路17を経由し、データバス23を介し
て転送される。後者の場合、 、:。
拡大縮小回路11に前述のような転送媒介手段を備える
ことにより、外部から取込んだ文書画像情報をそのまま
表示メモリ6或いは画像バッファメモリ5に書込むこと
もできるし、また拡大縮小回路11を介して拡大または
縮小処理を施して書込むこともできる。前者の場合、圧
縮伸張回路16から出力されるデータライト制御信号P
WTCにより、取込まれた情報が直接表示メモリ6に書
込まれるが、この時画像情報はデータバス24から画像
バス切換制御回路17を経由し、データバス23を介し
て転送される。後者の場合、 、:。
拡大縮小回路11の受動入力動作機構35を働か
:、、′ せ、圧縮伸張回路16からのデータライト制御信
’(i′弓 寸・1 号PWTCに従って拡大縮小回路11で画像情報
1゜ル を取込み、拡大または縮小処理を施して、今度は
、“1;。
:、、′ せ、圧縮伸張回路16からのデータライト制御信
’(i′弓 寸・1 号PWTCに従って拡大縮小回路11で画像情報
1゜ル を取込み、拡大または縮小処理を施して、今度は
、“1;。
・、1
拡大縮小回路11の能動出力動作機構37から出
、・;′・ 力されるデータライト制御信号PWTCにより表
、“1゜示メモリ6への書込みが行なわれる。即ちこ
の時 5;。
、・;′・ 力されるデータライト制御信号PWTCにより表
、“1゜示メモリ6への書込みが行なわれる。即ちこ
の時 5;。
圧縮伸張回路16により取込まれた画像情報は、
゛・j。
゛・j。
データバス24から拡大縮小回路11を通ってデ
:、゛)J−タバス26に入り、画像バス切換回路1
7を経 “)由してデータバス23に送出されて
表示メモリ6に書込まれる、という経路を辿る。
:、゛)J−タバス26に入り、画像バス切換回路1
7を経 “)由してデータバス23に送出されて
表示メモリ6に書込まれる、という経路を辿る。
以上のようにして本実施例によれば、画像バッファメモ
リ5と表示メモリ6間の画像情報転送や外部からの画像
情報の表示メモリ6への書込み等について極めて柔軟な
画像処理が可能である。しかも第2図〜第4図から明ら
かなように、二系統の画像バスI、If間の画像情報転
送媒介手段は極めて簡素なハードウェアにより実現され
ている。
リ5と表示メモリ6間の画像情報転送や外部からの画像
情報の表示メモリ6への書込み等について極めて柔軟な
画像処理が可能である。しかも第2図〜第4図から明ら
かなように、二系統の画像バスI、If間の画像情報転
送媒介手段は極めて簡素なハードウェアにより実現され
ている。
ところで先の説明に見られるように、画像入出力手段よ
り取り込まれた文書画像情報は拡大縮小処理を施して表
示することが必要な場合が多いが、同時に取り込んだ文
書画像情報に対して何らかの処理例えば、一部分のコピ
ーや細画像のオーバーレイなどを施す必要がある場合が
ある。或いは同一の文書画像の縮小率を次々に変化させ
、ユーザーにとって最も見やすい状態に設定しようとい
うことが必要な場合もある。この場合には画像バッファ
メモリに表示している文書画像を格納しておき、必要に
応じて読み出して表示なり画像m集処理なりを行う必要
がある。従来この処理のためには、先ず画像バッファメ
モリに文書画像情報を一旦格納し、次にこれを表示する
、という2回のフェーズを必要とし、従って十分な処理
速度が得られなかった。
り取り込まれた文書画像情報は拡大縮小処理を施して表
示することが必要な場合が多いが、同時に取り込んだ文
書画像情報に対して何らかの処理例えば、一部分のコピ
ーや細画像のオーバーレイなどを施す必要がある場合が
ある。或いは同一の文書画像の縮小率を次々に変化させ
、ユーザーにとって最も見やすい状態に設定しようとい
うことが必要な場合もある。この場合には画像バッファ
メモリに表示している文書画像を格納しておき、必要に
応じて読み出して表示なり画像m集処理なりを行う必要
がある。従来この処理のためには、先ず画像バッファメ
モリに文書画像情報を一旦格納し、次にこれを表示する
、という2回のフェーズを必要とし、従って十分な処理
速度が得られなかった。
本発明では既に述べたように二系統の画像バス1、II
が設けられ、これらが独立に動作可能となっているから
、文書画像を送出する手段は他の複数の手段に対して同
時に画像転送が可能である。
が設けられ、これらが独立に動作可能となっているから
、文書画像を送出する手段は他の複数の手段に対して同
時に画像転送が可能である。
上記の動作例でいえば1、画像入出力手段から送出され
る文書画像情報は画像バッファメモリに対しても表示メ
モリに対しても同時に画像転送ができるようになってい
る。この様な同時転送について問題となるのは、複数の
取り込み側の取り込み速度の違いである。本発明ではこ
の問題を、転送りロックに対するそれぞれの応答信号が
画像バス上で論理積がとられる゛ように構成することで
解決することができる。
る文書画像情報は画像バッファメモリに対しても表示メ
モリに対しても同時に画像転送ができるようになってい
る。この様な同時転送について問題となるのは、複数の
取り込み側の取り込み速度の違いである。本発明ではこ
の問題を、転送りロックに対するそれぞれの応答信号が
画像バス上で論理積がとられる゛ように構成することで
解決することができる。
第7図はその様な実施例を説明するための図である。図
において、61はコントロール信号バス上のPACKラ
インであり、62+ 、622 。
において、61はコントロール信号バス上のPACKラ
インであり、62+ 、622 。
623はそれぞれこのPACKライン61に応答信号P
ACKを出力する各手段のPACK出力段である。各出
力段は、オープンコレクタ・ゲート63とその可動制御
ゲート64とから構成され、イネーブル信号ENが高位
の時可動状態なる。
ACKを出力する各手段のPACK出力段である。各出
力段は、オープンコレクタ・ゲート63とその可動制御
ゲート64とから構成され、イネーブル信号ENが高位
の時可動状態なる。
この様な構成とすれば、複数手段の出す応答信号PAC
KI〜PACK3のうちいずれか一つでも低位のうちは
PACKライン61は高位とならず、全てのPACK出
力段621〜623の出力が高位になって始めてPAC
Kライン61が高位になる。これにより、画像情報転送
の同期が完全に保てることになり、複数手段に対する同
時転送が可能となる。
KI〜PACK3のうちいずれか一つでも低位のうちは
PACKライン61は高位とならず、全てのPACK出
力段621〜623の出力が高位になって始めてPAC
Kライン61が高位になる。これにより、画像情報転送
の同期が完全に保てることになり、複数手段に対する同
時転送が可能となる。
なお、第7図のようにゲート回路を用いて論理積をとる
構成を採用しなくても、例えば、最も応答の遅い手段の
応答信号PACKのみをPACKラインに返すという方
式を採用することもできる。
構成を採用しなくても、例えば、最も応答の遅い手段の
応答信号PACKのみをPACKラインに返すという方
式を採用することもできる。
これによっても、実質的に同一バス上で論理積を、とっ
たのと同じであり、同嫌の効果が得られる。
たのと同じであり、同嫌の効果が得られる。
次に本発明の装置におけるメモリアクセス制御回路部分
の構成、動作につきより詳細に説明する。
の構成、動作につきより詳細に説明する。
第1図に示したようにこの装置では、画像バッファメモ
リ5及び表示メモリ6に対して同時にアクセス制御でき
るようにするために、二つの二次元アドレス発生回路7
及び8が二つの画像バスエ及び■間に設けられている。
リ5及び表示メモリ6に対して同時にアクセス制御でき
るようにするために、二つの二次元アドレス発生回路7
及び8が二つの画像バスエ及び■間に設けられている。
画像バッフ1メモリ5と表示メモリ6111の画像情報
転送及びこれらのメモリと他の手段との間の情報転送だ
けを考えれば、二次元アドレス発生回路7及び8は一方
が画像バッファメモリ5用、他方が表示メモリ6用とし
て、それぞれ異なる画像バスエまたは■に固定的に接続
されていてもよいが、第1図の実施例では両方の二次元
アドレス発生回路7.8が画像バスエ。
転送及びこれらのメモリと他の手段との間の情報転送だ
けを考えれば、二次元アドレス発生回路7及び8は一方
が画像バッファメモリ5用、他方が表示メモリ6用とし
て、それぞれ異なる画像バスエまたは■に固定的に接続
されていてもよいが、第1図の実施例では両方の二次元
アドレス発生回路7.8が画像バスエ。
■のいずれにも接続できるようになっている。これは画
像バッファメモリ5内でのみ、また表示メモリ6内での
みの画像情報転送を行い得るようにするためである。そ
して前述したような画像情報転送を行う場合に、画像バ
ス切換制御回路17、拡大縮小回路11、図形処理回路
12、 スキャす・プリンタインタフェース15、圧縮
伸張回路16等は、画像情報の書込み及び読み出しを行
う制御クロックと画像情報のみを画像バスエまたは■に
入出力するだけでよく、画像バッファメモリ5や表示メ
モリ6のアクセス制御を行う必要がないのである。
像バッファメモリ5内でのみ、また表示メモリ6内での
みの画像情報転送を行い得るようにするためである。そ
して前述したような画像情報転送を行う場合に、画像バ
ス切換制御回路17、拡大縮小回路11、図形処理回路
12、 スキャす・プリンタインタフェース15、圧縮
伸張回路16等は、画像情報の書込み及び読み出しを行
う制御クロックと画像情報のみを画像バスエまたは■に
入出力するだけでよく、画像バッファメモリ5や表示メ
モリ6のアクセス制御を行う必要がないのである。
第8図は、二次元アドレス発生回路7及び8の概略構成
を示している。71はこのアドレス発生回路をCPU1
に接続するためのCPUインタフェースであり、72は
CPU1により選択されてアクセス制御に必要なコマン
ドCMDがセットされるレジスタ、73x、74x、7
5x及び73y、74Y、75yは同じ<CPU1によ
り選択されてX及びY座標に関するスタートアドレスX
5TA、YSTA、アドレスを計算する最小単位である
ステップ数X5TP、YSTP、アドレス計算の繰り返
し数XN、YNがセットされるレジスタである。カウン
タ76x、76y、タイミング制御回路77、マルチプ
レクサ78X。
を示している。71はこのアドレス発生回路をCPU1
に接続するためのCPUインタフェースであり、72は
CPU1により選択されてアクセス制御に必要なコマン
ドCMDがセットされるレジスタ、73x、74x、7
5x及び73y、74Y、75yは同じ<CPU1によ
り選択されてX及びY座標に関するスタートアドレスX
5TA、YSTA、アドレスを計算する最小単位である
ステップ数X5TP、YSTP、アドレス計算の繰り返
し数XN、YNがセットされるレジスタである。カウン
タ76x、76y、タイミング制御回路77、マルチプ
レクサ78X。
78Y、7ダー79x、79yはX、Y(D7ドレスを
計算する部分である。マルチプレクサ78X。
計算する部分である。マルチプレクサ78X。
78rから得られるアドレスデータはインタフェース8
0X、80Yを介してアドレスバス18または20に出
力されるようになっている。81x。
0X、80Yを介してアドレスバス18または20に出
力されるようになっている。81x。
81yはコントロールバス19.21を介して他から送
られて来る制御信号によりこのアドレス発生回路に取り
込みアドレスデータの出力または停止のタイミング制御
するためのインタフェースである。
られて来る制御信号によりこのアドレス発生回路に取り
込みアドレスデータの出力または停止のタイミング制御
するためのインタフェースである。
この様な二つの二次元アドレス発生回路7及び8を画像
バス1.II間に接続した装置において、例えば一つの
文書内である領域の画像を抜き取り別の領域に貼りつけ
るという、服も基本的な編集処理をおこなう場合の動作
を次に説明する。
バス1.II間に接続した装置において、例えば一つの
文書内である領域の画像を抜き取り別の領域に貼りつけ
るという、服も基本的な編集処理をおこなう場合の動作
を次に説明する。
第9図はこの時の文書内での抜き取る領域を実線で示し
、転送先の領域を破線で示し、かつ各領域のアドレス関
係を示したものである。この様な ;画像編集
を行う場合、例えば一方の二次元アドレス発生回路7が
転送元の領域をアクセスし、他方 乃。エヶえ
アl、、つ、、え□68□□8アウやユ ;l
□ するようにcpuiにより選択され、アクセス制御に必
要なコマンド、×及びY座標に関するスタートアドレス
、ステップ数、繰り返し数等が各レジスタにセットされ
てアクセス制御可能状態になる。次に例えば画像バス切
換制御回路17からデータリード用制御信号PRDCが
画像バスエ側のコントロールバス19に出力されると、
転送元に選定されている二次元アドレス発生回路7が動
作を開始し、所定のアドレスを算出してこれを画像バス
エ側のアドレスバス18に出力する。これにより、画像
バス■側に接続された画像バッファメモリ5がアクセス
されて転送元の領域内の画像情報が読み出され、データ
バス22に出力される。
、転送先の領域を破線で示し、かつ各領域のアドレス関
係を示したものである。この様な ;画像編集
を行う場合、例えば一方の二次元アドレス発生回路7が
転送元の領域をアクセスし、他方 乃。エヶえ
アl、、つ、、え□68□□8アウやユ ;l
□ するようにcpuiにより選択され、アクセス制御に必
要なコマンド、×及びY座標に関するスタートアドレス
、ステップ数、繰り返し数等が各レジスタにセットされ
てアクセス制御可能状態になる。次に例えば画像バス切
換制御回路17からデータリード用制御信号PRDCが
画像バスエ側のコントロールバス19に出力されると、
転送元に選定されている二次元アドレス発生回路7が動
作を開始し、所定のアドレスを算出してこれを画像バス
エ側のアドレスバス18に出力する。これにより、画像
バス■側に接続された画像バッファメモリ5がアクセス
されて転送元の領域内の画像情報が読み出され、データ
バス22に出力される。
画像バス切換制御回路17はデータバス22から転送元
の画像情報の取り込みを終了すると、次にデータライト
用制御信号PWTC及び先に読み出した画像情報をそれ
ぞれコントロールバス19及びデータバス22に出力す
る。コントロールバス19にデータライト用制御信号P
WTCが出力されると、二次元アドレス発生回路7は転
送元のアドレスデータ出力を停止し、転送先として選定
ざ ゛れている他方の二次元アドレス発生回路
8が動作 ゛““を開始する。この二次元アドレ
ス発生回路8は転 1.′ 送先のアドレスを生成してこれをアドレスバス
・)18に出力し、これによって画像バッファメモ
リ 、5の転送先の領域に画像情報の書込みが
行なわれ ′、す る。この書込み処理が終了すると、次に画像バス
6切換制御回路17は再び転送元から次に画像情報
□を読み出すためコントロールバス19にデ
ータリード制御信号PRDCを出力し、前述と同様に読
“、み出し処理を行う。このとき二次元アド
レス発生 ′モ、回路8は転送先アドレスの出
力を停止するととも ”に、二次元アドレス発
生回路7が次のアドレスを ′9.: 計算して出力する。
1.・以上の読み出し書込み処理を所定領域全体に
渡 、耳って順次繰返すことにより、第9図に示
すような鷲。
の画像情報の取り込みを終了すると、次にデータライト
用制御信号PWTC及び先に読み出した画像情報をそれ
ぞれコントロールバス19及びデータバス22に出力す
る。コントロールバス19にデータライト用制御信号P
WTCが出力されると、二次元アドレス発生回路7は転
送元のアドレスデータ出力を停止し、転送先として選定
ざ ゛れている他方の二次元アドレス発生回路
8が動作 ゛““を開始する。この二次元アドレ
ス発生回路8は転 1.′ 送先のアドレスを生成してこれをアドレスバス
・)18に出力し、これによって画像バッファメモ
リ 、5の転送先の領域に画像情報の書込みが
行なわれ ′、す る。この書込み処理が終了すると、次に画像バス
6切換制御回路17は再び転送元から次に画像情報
□を読み出すためコントロールバス19にデ
ータリード制御信号PRDCを出力し、前述と同様に読
“、み出し処理を行う。このとき二次元アド
レス発生 ′モ、回路8は転送先アドレスの出
力を停止するととも ”に、二次元アドレス発
生回路7が次のアドレスを ′9.: 計算して出力する。
1.・以上の読み出し書込み処理を所定領域全体に
渡 、耳って順次繰返すことにより、第9図に示
すような鷲。
号1
一文書内での画像情報転送が二次元的に且つ高速
−に行なわれる。このとき、各アドレス発生回路7
. ::8でのアドレス生成は、第10図に示
すフローチ “= ヤードに従って所定領域を二次元的に走査するよ
、□″4うに行なわれることになる。即ち第9図の
ような画像転送の場合、CPU1からの指令により、そ
れぞれのアドレス発生回路に必要なコマンドとともに、
スタートアドレス(SXo 、SY口)、(DXo 、
DYo ) 、X方向ステップ数5XSTP、DXST
P、Y方向ステップ数5YSTP。
−に行なわれる。このとき、各アドレス発生回路7
. ::8でのアドレス生成は、第10図に示
すフローチ “= ヤードに従って所定領域を二次元的に走査するよ
、□″4うに行なわれることになる。即ち第9図の
ような画像転送の場合、CPU1からの指令により、そ
れぞれのアドレス発生回路に必要なコマンドとともに、
スタートアドレス(SXo 、SY口)、(DXo 、
DYo ) 、X方向ステップ数5XSTP、DXST
P、Y方向ステップ数5YSTP。
DYSTP、X方向繰返し数M、Y方向繰返し数Nなど
がセットされ、主走査方向を例えばX方向とし、X、Y
方向共にステップ数を順次加算していく方法でアクセス
が実行される。この間、画像バス切換制御回路17は画
像情報と読み出し及び書込みの制御信号を入出力するだ
けで画像バッファメモリ5内での画像転送が行なわれる
。
がセットされ、主走査方向を例えばX方向とし、X、Y
方向共にステップ数を順次加算していく方法でアクセス
が実行される。この間、画像バス切換制御回路17は画
像情報と読み出し及び書込みの制御信号を入出力するだ
けで画像バッファメモリ5内での画像転送が行なわれる
。
第11図(a)〜(Q)は、二つの二次元アドレス発生
回路7,8による転送元と転送先のアドレス生成方向を
選ぶことにより、種々の態様で画像転送ができることを
示している。上記した第9図の画像転送は、二つのアド
レス発生回路とも、主走査方向をX方向とし、ステップ
数を順次加えていってアドレスを生成する第11図(f
)の方法により実行される。その他第10図のフローに
示したように、主走査方向をX方向、Y方向いず
′れに選ぶか、またX方向のアドレス、Y方向のア
ドレスの生成をステップ数をスタートアドレスに対して
順次加えて行くか減じて行くかを指定することにより、
第11図に各種例示したように90°回転、180°回
転、左右反転、上下反転、任意角度回転等の画像編集が
可能となる。
回路7,8による転送元と転送先のアドレス生成方向を
選ぶことにより、種々の態様で画像転送ができることを
示している。上記した第9図の画像転送は、二つのアド
レス発生回路とも、主走査方向をX方向とし、ステップ
数を順次加えていってアドレスを生成する第11図(f
)の方法により実行される。その他第10図のフローに
示したように、主走査方向をX方向、Y方向いず
′れに選ぶか、またX方向のアドレス、Y方向のア
ドレスの生成をステップ数をスタートアドレスに対して
順次加えて行くか減じて行くかを指定することにより、
第11図に各種例示したように90°回転、180°回
転、左右反転、上下反転、任意角度回転等の画像編集が
可能となる。
また上述した画像転送の例において、転送元用の二次元
アドレス発生回路と転送先用の二次元ア ”□
ドレス発生回路に設定するステップ数を変えるだけで簡
単な拡大縮小処理を行うことが可能である。
アドレス発生回路と転送先用の二次元ア ”□
ドレス発生回路に設定するステップ数を変えるだけで簡
単な拡大縮小処理を行うことが可能である。
即ち転送元と転送先のステップ数が同じであれば、等倍
の画像が転送されるが、転送先のステップ数を転送元の
1/2にすれば、転送先の画像は転送元の画像が1/2
縮小されたものとなる。この場合には、第1図の拡大縮
小回路11の拡大縮小機能を利用する必要はない。
の画像が転送されるが、転送先のステップ数を転送元の
1/2にすれば、転送先の画像は転送元の画像が1/2
縮小されたものとなる。この場合には、第1図の拡大縮
小回路11の拡大縮小機能を利用する必要はない。
画像バッファメモリ5内での画像転送と同様に表示メモ
リ6内での画像転送も可能である。この場合のアドレス
発生回路7,8によるアクセス制御は、画像バス■側の
アドレスバス20及びコントロールバス21を使用して
行なわれ、画像情報は同じく画像バス■側のデータバス
23を介して転送される。
リ6内での画像転送も可能である。この場合のアドレス
発生回路7,8によるアクセス制御は、画像バス■側の
アドレスバス20及びコントロールバス21を使用して
行なわれ、画像情報は同じく画像バス■側のデータバス
23を介して転送される。
また既に述べた画像バッファメモリ5と表示メモリ6間
の画像情報の転送や、例えばスキャナ13から画像を画
像バッファメモリ5に書込むと同時に、図形処理回路1
2からの文字パターンなどを表示メモリ6に書込んでデ
ィスプレイに表示する等の画像処理についても、二つの
二次元アドレス発生回路7.8によるアクセス制御によ
り容易に可能である。これらの画像処理においても、画
像バス切換制御回路17、スキャナ・プリンタインタフ
ェース15、図形処理回路12等は各メモリへのアクセ
ス制御を回答意識することなく、ただ単に読み出し、書
込みの制御信号及び画像情報を必要なバスに転送するだ
けで、各メモリの所定領域に二次元的に画像情報を格納
することができる。そして二つの二次元アドレス発生回
路7゜8は各々独立して動作できるので、互いに影響を
与えることなく、またアドレス生成の方向や単位も独立
に設定できる。例えば、スキャナ13から16ビツト単
位で画像バッファメモリ5に画像入力を行う場合は画像
バッファメモリ5側に選定されている二次元アドレス発
生回路7のステップ数を16に設定し、一方図形処理回
路12から表示メモリ6に8ピット単位で画像情報を書
込む場合は表示メモリ6側に選定されている二次元アド
レス発生回路8のステップ数を8に設定すればよい。
の画像情報の転送や、例えばスキャナ13から画像を画
像バッファメモリ5に書込むと同時に、図形処理回路1
2からの文字パターンなどを表示メモリ6に書込んでデ
ィスプレイに表示する等の画像処理についても、二つの
二次元アドレス発生回路7.8によるアクセス制御によ
り容易に可能である。これらの画像処理においても、画
像バス切換制御回路17、スキャナ・プリンタインタフ
ェース15、図形処理回路12等は各メモリへのアクセ
ス制御を回答意識することなく、ただ単に読み出し、書
込みの制御信号及び画像情報を必要なバスに転送するだ
けで、各メモリの所定領域に二次元的に画像情報を格納
することができる。そして二つの二次元アドレス発生回
路7゜8は各々独立して動作できるので、互いに影響を
与えることなく、またアドレス生成の方向や単位も独立
に設定できる。例えば、スキャナ13から16ビツト単
位で画像バッファメモリ5に画像入力を行う場合は画像
バッファメモリ5側に選定されている二次元アドレス発
生回路7のステップ数を16に設定し、一方図形処理回
路12から表示メモリ6に8ピット単位で画像情報を書
込む場合は表示メモリ6側に選定されている二次元アド
レス発生回路8のステップ数を8に設定すればよい。
また各々のメモリ内の画面サイズ(領域の縦と横の幅)
も異なるものであってもよい。
も異なるものであってもよい。
以上のように二つの二次元アドレス発生回路7及び8を
二つの画像バス■及び■間に設けることにより、画像バ
ッファメモリや表示メモリと情報転送を行うべき種々の
手段にそれぞれアクセス制御手段を設ける必要がなくな
る。しかも前述のように二つのアドレス発生回路7及び
8は全く同じハードウェアとして構成されるので、その
制御プログラムやハードウェアの規模等を減少すること
ができ、開発期間も短縮することができる。また各々の
二次元アドレス発生回路7及び8に対するコマンドや各
パラメータを変更するだけで、前述したように様々な形
態のアクセス制御を行って様々な画像編集処理を実行す
ることができる。
二つの画像バス■及び■間に設けることにより、画像バ
ッファメモリや表示メモリと情報転送を行うべき種々の
手段にそれぞれアクセス制御手段を設ける必要がなくな
る。しかも前述のように二つのアドレス発生回路7及び
8は全く同じハードウェアとして構成されるので、その
制御プログラムやハードウェアの規模等を減少すること
ができ、開発期間も短縮することができる。また各々の
二次元アドレス発生回路7及び8に対するコマンドや各
パラメータを変更するだけで、前述したように様々な形
態のアクセス制御を行って様々な画像編集処理を実行す
ることができる。
ところで、第8図では出力されるX座標及びY座標のア
ドレスを二次元アドレスとしてそのまま出力させるよう
になっているが、実際には画像の二次元領域のX座機と
Y座標に相当するXアドレスとYアドレスは、それぞれ
メモリの下位アドレス及び上位アドレスとして一次元ア
ドレスでメモリに与えられる。例えば第12図(a)に
示すように、211 X2” 2 (−2048ドツ
トX 4096ドツト)のメモリ空間は通常8ビツト(
または16ピツト等)の単位で第12図(b)に示すよ
うに一次元的に連続するメモリ空間を構成する。この場
合、アドレスをビットアドレスとすると、Ar。
ドレスを二次元アドレスとしてそのまま出力させるよう
になっているが、実際には画像の二次元領域のX座機と
Y座標に相当するXアドレスとYアドレスは、それぞれ
メモリの下位アドレス及び上位アドレスとして一次元ア
ドレスでメモリに与えられる。例えば第12図(a)に
示すように、211 X2” 2 (−2048ドツ
トX 4096ドツト)のメモリ空間は通常8ビツト(
または16ピツト等)の単位で第12図(b)に示すよ
うに一次元的に連続するメモリ空間を構成する。この場
合、アドレスをビットアドレスとすると、Ar。
〜Aロ (AoがLSB側)をXアドレス、A22〜A
11(A22がMSB側)をYアドレスとしてA22〜
Anをメモリに与えればよい。この様なメモリ空間で、
例えば第12図(C)に斜線で示すような1128ドツ
トX 2400ドツト(例えば8ドツト/amのA4サ
イズ画像に相当)の画像をメモリに記憶させると、実際
には第12図(d)に斜線で示すように連続するメモリ
空間の一部を離散的に占有する形で使用することになり
、メモリの使用効率が悪くなる。
11(A22がMSB側)をYアドレスとしてA22〜
Anをメモリに与えればよい。この様なメモリ空間で、
例えば第12図(C)に斜線で示すような1128ドツ
トX 2400ドツト(例えば8ドツト/amのA4サ
イズ画像に相当)の画像をメモリに記憶させると、実際
には第12図(d)に斜線で示すように連続するメモリ
空間の一部を離散的に占有する形で使用することになり
、メモリの使用効率が悪くなる。
また様々な画像サイズの編集処理を行う場合には、実装
したメモリ構成に依存した物理アドレスを直接汲ってい
たのでは、編集プログラムの開発。
したメモリ構成に依存した物理アドレスを直接汲ってい
たのでは、編集プログラムの開発。
改良に不便であり、文書画像の柔軟な管理が難しい。
本発明ではこの様な問題も解決したアドレス制御を行う
。
。
第13図はこの様な問題を解決し、−次元アドレスで表
現されるメモリ空間を様々な画像サイズに対応させて常
に無駄のないものとして使用できるようにしたアドレス
発生回路の実施例である。
現されるメモリ空間を様々な画像サイズに対応させて常
に無駄のないものとして使用できるようにしたアドレス
発生回路の実施例である。
この構成は、第8図の基本構成に対して、画像サイズに
対応してYアドレスに重み付を行うための、 。
対応してYアドレスに重み付を行うための、 。
CPU1によりセットされるXWレジスタ83を設け、
このXWレジスタ83とマルチプレクサ78x、78y
の出力を用いて連続した一次元アドレスを生成するため
のアドレス変換回路82を設けたものである。
このXWレジスタ83とマルチプレクサ78x、78y
の出力を用いて連続した一次元アドレスを生成するため
のアドレス変換回路82を設けたものである。
第14図はこのアドレス変換回路82の具体的な構成例
である。乗算器821はXWレジスタ83にセットされ
たixwとマルチプレクサ78YからのYアドレスによ
り(XW)X (Y)の乗算を行う。アダー822は、
乗算器821の乗算結果とマルチプレクサ78xのXア
ドレスとの加算を行い、 A−(XW)X (Y)+ (X) を算出して二次元アドレスを一次元アドレスに変換して
いる。このアダー822の出力Aをそのままアドレスバ
ス18または20に出力すれば、メモリの論理アドレス
がそのまま物理アドレスとなって画像バッファメモリ5
または表示メモリ6に一次元アドレスとして与えられる
。上述のXWの値は編集時の画像サイズによって任意に
設定されるものであるので、上記式により任意サイズの
領域の画像情報を一次元のメモリ空間上に連続的に記憶
することができる。即ち第12図(C)及び
゛(d)に示すような無駄なメモリ領域をなくすことが
できる。更にアダー822の出力Aを変換テーブル82
3によってアドレス変換を行うことにより、様々なサイ
ズの画像を柔軟に管理することができる。
である。乗算器821はXWレジスタ83にセットされ
たixwとマルチプレクサ78YからのYアドレスによ
り(XW)X (Y)の乗算を行う。アダー822は、
乗算器821の乗算結果とマルチプレクサ78xのXア
ドレスとの加算を行い、 A−(XW)X (Y)+ (X) を算出して二次元アドレスを一次元アドレスに変換して
いる。このアダー822の出力Aをそのままアドレスバ
ス18または20に出力すれば、メモリの論理アドレス
がそのまま物理アドレスとなって画像バッファメモリ5
または表示メモリ6に一次元アドレスとして与えられる
。上述のXWの値は編集時の画像サイズによって任意に
設定されるものであるので、上記式により任意サイズの
領域の画像情報を一次元のメモリ空間上に連続的に記憶
することができる。即ち第12図(C)及び
゛(d)に示すような無駄なメモリ領域をなくすことが
できる。更にアダー822の出力Aを変換テーブル82
3によってアドレス変換を行うことにより、様々なサイ
ズの画像を柔軟に管理することができる。
このアドレス変換を利用した画像管理の具体例を次に説
明する。例えば第15図に示すように、3種の異なるサ
イズの部品画像A、B、Cを画像 ゛バッファ
メモリ5に格納し、その物理アドレスと論理アドレス、
部品番号等を管理している。番号1の部品は、物理アド
レス0OOOOo〜01FFFH(16進数)までの連
続した領域に格納され、番号2の部品は物理アドレス0
20000H〜037FFF)lまでの連続した領域に
格納されるが、番号2の部品は論理的には論理アドレス
00000M−017FFFHに格納されたものとして
管理されている。番号3の部品についても同様である。
明する。例えば第15図に示すように、3種の異なるサ
イズの部品画像A、B、Cを画像 ゛バッファ
メモリ5に格納し、その物理アドレスと論理アドレス、
部品番号等を管理している。番号1の部品は、物理アド
レス0OOOOo〜01FFFH(16進数)までの連
続した領域に格納され、番号2の部品は物理アドレス0
20000H〜037FFF)lまでの連続した領域に
格納されるが、番号2の部品は論理的には論理アドレス
00000M−017FFFHに格納されたものとして
管理されている。番号3の部品についても同様である。
ここで部品番号2の画flBを削除して部品画像りを登
録する場合を考えてみる。部品番号2を削除すると、画
像バッファメモリ5の物理アドレスo20000H〜0
37FFFHと070000H以下の領域が空き領域と
なる。しかし新たな部品画像りを登録するに必要な物理
アドレスが連続していないため、部品面81Bの削除さ
れたアドレス領域を利用してこれを登録することは従来
はできなかった。本発明では第14図の変換テーブル8
23の内容を書替えることによって、飛び飛びの領域を
あたかも連続する領域として扱うことができる。即ちい
まの場合、変換テーブル823を、CPtJlによって
物理アドレス038000o〜06FFFFuを050
000H〜087FFFHに、070000)1〜08
7FFFHを038000H−04FFFFHになるよ
うに変える。これにより第16図に示すように、部品面
(IIDに対して連続するアドレス領域が確保できるこ
とになり、部品番号4の部品画像情報が新たに追加され
たことになる。
録する場合を考えてみる。部品番号2を削除すると、画
像バッファメモリ5の物理アドレスo20000H〜0
37FFFHと070000H以下の領域が空き領域と
なる。しかし新たな部品画像りを登録するに必要な物理
アドレスが連続していないため、部品面81Bの削除さ
れたアドレス領域を利用してこれを登録することは従来
はできなかった。本発明では第14図の変換テーブル8
23の内容を書替えることによって、飛び飛びの領域を
あたかも連続する領域として扱うことができる。即ちい
まの場合、変換テーブル823を、CPtJlによって
物理アドレス038000o〜06FFFFuを050
000H〜087FFFHに、070000)1〜08
7FFFHを038000H−04FFFFHになるよ
うに変える。これにより第16図に示すように、部品面
(IIDに対して連続するアドレス領域が確保できるこ
とになり、部品番号4の部品画像情報が新たに追加され
たことになる。
このように変換テーブル823の内容を書替えることに
よって様々なサイズの部品や文書を一貫して管理し、取
り扱うことができ、画像バッファメモリ5や表示メモリ
6を有効に利用することができる。また論理アドレスと
物理アドレスの変換も柔軟にでき、複雑な部品管理、メ
モリ管理等も管理プログラムにおいては論理アドレスで
処理することかでき、管理プログラムの開発効率、信頼
性の向上が図られる。
よって様々なサイズの部品や文書を一貫して管理し、取
り扱うことができ、画像バッファメモリ5や表示メモリ
6を有効に利用することができる。また論理アドレスと
物理アドレスの変換も柔軟にでき、複雑な部品管理、メ
モリ管理等も管理プログラムにおいては論理アドレスで
処理することかでき、管理プログラムの開発効率、信頼
性の向上が図られる。
第17図は上記のようなアドレス変換回路82の変換テ
ーブル823の概略構成である。RAM8231は変換
テーブル823の核となるメモリであり、変換データを
格納するものである。迩込みデータポート8232、書
込みアドレスポート823s、読み出しアドレスポート
8234は各々スリーステートのポートであり、変換デ
ータの書き込み時または読み出し時のみオンとなる。変
換データを書込む場合は、cpu、インタフェース
71より書込みアドレスポート823aeイネー
ブルとしてRAM8231の書き込みアドレスをセット
し、書込みデータを書込みデータポート8232より書
込む。初期段階ではアダー822からの読み出しアドレ
スがそのままスルーした形でRAM8231より出力さ
れるように変換データが書込まれる。例えばアダー82
2からの読み出しアドレスが0OOOH〜07FFHで
あれば、RAM8231の出力も0OOOH−07FF
Hになるように変換データを書き込んでおく。次に第1
6図に示すように、様々な部品を扱う場合は、各々の部
品管理に対応して前述のようにRAM8231の内容を
書き換えて必要な物理アドレスを出力するようにする。
ーブル823の概略構成である。RAM8231は変換
テーブル823の核となるメモリであり、変換データを
格納するものである。迩込みデータポート8232、書
込みアドレスポート823s、読み出しアドレスポート
8234は各々スリーステートのポートであり、変換デ
ータの書き込み時または読み出し時のみオンとなる。変
換データを書込む場合は、cpu、インタフェース
71より書込みアドレスポート823aeイネー
ブルとしてRAM8231の書き込みアドレスをセット
し、書込みデータを書込みデータポート8232より書
込む。初期段階ではアダー822からの読み出しアドレ
スがそのままスルーした形でRAM8231より出力さ
れるように変換データが書込まれる。例えばアダー82
2からの読み出しアドレスが0OOOH〜07FFHで
あれば、RAM8231の出力も0OOOH−07FF
Hになるように変換データを書き込んでおく。次に第1
6図に示すように、様々な部品を扱う場合は、各々の部
品管理に対応して前述のようにRAM8231の内容を
書き換えて必要な物理アドレスを出力するようにする。
例えばアドレスAa〜A25のうちAO−At 4をそ
のままとし、A1s〜A2Sを変換テーブル823を通
してマツピング可能とした場合、第15図の部品番号3
の物理アドレス038000Hを第16図の部品番号3
の物理アドレス050000Hになるようにするために
は、変換テーブル823のRAM8231のアドレス0
007Hを0OOAHに書き換えればよい。他のデータ
についても同様にして順次書き換えれば、第16図に示
すような物理アドレスにマツピングされる。
のままとし、A1s〜A2Sを変換テーブル823を通
してマツピング可能とした場合、第15図の部品番号3
の物理アドレス038000Hを第16図の部品番号3
の物理アドレス050000Hになるようにするために
は、変換テーブル823のRAM8231のアドレス0
007Hを0OOAHに書き換えればよい。他のデータ
についても同様にして順次書き換えれば、第16図に示
すような物理アドレスにマツピングされる。
本発明者等の具体的に試作例においては、Xアドレス、
Yアドレス及びXWを各々13ビツトの値で実施し、前
述の式により26どット(この場 ゛白画像情
報は102”−64Mビット、即ち8ド ゛ッ
ト/履でAOまでの画像を扱える)の−次元アドレスに
変換し、更にその上位11ビツトを変換テーブル823
によって論理アドレスを物理アドレスに変換している。
Yアドレス及びXWを各々13ビツトの値で実施し、前
述の式により26どット(この場 ゛白画像情
報は102”−64Mビット、即ち8ド ゛ッ
ト/履でAOまでの画像を扱える)の−次元アドレスに
変換し、更にその上位11ビツトを変換テーブル823
によって論理アドレスを物理アドレスに変換している。
これによって、4にバイト(1バイト−8ビツト)単位
でアドレスのマツピングが可能となり、8ドツト/mの
場合で22.6m角の画像を単位として様々なサイズの
画像を論理的に扱えるとともに、各種サイズのメモリ領
域の占有と解放1分割2合併等を柔軟に行うことができ
るようになった。
でアドレスのマツピングが可能となり、8ドツト/mの
場合で22.6m角の画像を単位として様々なサイズの
画像を論理的に扱えるとともに、各種サイズのメモリ領
域の占有と解放1分割2合併等を柔軟に行うことができ
るようになった。
アドレス変換回路82は第14図に示したものに限られ
ない。例えばアドレス変換回路82全体をRAMやRO
Mなどのメモリにより構成することができる。この場合
は様々な画像サイズに合わせたアドレス変換の値をCP
U1等で前述の式により演算して、その値をRAMやR
OMに書き込んでおき、マルチプレクサ78x、78y
のXアドレス、Yアドレス及びXWレジスタ83のセッ
ト値xWを参照してアドレス変換を行い、その結果をイ
ンタフェース80x、80yに与える。またアドレス変
換回路82内の乗算器821も乗算器専用LSIでもよ
いし、加算器を組合わせて構成してもよい。
ない。例えばアドレス変換回路82全体をRAMやRO
Mなどのメモリにより構成することができる。この場合
は様々な画像サイズに合わせたアドレス変換の値をCP
U1等で前述の式により演算して、その値をRAMやR
OMに書き込んでおき、マルチプレクサ78x、78y
のXアドレス、Yアドレス及びXWレジスタ83のセッ
ト値xWを参照してアドレス変換を行い、その結果をイ
ンタフェース80x、80yに与える。またアドレス変
換回路82内の乗算器821も乗算器専用LSIでもよ
いし、加算器を組合わせて構成してもよい。
第18図は乗算器821の機能を加算器を用いて実現し
た際のアドレス変換回路82の動作フローを示したもの
である。この場合は、Yアドレスが±1した時に±xW
を加算して(XW)X (Y)の乗算処理を行った後、
(XW)x (Y)+ (X)の加算を行っている。更
に変換テーブル823の書き込みは動作中でも動作の前
後でも、何時でも可能である。変換テーブル823によ
って変換する単位は、当然ながら装置の性能、仕様、目
的等に応じて適宜設定される。
た際のアドレス変換回路82の動作フローを示したもの
である。この場合は、Yアドレスが±1した時に±xW
を加算して(XW)X (Y)の乗算処理を行った後、
(XW)x (Y)+ (X)の加算を行っている。更
に変換テーブル823の書き込みは動作中でも動作の前
後でも、何時でも可能である。変換テーブル823によ
って変換する単位は、当然ながら装置の性能、仕様、目
的等に応じて適宜設定される。
本発明は上述した実施例に限られるものではない。例え
ば第19図に示すように、スキャナ・プリンタインタフ
ェース15や圧縮伸張回路16を画像バス■にも接続す
るように構成してもよい。
ば第19図に示すように、スキャナ・プリンタインタフ
ェース15や圧縮伸張回路16を画像バス■にも接続す
るように構成してもよい。
このように構成すれば、拡大縮小回路111図形処理回
路12.スキャナ・プリンタインタフェース15.圧縮
伸張回路16が全て二系統の画像バス■及び■に接続さ
れ、おのおのが画像バッファメモリ51表示メモリ6に
対して空いているバスを使用してアクセスすることが可
能となり、システム全体の柔軟性、高速性が更に増す。
路12.スキャナ・プリンタインタフェース15.圧縮
伸張回路16が全て二系統の画像バス■及び■に接続さ
れ、おのおのが画像バッファメモリ51表示メモリ6に
対して空いているバスを使用してアクセスすることが可
能となり、システム全体の柔軟性、高速性が更に増す。
また二つの二次元アドレス発生回路7.8は、一体化し
て一つのモジュールで構成し、その内部で二系統のメモ
リ(画像バッファメモリと表示メモリ、または一つのメ
モリ内の転送元と転送先)アクセス制御を行うようにし
てもよい。この場合は一つの二次元アドレス発生回路に
おいて時分割で画像バッファメモリ51表示メモリ6に
対するアドレスを出力するように構成すればよい。また
メモリ間の画像転送時では転送元と転送先のアドレスを
同様にして時分割で各々のメモリに出力すればよい。こ
の時分割の方法としてはアドレス変換回路82からの出
力段とラッチを二系統設け、各々の出力時間にラッチさ
れたアドレスを出力イネーブルしてアドレスバスに出力
すればよい。これにより、更に装置が小型化され低価格
になる。
て一つのモジュールで構成し、その内部で二系統のメモ
リ(画像バッファメモリと表示メモリ、または一つのメ
モリ内の転送元と転送先)アクセス制御を行うようにし
てもよい。この場合は一つの二次元アドレス発生回路に
おいて時分割で画像バッファメモリ51表示メモリ6に
対するアドレスを出力するように構成すればよい。また
メモリ間の画像転送時では転送元と転送先のアドレスを
同様にして時分割で各々のメモリに出力すればよい。こ
の時分割の方法としてはアドレス変換回路82からの出
力段とラッチを二系統設け、各々の出力時間にラッチさ
れたアドレスを出力イネーブルしてアドレスバスに出力
すればよい。これにより、更に装置が小型化され低価格
になる。
逆に、二次元アドレス発生回路を3個以上のモジュール
で構成して、高速性、柔軟性を増すようにしてもよい。
で構成して、高速性、柔軟性を増すようにしてもよい。
また画像バッファメモリ5や表示メモリ6がICメモリ
ではなり、磁気ディスクや光ディスクなどのディスクメ
モリである場合には、二次元アドレス発生回路7.8か
ら発生されるアドレスはトラック番号やセクタ番号、デ
ィスク番号等の情報により構成されることになる。この
場合にも上記した実施例と同様にメモリアクセス制御を
行うことができる。磁気バブルメモリやホログラムメモ
リなど更に池のメモリを用いた場合も同様である。
ではなり、磁気ディスクや光ディスクなどのディスクメ
モリである場合には、二次元アドレス発生回路7.8か
ら発生されるアドレスはトラック番号やセクタ番号、デ
ィスク番号等の情報により構成されることになる。この
場合にも上記した実施例と同様にメモリアクセス制御を
行うことができる。磁気バブルメモリやホログラムメモ
リなど更に池のメモリを用いた場合も同様である。
また二次元アドレス発生回路7.8の一つと画像バス切
換制御回路10を組合わせて動作させることにより、直
線、斜線、矩形領域の塗り潰し等の簡易なグラフィック
処理を高速に且つ容易に行うことができる。例えば画像
バス切換制御回路10に“FO”(16進数)というデ
ータを設定しておき、画像バス切換制御回路10が“F
O”のデータとデータライト制御信号をそれぞれデータ
バス22及びコントロールバス19に出力し、二次元ア
ドレス発生回路8がアドレスバス20にアドレスを順次
出力していくと、表示メモリ6には線幅4ビツトの直線
を描画することができる。
換制御回路10を組合わせて動作させることにより、直
線、斜線、矩形領域の塗り潰し等の簡易なグラフィック
処理を高速に且つ容易に行うことができる。例えば画像
バス切換制御回路10に“FO”(16進数)というデ
ータを設定しておき、画像バス切換制御回路10が“F
O”のデータとデータライト制御信号をそれぞれデータ
バス22及びコントロールバス19に出力し、二次元ア
ドレス発生回路8がアドレスバス20にアドレスを順次
出力していくと、表示メモリ6には線幅4ビツトの直線
を描画することができる。
画像バス切換制御回路10に“80″のデータをセット
した場合には、線幅1ビツトの直線を描くことができる
。更に“F F ”のデータをセットした場合には、指
定した領域を白或いは黒で塗り潰すことができる。
した場合には、線幅1ビツトの直線を描くことができる
。更に“F F ”のデータをセットした場合には、指
定した領域を白或いは黒で塗り潰すことができる。
第1図は本発明にかかる文書画像処理装置の一実施例の
全体構成を示す図、第2図はその拡大縮小回路部の構成
を示す図、第3図はその拡大縮小回路での画像譲歩取り
込み部の構成例を示す図、第4図は同じく画像情報送出
部の構成例を示す図、第5図は第1図の構成でのバス構
成例を示す図、第6図は制御信号のタイミングチャート
を示す図、第7図は複数手段での他からの制御信号に対
する応答信号送出部の構成例を示す図、第8図は二次元
アドレス発生回路の基本構成例を示す図、第9図は画像
転送の動作を説明するための図、第10図はアドレス発
生回路でのアドレス生成のフローを示す図、第11図(
a)〜(Q)は画像編集のための各種アクセス制御例を
示す図、第12図(a)〜(d)は通常の一次元アドレ
ス発生の動作を説明するための図、第13図は本発明の
実施例での具体的な二次元アドレス発生回路の構成例を
示す図、第14図はそのアドレス変換回路部の構成例を
示す図、第15図及び第16図は具体的な登録画像管理
の態様を説明するための図、第17図は第14図の変換
テーブルの構成例を示す図、第18図は上記アドレス変
換回路での一次元アドレス生成のフローを示す図、第1
9図は伯の実施例の文書画像処理装置の構成を示す図で
ある。 1・・・CPtJ、2・・・CPUメモリ、3・・・イ
ンタフェース、4・・・CPUバス、5・・・画像バッ
ファメモリ、6・・・表示メモリ、7.8・・・二次元
アドレス発生回路、10・・・縦横変換回路、11・・
・拡大縮小回路(情報転送媒介手段含む)、12・・・
図形処理回路、13・・・スキャナ、14・・・プリン
タ、15・・・スキャナ・プリンタインタフェース、1
6・・・圧縮伸張回路、17・・・画像バス切換制御回
路、18゜20・・・アドレスバス、22.23.24
.26・・・データバス、19.21.25.27・・
・コントロールバス、34・・・能動入力動作機構、3
5・・・受動入力動作機構、37・・・能動出力動作機
構、38・・・受動出力動作機構、82・・・アドレス
変換回路、823・・・変換テーブル。 出願人代理人 弁理士 鈴江武彦 第3図 第4図 、] 第7図 ・、。 転送7L 転送九第11図 転匙凡 松通几 弘送7L 私虱元Xアトしズ
全体構成を示す図、第2図はその拡大縮小回路部の構成
を示す図、第3図はその拡大縮小回路での画像譲歩取り
込み部の構成例を示す図、第4図は同じく画像情報送出
部の構成例を示す図、第5図は第1図の構成でのバス構
成例を示す図、第6図は制御信号のタイミングチャート
を示す図、第7図は複数手段での他からの制御信号に対
する応答信号送出部の構成例を示す図、第8図は二次元
アドレス発生回路の基本構成例を示す図、第9図は画像
転送の動作を説明するための図、第10図はアドレス発
生回路でのアドレス生成のフローを示す図、第11図(
a)〜(Q)は画像編集のための各種アクセス制御例を
示す図、第12図(a)〜(d)は通常の一次元アドレ
ス発生の動作を説明するための図、第13図は本発明の
実施例での具体的な二次元アドレス発生回路の構成例を
示す図、第14図はそのアドレス変換回路部の構成例を
示す図、第15図及び第16図は具体的な登録画像管理
の態様を説明するための図、第17図は第14図の変換
テーブルの構成例を示す図、第18図は上記アドレス変
換回路での一次元アドレス生成のフローを示す図、第1
9図は伯の実施例の文書画像処理装置の構成を示す図で
ある。 1・・・CPtJ、2・・・CPUメモリ、3・・・イ
ンタフェース、4・・・CPUバス、5・・・画像バッ
ファメモリ、6・・・表示メモリ、7.8・・・二次元
アドレス発生回路、10・・・縦横変換回路、11・・
・拡大縮小回路(情報転送媒介手段含む)、12・・・
図形処理回路、13・・・スキャナ、14・・・プリン
タ、15・・・スキャナ・プリンタインタフェース、1
6・・・圧縮伸張回路、17・・・画像バス切換制御回
路、18゜20・・・アドレスバス、22.23.24
.26・・・データバス、19.21.25.27・・
・コントロールバス、34・・・能動入力動作機構、3
5・・・受動入力動作機構、37・・・能動出力動作機
構、38・・・受動出力動作機構、82・・・アドレス
変換回路、823・・・変換テーブル。 出願人代理人 弁理士 鈴江武彦 第3図 第4図 、] 第7図 ・、。 転送7L 転送九第11図 転匙凡 松通几 弘送7L 私虱元Xアトしズ
Claims (1)
- 文書画像情報を一時格納する画像バッファメモリ、表示
すべき文書画像情報を一時格納する表示メモリ、文書画
像情報の入出力手段、文書画像情報の転送に供される画
像バス、およびこれらを管理し制御する制御装置を有す
る文書画像処理装置において、前記画像バスとして独立
に動作可能な二系統の画像バスを設け、前記画像バッフ
ァメモリ及び表示メモリと前記二系統の画像バスとの接
続を制御する画像バス切換制御回路を設けたことを特徴
とする文書画像処理装置。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP14211585A JPS623377A (ja) | 1985-06-28 | 1985-06-28 | 文書画像処理装置 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP14211585A JPS623377A (ja) | 1985-06-28 | 1985-06-28 | 文書画像処理装置 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| JPS623377A true JPS623377A (ja) | 1987-01-09 |
Family
ID=15307758
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP14211585A Pending JPS623377A (ja) | 1985-06-28 | 1985-06-28 | 文書画像処理装置 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JPS623377A (ja) |
-
1985
- 1985-06-28 JP JP14211585A patent/JPS623377A/ja active Pending
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US4665555A (en) | Computer based drawing management system | |
| TW200300497A (en) | Back-end image transformation | |
| JP2549642B2 (ja) | 画像処理装置 | |
| JPH0455986A (ja) | 画像処理装置 | |
| JPS62203285A (ja) | ラスタ処理用変換回路 | |
| JPS623377A (ja) | 文書画像処理装置 | |
| CN101443809A (zh) | 可编程数据处理电路 | |
| JPS623379A (ja) | 文書画像処理装置 | |
| JPS58192143A (ja) | 画像・文書処理装置 | |
| JPS623378A (ja) | 文書画像処理装置 | |
| JPS623376A (ja) | 文書画像処理装置 | |
| JPS6084590A (ja) | 画像処理システム | |
| JPS61267095A (ja) | デイスプレイ表示方式 | |
| JP3818951B2 (ja) | データ配列変換装置およびそれを用いた表示制御装置ならびにデータ配列変換方法 | |
| JPS6249570A (ja) | 画像処理装置 | |
| JPH0525143B2 (ja) | ||
| JPS6242276A (ja) | 画像編集装置 | |
| JPH076017A (ja) | ハードコピーの出力制御方式 | |
| JP2007011485A (ja) | 画像データの取得方法、画像データ取得装置、およびプログラム | |
| EP0276017A2 (en) | Stored data high speed processing apparatus | |
| JPH02287493A (ja) | 画像表示システム | |
| JPH05181865A (ja) | 校正編集システム | |
| JPS59109969A (ja) | 画像操作機能を有する画像メモリ装置 | |
| JPH03268040A (ja) | アドレス発生装置 | |
| JPS59121384A (ja) | デイスプレイ装置 |