JPH069152U - 半導体装置 - Google Patents
半導体装置Info
- Publication number
- JPH069152U JPH069152U JP046162U JP4616292U JPH069152U JP H069152 U JPH069152 U JP H069152U JP 046162 U JP046162 U JP 046162U JP 4616292 U JP4616292 U JP 4616292U JP H069152 U JPH069152 U JP H069152U
- Authority
- JP
- Japan
- Prior art keywords
- lead frame
- semiconductor element
- semiconductor device
- bonding
- view
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W72/00—Interconnections or connectors in packages
- H10W72/90—Bond pads, in general
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W72/00—Interconnections or connectors in packages
- H10W72/071—Connecting or disconnecting
- H10W72/075—Connecting or disconnecting of bond wires
- H10W72/07541—Controlling the environment, e.g. atmosphere composition or temperature
- H10W72/07554—Controlling the environment, e.g. atmosphere composition or temperature changes in dispositions
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W72/00—Interconnections or connectors in packages
- H10W72/50—Bond wires
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W72/00—Interconnections or connectors in packages
- H10W72/50—Bond wires
- H10W72/531—Shapes of wire connectors
- H10W72/536—Shapes of wire connectors the connected ends being ball-shaped
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W72/00—Interconnections or connectors in packages
- H10W72/50—Bond wires
- H10W72/531—Shapes of wire connectors
- H10W72/5363—Shapes of wire connectors the connected ends being wedge-shaped
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W72/00—Interconnections or connectors in packages
- H10W72/50—Bond wires
- H10W72/59—Bond pads specially adapted therefor
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W72/00—Interconnections or connectors in packages
- H10W72/851—Dispositions of multiple connectors or interconnections
- H10W72/874—On different surfaces
- H10W72/884—Die-attach connectors and bond wires
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W72/00—Interconnections or connectors in packages
- H10W72/90—Bond pads, in general
- H10W72/931—Shapes of bond pads
- H10W72/932—Plan-view shape, i.e. in top view
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W72/00—Interconnections or connectors in packages
- H10W72/90—Bond pads, in general
- H10W72/931—Shapes of bond pads
- H10W72/934—Cross-sectional shape, i.e. in side view
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W90/00—Package configurations
- H10W90/701—Package configurations characterised by the relative positions of pads or connectors relative to package parts
- H10W90/731—Package configurations characterised by the relative positions of pads or connectors relative to package parts of die-attach connectors
- H10W90/736—Package configurations characterised by the relative positions of pads or connectors relative to package parts of die-attach connectors between a chip and a stacked lead frame, conducting package substrate or heat sink
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W90/00—Package configurations
- H10W90/701—Package configurations characterised by the relative positions of pads or connectors relative to package parts
- H10W90/751—Package configurations characterised by the relative positions of pads or connectors relative to package parts of bond wires
- H10W90/753—Package configurations characterised by the relative positions of pads or connectors relative to package parts of bond wires between laterally-adjacent chips
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W90/00—Package configurations
- H10W90/701—Package configurations characterised by the relative positions of pads or connectors relative to package parts
- H10W90/751—Package configurations characterised by the relative positions of pads or connectors relative to package parts of bond wires
- H10W90/756—Package configurations characterised by the relative positions of pads or connectors relative to package parts of bond wires between a chip and a stacked lead frame, conducting package substrate or heat sink
Landscapes
- Wire Bonding (AREA)
- Lead Frames For Integrated Circuits (AREA)
Abstract
(57)【要約】
【目的】 半導体装置において、ボンディングワイヤど
うしの接触に起因するデバイス不良を防止させる。 【構成】 リードフレーム1上に搭載される半導体素子
3と、前記リードフレーム1の端部に形成される外部と
の接続用端子4と、前記半導体素子3の電極と前記接続
用端子4とを電気的に接続するボンディングワイヤ5と
を有し、少なくとも、前記半導体素子3及びボンディン
グワイヤ5が樹脂封止されて成る半導体装置において、
前記リードフレーム1上に絶縁物6を介して搭載される
ボンディングパッド7を形成することを特徴とする。
うしの接触に起因するデバイス不良を防止させる。 【構成】 リードフレーム1上に搭載される半導体素子
3と、前記リードフレーム1の端部に形成される外部と
の接続用端子4と、前記半導体素子3の電極と前記接続
用端子4とを電気的に接続するボンディングワイヤ5と
を有し、少なくとも、前記半導体素子3及びボンディン
グワイヤ5が樹脂封止されて成る半導体装置において、
前記リードフレーム1上に絶縁物6を介して搭載される
ボンディングパッド7を形成することを特徴とする。
Description
【0001】
本考案は、リードフレーム上に配置された半導体素子が樹脂封止されてなる半 導体装置に関する。
【0002】
従来例による半導体装置について図3、図4及び図5に従って説明する。図3 は従来例であるリードフレームを利用した半導体装置の構造図であり、図4は図 3に示す従来例におけるリードフレームの断面図(a)及び平面図(b)であり 、図5は図3の構造のものを絶縁樹脂により封止した半導体装置の断面図(a) 及び平面図(b)出ある。
【0003】 図3に示すように、銅材等のリードフレーム1上に絶縁ペースト2を介して搭 載される半導体素子3と前記リードフレーム1の端部に外部との接続用端子4を 形成し、前記半導体素子3と前記接続端子4とがボンディングワイヤ5により電 気的に接続され、図5に示すように、絶縁樹脂8により封止する。
【0004】
従来の半導体装置において、前記半導体装置の端子配置及び半導体素子の電極 配置等により、半導体素子と接続用端子とをボンディングワイヤにより接続する 際に、ボンディングワイヤどうしが交差しなければならない場合に、絶縁樹脂封 止を行なう時に樹脂の流れる圧力によりボンディングワイヤが流れ、ボンディン グワイヤどうしが接触し、デバイス不良となる可能性がある。
【0005】 本考案は、上記問題点を解決することを目的とするものである。
【0006】
リードフレーム上に搭載される半導体素子と、前記リードフレームの端部に形 成される外部との接続用端子と、前記半導体素子の電極と前記接続用端子とを電 気的に接続するボンディングワイヤとを有し、少なくとも、前記半導体素子及び ボンディングワイヤが樹脂封止されて成る半導体装置において、前記リードフレ ーム上に絶縁物を介して搭載されるボンディングパッドを設けたことを特徴とす る。
【0007】
リードフレーム上に絶縁物を介して搭載されるボンディングパッドを設けたこ とにより、交差するボンディングワイヤの一方を半導体素子の電極から上記ボン ディングパッドを経てリードフレームの接続用端子に接続することができ、ボン ディングワイヤどうしの交差をなくすことができる。このため、絶縁樹脂封止を 行なう際に樹脂の流れる圧力によりボンディングワイヤが流れ、ボンディングワ イヤどうしが接触することによるデバイス不良を防ぐことができる。
【0008】
本考案の一実施例を図1及び図2に従って説明する。図1は本実施例によるリ ードフレームを利用した半導体装置の構造を説明する図であり、図2は図1の実 施例に示すリードフレームの断面図(a)及び平面図(b)である。
【0009】 図1に示すように、リードフレーム1上に絶縁ペースト2を介して搭載される 半導体素子3と、前記リードフレーム1の端部に外部との接続用端子4を形成し 、前記半導体素子3と接続用端子4とをボンディングワイヤ5により電気的に接 続する。この際に、交差するボンディングワイヤ5の一方を前記リードフレーム 1上に絶縁物6を介して搭載されるボンディングパッド7を経て接続用端子4と 接続することにより、ボンディングワイヤ5どうしの交差をなくすことができる 。また、絶縁樹脂封止(図示せず)を行う際に、樹脂の流れる圧力によりボンデ ィングワイヤ5が流れ、ボンディングワイヤ5どうしが接触することを防ぐこと ができる。
【0010】 尚、交差するボンディングワイヤの組が2以上の場合は、前記ボンディングパ ッドを必要に応じて増加させ、ボンディングワイヤどうしの交差をなくすと良い 。
【0011】
以上のように本考案によれば、半導体装置において、リードフレーム上に絶縁 物を介して搭載されるボンディングパッドを設けたことにより、ボンディングワ イヤどうしの交差をなくすことができる。そして、このことにより、絶縁樹脂封 止を行なう際にボンディングワイヤどうしが接触することによるデバイス不良を 防ぐことができる。
【図1】本考案の一実施例を示す半導体装置の構造を説
明する図である。
明する図である。
【図2】図1に示す実施例におけるリードフレームの断
面図(a)及び平面図(b)である。
面図(a)及び平面図(b)である。
【図3】従来例の半導体装置の構造を説明する図であ
る。
る。
【図4】図3に示す従来例におけるリードフレームの断
面図(a)及び平面図(b)である。
面図(a)及び平面図(b)である。
【図5】図3に示す構造に絶縁樹脂封止した断面図
(a)及び平面図(b)である。
(a)及び平面図(b)である。
1 リードフレーム 2 絶縁ペースト 3 半導体素子 4 接続用端子 5 ボンディングワイヤ 6 絶縁物 7 ボンディングパッド 8 絶縁樹脂
Claims (1)
- 【請求項1】 リードフレーム上に搭載される半導体素
子と、前記リードフレームの端部に形成される外部との
接続用端子と、前記半導体素子の電極と前記接続用端子
とを電気的に接続するボンディングワイヤとを有し、少
なくとも、前記半導体素子及びボンディングワイヤが樹
脂封止されて成る半導体装置において、前記リードフレ
ーム上に絶縁物を介して搭載されるボンディングパッド
を設けたことを特徴とする半導体装置。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP046162U JPH069152U (ja) | 1992-07-02 | 1992-07-02 | 半導体装置 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP046162U JPH069152U (ja) | 1992-07-02 | 1992-07-02 | 半導体装置 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| JPH069152U true JPH069152U (ja) | 1994-02-04 |
Family
ID=12739324
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP046162U Pending JPH069152U (ja) | 1992-07-02 | 1992-07-02 | 半導体装置 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JPH069152U (ja) |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2007088453A (ja) * | 2005-09-23 | 2007-04-05 | Freescale Semiconductor Inc | スタックダイパッケージを製造する方法 |
-
1992
- 1992-07-02 JP JP046162U patent/JPH069152U/ja active Pending
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2007088453A (ja) * | 2005-09-23 | 2007-04-05 | Freescale Semiconductor Inc | スタックダイパッケージを製造する方法 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JPH10261756A5 (ja) | ||
| JPH069152U (ja) | 半導体装置 | |
| JPS628534A (ja) | 半導体実装構造 | |
| JP2810626B2 (ja) | 半導体装置 | |
| JPS63283053A (ja) | 半導体装置のリ−ドフレ−ム | |
| JP2561415Y2 (ja) | 半導体装置 | |
| JPH0546280Y2 (ja) | ||
| JPS6138193Y2 (ja) | ||
| JPH01257361A (ja) | 樹脂封止型半導体装置 | |
| JPH03248455A (ja) | リードフレーム | |
| JPS59198744A (ja) | 樹脂封止型半導体装置 | |
| JPH0747872Y2 (ja) | 半導体装置 | |
| JPH0362564A (ja) | 半導体装置 | |
| JPH03129840A (ja) | 樹脂封止型半導体装置 | |
| JPS60250659A (ja) | 複合形半導体装置 | |
| JPH0645503A (ja) | 樹脂封止型半導体装置用リードフレーム | |
| JPH062713U (ja) | 樹脂封止型半導体装置 | |
| JPH0714657U (ja) | 半導体装置 | |
| JPS61240644A (ja) | 半導体装置 | |
| JPH02251161A (ja) | 半導体装置 | |
| JPS6236299Y2 (ja) | ||
| JPS61252654A (ja) | 樹脂封止型半導体装置 | |
| JPH0794658A (ja) | リードフレーム | |
| JPH05291478A (ja) | 樹脂封止型半導体装置 | |
| JPH04127659U (ja) | リードフレーム及びこれを利用した半導体装置 |