JPH0820918B2 - 機器のリセツト制御装置 - Google Patents

機器のリセツト制御装置

Info

Publication number
JPH0820918B2
JPH0820918B2 JP62055596A JP5559687A JPH0820918B2 JP H0820918 B2 JPH0820918 B2 JP H0820918B2 JP 62055596 A JP62055596 A JP 62055596A JP 5559687 A JP5559687 A JP 5559687A JP H0820918 B2 JPH0820918 B2 JP H0820918B2
Authority
JP
Japan
Prior art keywords
reset
memory
reset signal
signal
supply voltage
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP62055596A
Other languages
English (en)
Other versions
JPS63221416A (ja
Inventor
裕生 丸橋
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujifilm Business Innovation Corp
Original Assignee
Fuji Xerox Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fuji Xerox Co Ltd filed Critical Fuji Xerox Co Ltd
Priority to JP62055596A priority Critical patent/JPH0820918B2/ja
Publication of JPS63221416A publication Critical patent/JPS63221416A/ja
Publication of JPH0820918B2 publication Critical patent/JPH0820918B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Fax Reproducing Arrangements (AREA)
  • Safety Devices In Control Systems (AREA)
  • Accessory Devices And Overall Control Thereof (AREA)
  • Control Or Security For Electrophotography (AREA)

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明はノイズ等によってリセット信号が有効になっ
ても誤ってリセットしないようにした機器のリセット制
御装置に関する。
〔従来の技術〕
機器、例えば、レーザプリンタ等のリセット制御装置
はリセット信号が有効になったときレーザプリンタをリ
セットして動作を停止し、再駆動すると、初期化、例え
ば、感光体ドラムの除電、清掃、定着器のウォームアッ
プ等の動作を行うようにしている。
〔発明が解決しようとする問題点〕
しかし、従来の機器のリセット制御装置によれば、リ
セット信号が有効になったときリセット操作を行うよう
にしているため、リセット信号がノイズ等によって有効
になると誤って機器がリセットされ、機器の動作が中断
する等信頼性を低下させる恐れがある。
〔問題点を解決するための手段〕
本発明は上記に鑑みてなされたものであり、リセット
信号がノイズ等によって有効になっても誤って機器をリ
セットしないようにするため、リセット信号の有効が解
除されたときメモリを読み出すとともにメモリに「第1
の内容」、例えば、「動作中」を書き込み、機器電源電
圧が所定のレベル以下に低下したときメモリに「第2の
内容」、例えば、「停止」を書き込み、リセット信号の
有効が解除されたときに読み出したメモリの記憶内容に
基づいてリセット動作を制御するようにした機器のリセ
ット制御装置を提供するものである。
即ち、本発明の機器のリセット制御装置は機器の電源
電圧を検出して基準値より低下したときに割込信号を発
生する電圧検出手段と、機器の動作状態に応じた前述し
た「第1の内容」あるいは「第2の内容」を書き込まれ
るメモリと、リセット信号が解除されたとき前記メモリ
に「第1の内容」を書き込ませ、前記割込信号が発生し
たとき前記メモリに「第2の内容」を書き込ませる第1
の制御手段と、リセット信号が解除されたとき前記メモ
リの内容に基いてリセット信号発生前の情報を得て「第
1の内容」であれば機器の初期化を行わずにリセット信
号発生前の動作を継続させる第2の制御手段を具備して
いる。
以下、本発明の機器のリセット制御装置を詳細に説明
する。
〔実施例〕
第1図は本発明の一実施例を示し、機器、例えば、プ
リンタ(図示せず)の電源電圧VCCを検出して所定のレ
ベル以下になったとき割込信号INTを出力する電源電圧
検出部1と、リセット時に「0」のRST信号を出力し、
リセットが解除されたとき「1」のRST信号を出力する
リセット信号発生部2と、割込信号INTおよびRST信号を
入力するマイクロコンピュータユニット3と、マイクロ
コンピュータユニット3の指令によって後述する「動作
中」あるいは「停止」を書き込まれる不揮発性メモリを
有したマイクロコンピュータユニット4を有する。マイ
クロコンピュータユニット3はプリンタの制御部として
機能し、また、マイクロコンピュータユニット4との間
でポートSIOによりシリアル信号を入出力し、入出力の
切換をポートCOに接続されたポートP27の信号によって
行う。即ち、ポートSIOよりシリアル信号が出力される
と、マイクロコンピュータユニット4のポートSIに入力
し、マイクロコンピュータユニット4のポートSOよりシ
リアル信号が出力されるとマイクロコンピュータユニッ
ト3のポートSIOに入力する。このユニット3、4はポ
ートSCLKによってクロック信号を共有し、また、マイク
ロコンピュータユニット4は、例えば、プリンタの外部
コントローラとして機能する。
以上の構成において、第2図のタイミングチャート、
および第3図(イ)、(ロ)のフローチャートに基づい
て操作を説明すると次の通りである。時間toにおいて、
プリンタのメインスイッチ(図示せず)をオンしたとき
は、リセット信号は「0」であり、電源電圧が上昇して
基準電圧VRを越えるとT1になり、プリンタの初期化が行
われる。同時にポートSIOを介してマイクロコンピュー
タユニット4の不揮発性メモリNVMの記憶データを確認
すると、「停止」に相当する「0」になっているため、
「1」にして「動作中」を書き込む(時間t1)。この
後、マイクロコンピュータユニット3がプリンタの駆動
を制御し、例えば、外部コントローラであるマイクロコ
ンピュータユニット4から入力する画像信号に基づいて
画像記録を行う。画像記録動作を行っているとき、時間
t2においてノイズが発生するとリセット信号が有効にな
る。時間t3においてリセット信号が立ち上がると、マイ
クロコンピュータユニット4の不揮発性メモリNVMをチ
ェックする。
このとき、不揮発性メモリNVMが「1」であるので、
そのままプリント動作を継続する。次に、時間t4におい
て、メインスイッチ4がオフになると、時間t5において
電源電圧が基準値VSより低下し、割込信号INTが発生す
る。マイクロコンピュータユニット3は割込信号INTを
入力すると、マイクロコンピュータユニット4の不揮発
性メモリNVMを「0」にする。時間t6において電源電圧
が基準値VRより低下するとリセット信号が「0」にな
り、時間t7において電源電圧は0になる。この後、メイ
ンスイッチをオンすると前述した操作が繰り返される。
以上の実施例の説明はプリンタについて行われたが、
本発明はこれに限定されない。
〔発明の効果〕
以上説明した通り、本発明の機器のリセット制御装置
によれば、リセット信号の有効が解除されたときメモリ
を読み出すとともにメモリに「動作中」を書き込み、機
器電源電圧が所定のレベル以下に低下したときメモリに
「停止中」を書き込み、リセット信号の有効が解除され
たときに読み出したメモリの記憶内容に基づいてリセッ
ト動作を制御するため、リセット信号がノイズ等によっ
て有効になっても誤って機器をリセットするのを抑える
ことができる。
【図面の簡単な説明】
第1図は本発明の一実施例を示すブロック図。第2図は
本発明の一実施例のタイミングチャート図。第3図
(イ)、(ロ)は本発明の一実施例のフローチャート
図。 符号の説明 1……電源電圧検出部 2……リセット信号発生部 3、4……マイクロコンピュータユニット

Claims (1)

    【特許請求の範囲】
  1. 【請求項1】リセット信号によって機器をリセットし、
    リセット信号の解除によって機器を初期化して動作状態
    にする機器のリセット制御装置において、 機器の電源電圧を検出する電圧検出手段と、 機器の動作状態に応じた内容を書き込まれるメモリと、 リセット信号が解除されたとき前記メモリに「第1の内
    容」を書き込み、前記電源電圧が所定のレベル以下に低
    下したとき前記メモリに「第2の内容」を書き込む第1
    の制御手段と、 リセット信号が解除されたとき前記メモリの内容に基い
    てリセット動作を制御する第2の制御手段を備えたこと
    を特徴とする機器のリセット制御装置。
JP62055596A 1987-03-11 1987-03-11 機器のリセツト制御装置 Expired - Lifetime JPH0820918B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP62055596A JPH0820918B2 (ja) 1987-03-11 1987-03-11 機器のリセツト制御装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP62055596A JPH0820918B2 (ja) 1987-03-11 1987-03-11 機器のリセツト制御装置

Publications (2)

Publication Number Publication Date
JPS63221416A JPS63221416A (ja) 1988-09-14
JPH0820918B2 true JPH0820918B2 (ja) 1996-03-04

Family

ID=13003148

Family Applications (1)

Application Number Title Priority Date Filing Date
JP62055596A Expired - Lifetime JPH0820918B2 (ja) 1987-03-11 1987-03-11 機器のリセツト制御装置

Country Status (1)

Country Link
JP (1) JPH0820918B2 (ja)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4565626B2 (ja) * 2004-11-02 2010-10-20 ルネサスエレクトロニクス株式会社 バウンダリスキャン回路内蔵lsi
JP4811640B2 (ja) * 2005-08-04 2011-11-09 奥村遊機株式会社 パチンコ機
JP2008293553A (ja) * 2007-05-22 2008-12-04 Kenwood Corp コンテンツ再生装置、コンテンツ再生方法、及びプログラム
JP4822083B2 (ja) * 2009-04-30 2011-11-24 ブラザー工業株式会社 画像形成装置および電圧印加装置

Also Published As

Publication number Publication date
JPS63221416A (ja) 1988-09-14

Similar Documents

Publication Publication Date Title
US6226740B1 (en) Information processing apparatus and method that uses first and second power supplies for reducing booting time
US5504673A (en) Microprogram load unit
JPH0820918B2 (ja) 機器のリセツト制御装置
KR100242518B1 (ko) 온-보드 마이크로컴퓨터의 데이터 기록 제어 방법
JPH0731410Y2 (ja) ディスク装置
JPH0358393A (ja) Eeprom装置
US5020022A (en) Printing apparatus for use with a detachable memory
JP2809752B2 (ja) メモリアクセス回路
JP2658911B2 (ja) フロッピィ・ディスク装置
JPH0423342B2 (ja)
JPH0517082A (ja) エレベータの制御装置
JPH0334115B2 (ja)
HU207593B (en) Method and device for controlling storage
JPS62229425A (ja) ライトプロテクト制御装置
US7636865B2 (en) Information processing apparatus and method of setting frequency of clock to be supplied from processor
JPS60196865A (ja) バツクアツプメモリ回路
JPS6186877A (ja) 携帯用デ−タ端末装置
JPS5856177B2 (ja) 磁気バブル記憶装置
JPH0562331A (ja) フロツピイデイスク装置
JPH02189694A (ja) マイクロコンピュータ
JPH05128008A (ja) メモリ制御回路
JPS61141057A (ja) メモリのバツクアツプ・チエツク装置
JPH09198866A (ja) 半導体記憶装置
JPH0535890A (ja) マイクロコンピユータ
JPS63158682A (ja) Icカード